亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

synplify

synplifysynplifyPro和synplifyPremier是Synplicity(Synopsys公司于2008年收購了Synplicity公司)公司提供的專門針對FPGA和CPLD實現的邏輯綜合工具,Synplicity的工具涵蓋了可編程邏輯器件(FPGAs、PLDs和CPLDs)的綜合,驗證,調試,物理綜合及原型驗證等領域。
  • 基于FPGA的1024點流水線工作方式的FFT實現

    本文主要研究基于FPGA的高速流水線工作方式的FFT實現。圍繞這個目標利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE設計工具、modelsim仿真工具、synplify綜合工具及MATLAB,完成了流水線工作方式的FFT中基于每一階運算單元的高效復數乘法器的設計、各階控制單元的設計、數據存儲器的設計,從而完成1024點流水線工作方式的FFT,達到工作在50MHZ時鐘頻率的設計要求。

    標簽: FPGA 1024 FFT 流水線

    上傳時間: 2013-04-24

    上傳用戶:KSLYZ

  • 基于FPGA的8051 IP核的設計

    本文探索了自主系統CPU設計方法和經驗,同時對80C51產品進行了必要的改進。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相關EDA軟件平臺的支持下進行基于FPGA的8051芯片的設計。在已公開的8051源代碼的基礎上,對其中的程序存儲器、指令存儲器做了較大幅度的修改,增加了定時器、串行收發器的軟件編寫,VerilogHDL語句共6000余行(見附錄光盤)。在設計中筆者特別的注意了源代碼中組合邏輯循環的去除,時序設計中合理確定建立時間和保持時間,保證了工作頻率的提高(工作頻率由12MHz提高到約30MHz),串行收發器的下載實驗驗證了該模塊頻率的提高。對設計高頻CPU提供了有益的借鑒。本文利用Modelsim進行了功能仿真和后仿真,利用synplify進行了綜合,仿真和綜合結果達到了設計的預期要求,并為下載和組成系統作了準備工作(設計了外圍電路的PCB板圖)。

    標簽: FPGA 8051 IP核

    上傳時間: 2013-06-28

    上傳用戶:梧桐

  • 基于FPGA的電路板光板測試機硬件設計與樣機研制

      本文提出一種基于PC104嵌入式工業控制計算機與現場可編程門陣列(FPGA)的PCB測試機的硬件控制系統設計方案。方案中設計高效高壓控制電路,實現測試電壓與測試電流的精確數字控制。選用雙高壓電子開關形式代替高壓模擬電子開關,大幅度提高測試電壓。采用多電源方式在低控制電壓下實現對高壓電子開關的控制。設計高速信號處理電路對測試信號進行處理,從硬件上提高系統測試速度。  本設計中選用Altera公司的現場可編程器(FPGA)EP1K50,利用EDA設計工具synplify、Modelsim、QuartusⅡ以及Verilog硬件描述語言完成了控制系統的硬件設計及調試,解決了由常規電路難以實現的問題。

    標簽: FPGA 電路板 測試機 硬件設計

    上傳時間: 2013-06-04

    上傳用戶:lizhen9880

  • 用FPGA實現MPEG-2數字圖像傳輸流語義分析和協議解析功能

    本文首先分析數字圖像壓縮技術的實際應用情況,相關的DVB技術標準和測試標準ETR290,進而提出了一個可適用于實際工作環境的語義分析模型框架;并在FPGA開發環境ISE中按照這個語義分析模型框架構造了一個具體的VHDL模型;同時利用工具軟件synplify和modelsim完成軟件功能和時序仿真;然后設計相應的硬件測試平臺來驗證模塊功能。針對數字圖像技術實際應用環境的特點,本文提出了一種構建在嵌入式硬件平臺上的分析模塊,可實時分析MPEG-2傳輸流語法。通過連接TCP/IP網絡可實現24小時/7天長時間工作。模塊化的設計,使其可以安裝于各種設備或實際應用環境中的各關鍵節點,通過網絡傳輸到統一的服務器;同時該模塊可設置成不同的硬件觸發模式,使之成為故障傳感器。因此,該模塊適用于工程開通、快速故障監測、長時間監控等。通過與市場上專業測試設備性能進行比較,在測試精確性方面不占優勢,但在達到一定數量級的測試精度后,其廉價、簡易和無需維護的特點將呈現巨大的優勢。

    標簽: FPGA MPEG 數字圖像 傳輸流

    上傳時間: 2013-04-24

    上傳用戶:源弋弋

  • 基于FPGA的8位增強型CPU設計與驗證

    隨著信息技術的發展,系統級芯片SoC(System on a Chip)成為集成電路發展的主流。SoC技術以其成本低、功耗小、集成度高的優勢正廣泛地應用于嵌入式系統中。通過對8位增強型CPU內核的研究及其在FPGA(Field Programmable Gate Arrav)上的實現,對SoC設計作了初步研究。 在對Intel MCS-8051的匯編指令集進行了深入地分析的基礎上,按照至頂向下的模塊化的高層次設計流程,對8位CPU進行了頂層功能和結構的定義與劃分,并逐步細化了各個層次的模塊設計,建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數據通路的設計規劃。利用有限狀態機及微程序的思想完成了控制通路的各個層次模塊的設計規劃。利用組合電路與時序電路相結合的思想完成了定時器,中斷以及串行接口的規劃。采用邊沿觸發使得一個機器周期對應一個時鐘周期,執行效率提高。使用硬件描述語言實現了各個模塊的設計。借助EDA工具ISE集成開發環境完成了各個模塊的編程、調試和面向FPGA的布局布線;在synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進行了完整的功能仿真和時序仿真。 設計了一個通用的擴展接口控制器對原有的8位處理器進行擴展,加入高速DI,DO以及SPI接口,增強了8位處理器的功能,可以用于現有單片機進行升級和擴展。 本設計的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執行效率指標上均優于傳統的MCS-51內核。本設計以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結合開發出用戶需要的固核和硬核,可讀性好,易于擴展使用,易于升級,比較有實用價值。本設計通過FPGA驗證。

    標簽: FPGA CPU 8位 增強型

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

  • 板級光互連協議研究與FPGA實現

    隨著集成電路頻率的提高和多核時代的到來,傳統的高速電互連技術面臨著越來越嚴重的瓶頸問題,而高速下的光互連具有電互連無法比擬的優勢,成為未來電互連的理想替代者,也成為科學研究的熱點問題。目前,由OIF(Optical Intemetworking Forum,光網絡論壇)論壇提出的甚短距離光互連協議,主要面向主干網,其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級、芯片級的光互連協議具有非常重要的研究意義。 本論文將協議功能分為數據鏈路層和物理層來設計,鏈路層功能包括了協議原語設計,數據幀格式和數據傳輸流程設計,流量控制機制設計,協議通道初始化設計,錯誤檢測機制設計和空閑字符產生、時鐘補償方式設計;物理層功能包含了數據的串化和解串功能,多通道情況下的綁定功能,數據編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現場可編程門陣列)技術實現了定制協議的單通道模式。重點是數據鏈路層的實現,物理層采用定制具備其功能的IP(Intellectual Property,知識產權)——RocketIO來實現。實現的過程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開發環境)開發流程,使用的設計工具包括:ISE,ModelSim,synplify Pro,ChipScope等。 最后,本文對實現的協議進行了軟件仿真和上扳測試,訪真和測試結果表明,實現的單通道模式,支持的最高串行頻率達到3.5GHz,完全滿足了光互連驗證系統初期的要求,同時由RocketIO的高速串行差分口得到的眼圖質量良好,表明對物理層IP的定制是成功的。

    標簽: FPGA 板級 光互連 協議研究

    上傳時間: 2013-06-28

    上傳用戶:guh000

  • 基于FPGA的機器人視頻監視系統

    隨著電子科學、圖像傳輸處理技術與理論的迅速發展,機器人視頻監控技術的實際研究與應用曰益得到重視,并不斷地在許多領域取得驕人的成果。特別是近年來,機器人視頻監控技術已成為高技術領域一個重要的研究課題。 本論文詳細介紹了一種機器人視頻監視系統的設計方案,實現了具有前端視頻采集、圖像傳輸處理功能的FPGA系統。該系統采用Altera公司的FPGA芯片作為中央處理器,由視頻采集模塊、異步FIFO模塊、I

    標簽: FPGA 機器人 視頻監視系統

    上傳時間: 2013-07-21

    上傳用戶:ybysp008

  • 基于FPGA實現雷達信號處理和圖像顯示

    在船舶交管系統中,雷達信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實時性很高,大約要在一個距離單元的時間(0.05-0.1us)內完成。雜波處理如恒虛警處理本身比較復雜,這類處理過程又要求快速,圖像顯示系統要求及時的把接收到的雷達方位數據從極坐標轉換成直角坐標。在軟件上實現這些算法雖然精度可以達到,但是實時性問題不能滿足。因此這類問題多采用高速專用數字設備來實現。FPGA在數字信號處理領域有非常廣闊的應用前景,以其優良的性能在數字信號處理中發揮了重大的作用。CORDIC算法可以在硬件上以很高的精度實現一些函數和運算。針對以上幾點,本文提出了利用CORDIC算法,基于FPGA來實現雷達信號處理和圖像顯示的算法研究,用硬件來實現正弦、余弦、正切、乘法、除法、指數和對數等基本函數和運算,把他們設計成為可重用的IP core,這樣可以滿足實時性和精度的問題。從而在將來的算法研究中方便的調用,這樣在算法研究中可以節約大量的時間,在一定程度上降低研究的難度。 圍繞雷達信號處理和圖像顯示,本次課題設計主要做了如下工作: 1.對CORDIC算法進行分析和研究,以及它在雷達信號處理和圖像顯示中的影響。 2.成功用硬件描述語言在Xilinx公司軟件ISE的環境下編寫代碼,在synplify和Modelsim上做了綜合和仿真。 3.對實驗結果進行精度和速度分析。 4.對雷達信號處理和圖像顯示的相關算法進行分析和研究。 5.從實例分析IP core的特點,對算法研究的影響和IP core在雷達信號處理和圖像顯示中的應用。 最終在實踐環節,成功利用CORDIC算法,在FPGA上實現可重用的IP core,這些IP core能夠以很高的精度實現一些基本函數和運算,在雷達信號處理與圖像顯示中起到很大的作用。

    標簽: FPGA 雷達信號處理 圖像顯示

    上傳時間: 2013-07-16

    上傳用戶:steele

  • 基于FPGA的PID控制器研究與實現

    基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規微處理器容易在環境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可以從本質上解決這個問題。因此,利用FPGA開發技術,實現智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應用意義。 首先分析FPGA的內部結構特點,總結FPGA設計技術及開發流程,指出實現結構優化設計,降低設計難度,是擴展設計功能、提高芯片性能和產品性價比的關鍵。控制系統由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機接口。其中控制器部分為系統的關鍵部件。在分析FPGA設計結構類型和特點的基礎上,提出一種基于FPGA改進型并行結構的PID溫度控制器設計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補碼的加法器代替減法器設計,增加整數運算結果的位擴展處理,進行不同數據類型的整數歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結合設計實現了PID控制器,用Modelsim仿真驗證了設計結果的正確性,用synplify Pro進行電路綜合,在Quaitus Ⅱ軟件中實現布局布線,最后生成FPGA的編程文件。根據控制系統的要求,論文設計完成了12位模數AD轉換器、數據顯示器、按鍵等相關外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構建PID控制系統。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結果表明,達到無超調的穩定控制要求,為降低FPGA實現PID控制器的設計難度提供了有效的方法。

    標簽: FPGA PID 控制器

    上傳時間: 2013-05-24

    上傳用戶:gyq

  • synplify pro教程

    希望對大家有幫助。。。。。。。。。。。。。。。。。。。。。

    標簽: synplify pro 教程

    上傳時間: 2013-07-29

    上傳用戶:lh25584

主站蜘蛛池模板: 溆浦县| 连江县| 玉树县| 买车| 松江区| 夏河县| 临清市| 湖口县| 会同县| 四会市| 寿宁县| 汉中市| 正定县| 武安市| 合川市| 吉隆县| 上蔡县| 龙口市| 仁化县| 商城县| 敦化市| 慈溪市| 永善县| 宜州市| 房产| 望江县| 宜春市| 米脂县| 渝北区| 永胜县| 井研县| 怀集县| 建宁县| 东山县| 文成县| 甘谷县| 武鸣县| 九龙城区| 新蔡县| 山阳县| 依安县|