亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ver-fir-coefficient

  • IEEE80211a物理層關鍵技術研究——FIR濾波器與Viterbi譯碼器的FPGA實現

    無線局域網(WLAN,Wireless Local Area Network)是未來移動通信系統的重要組成部分.為了滿足用戶高速率、方便靈活的接入互聯網的需求,WLAN的研究和建設正在世界范圍內如火如荼的展開.由于擺脫了有線連接的束縛,無線局域網具有移動性好、成本低和不會出現線纜故障等特點.該文對無線局域網的主流協議IEEE 802.11a的物理層實現技術進行了系統的研究和分析,并采用可編程ASIC器件FPGA,設計實現了物理層基帶處理的關鍵模塊,為今后形成具有自主知識產權的IP核奠定了基礎.該文研究內容得到了天津市信息化辦公室"寬帶無線局域網關鍵技術研究"項目經費的支持.該文在對IEEE 802.11a協議深入研究的基礎上,提出了物理層的實現方案和功能模塊劃分.重點研究了實現基帶處理的關鍵模塊:FIR濾波器、卷積碼編碼器以及(2,1,7)Viterbi譯碼器的實現算法和硬件結構.在Viterbi譯碼器的設計中,

    標簽: Viterbi 80211a 80211 IEEE

    上傳時間: 2013-06-19

    上傳用戶:xinzhch

  • 高速FIR數字濾波器在FPGA上的實現

    常用的實時數字信號處理的器件有可編程的數字信號處理(DSP)芯片(如AD系列、TI系列)、專用集成電路(ASIC)、現場可編程門陣列(FPGA)等。在工程實踐中,往往要求對信號處理要有高速性、實時性和靈活性,而已有的一些軟件和硬件實現方式則難以同時達到這幾方面的要求。隨著可編程邏輯器件和EDA技術的發展,使用FPGA來實現數字信號處理,既具有實時性,又兼顧了一定的靈活性。FPGA具有的靈活的可編程邏輯可以方便的實現高速數字信號處理,突破了并行處理、流水級數的限制,有效地利用了片上資源,加上反復的可編程能力,越來越受到國內外從事數字信號處理的研究者所青睞。 FIR數字濾波器以其良好的線性特性被廣泛使用,屬于數字信號處理的基本模塊之一。本論文對基于FPGA的FIR數字濾波器實現進行了研究,所做的主要工作如下: 1.介紹了FIR數字濾波器的基本理論和FPGA的基本概況,以及FPGA設計流程、設計指導原則和常用的設計指導思想與技巧。 2.以FIR數字濾波器的基本理論為依據,使用分布式算法為濾波器的硬件實現算法,并對其進行了詳細的討論。針對分布式算法中查找表規模過大的缺點,采用優化分布式算法的多塊查找表方式使得硬件規模極大的減小。 3.設計出一個192階的FIR濾波器實例。其系統要求為:定點16位輸入、定點12位系數、定點16位輸出,采樣率為75MHz。設計用Quartus II軟件進行仿真,并將其仿真結果與Matlab仿真結果進行對比分析。 仿真結果表明,本論文設計的濾波器硬件規模較小,采樣率達到了75MHz。同時只要將查找表進行相應的改動,就能分別實現低通、高通、帶通FIR濾波器,體現了設計的靈活性。

    標簽: FPGA FIR 數字濾波器

    上傳時間: 2013-06-06

    上傳用戶:June

  • 基于FPGA的高速FIR數字濾波器設計

    本論文設計了一種基于FPGA的高速FIR數字濾波器,濾波器實現低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數據為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數字濾波器的基本原理和線性FIR數字濾波器的性質、結構,根據濾波器的性能要求選擇窗函數、確定系數,在算法上為了滿足數字濾波器的要求,對系數放大512倍并取整,并用Matlab對數字濾波器原理進行了證明。同時簡述了EDA技術和FPGA設計流程。 其次,論文說明了FIR數字濾波器模塊的劃分,并用Verilog語言在Modelsim環境下進行了功能測試。對于數字濾波器系數中的-1,-2,4這些簡單的系數乘法直接進行移位和取反,可以極大的節省資源和優化設計。而對普通系數乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實現了乘積的運算;另外,在本設計進行部分積累加時,采用舍取冗余位,主要是根據設計時已對系數進行了放大,而輸出時又要將結果相應的縮小,所以在累加時,提前對部分積縮小,從而減少了運算量,從時間和資源上都得到了優化。 論文的最后分別用Modelsim和Quartus II進行了FIR數字濾波器的前仿真和后仿真,將仿真的結果和Matlab中原理驗證時得到的理想值進行了比較,并對所產生的誤差進行了分析。仿真結果表明:本16階FIR數字濾波器設計能夠實現截止頻率為1MHz的低通濾波,并且工作頻率可達150MHz以上。

    標簽: FPGA FIR 數字 濾波器設計

    上傳時間: 2013-07-15

    上傳用戶:lanwei

  • 基于FPGA的FIR數字濾波器算法

    基于FPGA的FIR數字濾波器算法研究與設計實現

    標簽: FPGA FIR 數字濾波器 算法

    上傳時間: 2013-06-30

    上傳用戶:fengyujcyz

  • 基于DSP—TMS320C5402的FIR數字濾波器設計及實現

    ·基于DSP—TMS320C5402的FIR數字濾波器設計及實現

    標簽: C5402 320C 5402 DSP

    上傳時間: 2013-04-24

    上傳用戶:xc216

  • FIR數字濾波的FPGA實現

    · 摘要:  隨著數字技術的發展,數字濾波器的功能越來越受到人們的注意和廣泛應用,它有精度高、靈活性大等突出特點.FIR數字濾波具有穩定性高,嚴格的線性相位,能用FFT算法實現等特點.通過FPGA實現FIR數字濾波具有實時性高、處理速度快、精度高的特點.文章先通過MatIab DSP Builder設計出FIR濾波器模型,然后利用Simulink進行模型仿真.再用ModelSim

    標簽: FPGA FIR 數字濾波

    上傳時間: 2013-07-14

    上傳用戶:wuyuying

  • 基于Matlab與DSP的語音信號FIR濾波

    · 摘要:  基于Matlab與DSP的語音信號FIR濾波,以TMS320VC5402為核心,在DES5402PP-U實驗系統平臺上實現.調試過程中,使用并口電纜將DES5402PP-U與PC機連接,并配置PC機并口使用0x0378端口.系統的CCS軟件在XDS510仿真器和調試器配合下工作.FIR濾波軟件采用匯編語言,程序主要流程是:硬件資源的初始化;在主程序中進行死循環;等待

    標簽: Matlab DSP FIR 語音信號

    上傳時間: 2013-06-05

    上傳用戶:stvnash

  • FIR數字濾波器的DSP實現

    ·摘要:  針對電力質量分析儀中的信號數字濾波處理部分,基于TMS320VC5402芯片的數字信號處理功能,采用窗函數法,借助MATLAB程序設計語言,設計了FIR數字濾波器,應用DSP匯編語言編程實現了該濾波器.實踐證明,該濾波器準確度高、穩定性好,易于移植使用,具有較強的實用性與靈活性.  

    標簽: FIR DSP 數字濾波器

    上傳時間: 2013-05-31

    上傳用戶:eddy77

  • 基于MATLAB的FIR帶阻數字濾波器的設計

    ·基于MATLAB的FIR帶阻數字濾波器的設計

    標簽: MATLAB FIR 數字濾波器

    上傳時間: 2013-04-24

    上傳用戶:huyanju

  • 基于語音信號的FIR濾波器的設計

    · 摘要:  介紹了DSP,論述了TMS320C5416DSP芯片及其開發環境,給出了一個FIR濾波器的設計原理.  

    標簽: FIR 語音信號 濾波器

    上傳時間: 2013-04-24

    上傳用戶:zxianyu

主站蜘蛛池模板: 香格里拉县| 沈阳市| 新源县| 屯门区| 新干县| 黄平县| 仁化县| 恭城| 谢通门县| 乌鲁木齐市| 凌云县| 江永县| 盐津县| 勐海县| 彭水| 北流市| 博爱县| 巴林左旗| 建德市| 安康市| 邻水| 武邑县| 泉州市| 满洲里市| 廊坊市| 卢湾区| 饶阳县| 托克托县| 丰台区| 曲靖市| 甘肃省| 卫辉市| 乌兰浩特市| 永登县| 阿鲁科尔沁旗| 西藏| 湖口县| 柘城县| 仁寿县| 刚察县| 香港|