亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

verilog HDL

  • 用Verilog實(shí)現(xiàn)的以太網(wǎng)接口

    用Verilog實(shí)現(xiàn)的以太網(wǎng)接口!!!!!!!!!!!!!!!!!!

    標(biāo)簽: Verilog 以太網(wǎng)接口

    上傳時(shí)間: 2013-07-13

    上傳用戶:LSPSL

  • i2c verilog

    I2C控制的VERILOG原碼。從國外網(wǎng)站搞來的,比較實(shí)用。

    標(biāo)簽: verilog i2c

    上傳時(shí)間: 2013-04-24

    上傳用戶:aappkkee

  • verilog超詳細(xì)教程

    詳細(xì)介紹verilog的編程,從初級(jí)道高級(jí)的進(jìn)階,也可日后作為工具書進(jìn)行查詢

    標(biāo)簽: verilog 教程

    上傳時(shí)間: 2013-04-24

    上傳用戶:a673761058

  • 基于Verilog語言的實(shí)用FPGA設(shè)計(jì)(美)科夫曼

    基于Verilog語言的實(shí)用FPGA設(shè)計(jì)(美),國外verilog標(biāo)準(zhǔn)權(quán)威教材,現(xiàn)貢獻(xiàn)出來,不下別后悔~~

    標(biāo)簽: Verilog FPGA 語言

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhyiroy

  • verilog lcd1602顯示

    基于verilog的lcd1602顯示 基于verilog的lcd1602顯示 基于verilog的lcd1602顯示

    標(biāo)簽: verilog 1602 lcd

    上傳時(shí)間: 2013-04-24

    上傳用戶:懶龍1988

  • 基于FPGA的JPEG圖像壓縮芯片設(shè)計(jì)

    該文探討了以FPGA(Field Programmable Gates Array)為平臺(tái),使用HDL(Hardware Description Language)語言設(shè)計(jì)并實(shí)現(xiàn)符合JPEG靜態(tài)圖象壓縮算法基本模式標(biāo)準(zhǔn)的圖象壓縮芯片.在簡要介紹JPEG基本模式標(biāo)準(zhǔn)和FPGA設(shè)計(jì)流程的基礎(chǔ)上,針對(duì)JPEG基本模式硬件編碼器傳統(tǒng)結(jié)構(gòu)的缺點(diǎn),提出了一種新的改進(jìn)結(jié)構(gòu).JPEG基本模式硬件編碼器改進(jìn)結(jié)構(gòu)的設(shè)計(jì)思想、設(shè)計(jì)結(jié)構(gòu)和Verilog設(shè)計(jì)實(shí)現(xiàn)在其后章節(jié)中進(jìn)行了詳細(xì)闡述,并分別給出了改進(jìn)結(jié)構(gòu)中各個(gè)模塊的單獨(dú)測(cè)試結(jié)果.在該文的測(cè)試部分,闡述利用實(shí)際圖像作為輸入,從FPGA的輸出得到了正確的壓縮圖像,計(jì)算了相應(yīng)的圖像壓縮速度和圖象質(zhì)量指標(biāo),并與軟件壓縮的速度和結(jié)果做了對(duì)比,提出了未來的改進(jìn)建議.

    標(biāo)簽: FPGA JPEG 圖像壓縮 芯片設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:Andy123456

  • 華為verilog教程.pdf

    華為verilog教程,學(xué)習(xí)verilog快速入門

    標(biāo)簽: verilog 華為 教程

    上傳時(shí)間: 2013-07-18

    上傳用戶:crazykook

  • 隨機(jī)讀寫I2C串行總線接口電路設(shè)計(jì)

    I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴(yán)格的規(guī)范、卓越的性能、簡便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場可編程門陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來實(shí)現(xiàn)一個(gè)隨機(jī)讀/寫的I2C接口電路,實(shí)現(xiàn)與外圍I2C接口器件E2PROM進(jìn)行數(shù)據(jù)通信,實(shí)現(xiàn)讀、寫等功能,傳輸速率實(shí)現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進(jìn)行仿真,在Xilinx公司的ISE9.li開發(fā)平臺(tái)上進(jìn)行了下載,搭建外圍電路,用Agilem邏輯分析儀進(jìn)行數(shù)據(jù)采集,分析測(cè)試結(jié)果。 首先,介紹了微電子設(shè)計(jì)的發(fā)展概況以及設(shè)計(jì)流程,重點(diǎn)介紹了HDL/FPGA的設(shè)計(jì)流程。其次,對(duì)I2C串行總線進(jìn)行了介紹,重點(diǎn)說明了總線上的數(shù)據(jù)傳輸格式并對(duì)所使用的AT24C02 E2PROM存儲(chǔ)器的讀/寫時(shí)序作了介紹。第三,基于Verilog _HDL設(shè)計(jì)了隨機(jī)讀/寫的I2C接口電路、測(cè)試模塊和顯示電路;接口電路由同步有限狀態(tài)機(jī)(FSM)來實(shí)現(xiàn);測(cè)試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個(gè)數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進(jìn)行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r(shí)序,從而驗(yàn)證電路設(shè)計(jì)的正確性。最后,論文對(duì)所取得的研究成果進(jìn)行了總結(jié),并展望了下一步的工作。

    標(biāo)簽: I2C 隨機(jī) 讀寫 串行總線接口

    上傳時(shí)間: 2013-06-08

    上傳用戶:再見大盤雞

  • VERILOG入門

    Verilog入門教程,絕對(duì)超值 剛起步的人可以來看看

    標(biāo)簽: VERILOG

    上傳時(shí)間: 2013-05-29

    上傳用戶:siguazgb

  • 基于FPGA的中值濾波Verilog程序

    運(yùn)用Verilog語言來實(shí)現(xiàn)在FPGA的中值濾波

    標(biāo)簽: Verilog FPGA 中值濾波 程序

    上傳時(shí)間: 2013-08-04

    上傳用戶:yd19890720

主站蜘蛛池模板: 肥乡县| 安陆市| 阳朔县| 天门市| 无极县| 乌什县| 井研县| 五台县| 阜阳市| 富宁县| 玛多县| 海口市| 武穴市| 兖州市| 阜宁县| 正定县| 东光县| 新密市| 邮箱| 区。| 石屏县| 屏东县| 广东省| 八宿县| 名山县| 板桥市| 屏边| 靖安县| 治县。| 西吉县| 太白县| 临汾市| 宁晋县| 雷州市| 烟台市| 南涧| 德昌县| 黔江区| 南宁市| 怀远县| 进贤县|