亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx-Spartan

  • 幾篇關(guān)于ModelSim仿真的資料

    modelsimSE相關(guān)的仿真資料,適合初學者 也有些是關(guān)于altera和xilinx的

    標簽: ModelSim 仿真

    上傳時間: 2013-10-11

    上傳用戶:wxhwjf

  • 基于FPGA的DDR2 SDRAM存儲器用戶接口設計

    使用功能強大的FPGA來實現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設計具有很大的使用前景。本設計通過采用多路高速率數(shù)據(jù)讀寫操作仿真驗證,可知其完全可以滿足時序要求,由綜合結(jié)果可知其使用邏輯資源很少,運行速率很高,基本可以滿足所有設計需要。

    標簽: SDRAM FPGA DDR2 存儲器

    上傳時間: 2013-11-07

    上傳用戶:GavinNeko

  • 基于Xilinx FPGA的HDUSec-網(wǎng)絡行為分析監(jiān)控系統(tǒng)的設計與實現(xiàn)(含源代碼)

      系統(tǒng)實現(xiàn)計劃:   1、首先是熟悉NetFPGA平臺,并進行平臺搭建,NetFPGA通過計算機的PCI接口與上位機進行數(shù)據(jù)交互和系統(tǒng)設置等工作;   2、根據(jù)NetFPGA的路由器功能對其進行硬件代碼的編寫和改進;   3、接下來是使用C語言編寫網(wǎng)絡行為記錄器;   4、設計管理系統(tǒng)、Web服務器、數(shù)據(jù)庫。

    標簽: Xilinx HDUSec FPGA 網(wǎng)絡

    上傳時間: 2013-11-08

    上傳用戶:xingisme

  • FPGA數(shù)字存儲掃頻儀(源代碼+電路圖+PCB圖)

      頻率特征測試儀是用來測量電路傳輸特性和阻抗特性的儀器,簡稱掃頻儀。掃頻信號源是掃頻儀的主要功能部件,作用是產(chǎn)生測量用的正弦掃頻信號,其 掃頻范圍可調(diào),輸出信號幅度等幅。本設計采用DDS(數(shù)字頻率合成技術(shù))產(chǎn)生掃頻信號,以Xilinx FPGA為控制核心,通過A/D和D/A等接口電路,實現(xiàn)掃頻信號頻率的步進調(diào)整、幅度與相位的測量,創(chuàng)新的使用了計算機軟件作為儀器面板來顯示被測網(wǎng)絡 幅頻特性與相頻特性,并且測試結(jié)果可保存到各種存儲介質(zhì)中。

    標簽: FPGA PCB 數(shù)字存儲 掃頻儀

    上傳時間: 2013-10-19

    上傳用戶:xiaoxiang

  • Nexys3板卡培訓資料

      本資料是關(guān)于Nexys3板卡的培訓資料。Nexys 開發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開發(fā)平臺。它擁有48M字節(jié)的外部存儲器(包括2個非易失性的相變存儲器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達到38M字節(jié)/秒。   Nexys3開發(fā)板可以通過添加一些低成本的外設Pmods (可以多達30幾個)和Vmods (最新型外設)來實現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機驅(qū)動裝置,和實現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設計套件),以及其他工具。 圖 Nexys3板卡介紹

    標簽: Nexys3 板卡 培訓資料

    上傳時間: 2013-10-09

    上傳用戶:thing20

  • FPGA技巧教材

    FPGA技巧Xilinx

    標簽: FPGA 教材

    上傳時間: 2013-10-13

    上傳用戶:yanqie

  • 《器件封裝用戶向?qū)А焚愳`思產(chǎn)品封裝資料

    Introduction to Xilinx Packaging Electronic packages are interconnectable housings for semiconductor devices. The major functions of the electronic packages are to provide electrical interconnections between the IC and the board and to efficiently remove heat generated by the device. Feature sizes are constantly shrinking, resulting in increased number of transistors being packed into the device. Today's submicron technology is also enabling large-scale functional integration and system-on-a-chip solutions. In order to keep pace with these new advancements in silicon technologies, semiconductor packages have also evolved to provide improved device functionality and performance. Feature size at the device level is driving package feature sizes down to the design rules of the early transistors. To meet these demands, electronic packages must be flexible to address high pin counts, reduced pitch and form factor requirements. At the same time,packages must be reliable and cost effective.

    標簽: 封裝 器件 用戶 賽靈思

    上傳時間: 2013-10-22

    上傳用戶:ztj182002

  • Genesys_rm(xilinxV5數(shù)據(jù)手冊)

    xilinx virtex5開發(fā)板技術(shù)手冊

    標簽: Genesys_rm xilinxV5 數(shù)據(jù)手冊

    上傳時間: 2013-10-15

    上傳用戶:黃華強

  • 賽靈思Artix-7 FPGA 數(shù)據(jù)手冊:直流及開關(guān)特性

      本文是關(guān)于賽靈思Artix-7 FPGA 數(shù)據(jù)手冊:直流及開關(guān)特性的詳細介紹。   文章中也討論了以下問題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業(yè)界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構(gòu)增強技術(shù),能滿足小型化產(chǎn)品的批量市場需求,這也正是此前 Spartan 系列 FPGA 所針對的市場領(lǐng)域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應用和終端市場?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應用,包括如便攜式超聲波醫(yī)療設備、軍用通信系統(tǒng)、高端專業(yè)/消費類相機的 DSLR 鏡頭模塊,以及航空視頻分配系統(tǒng)等。

    標簽: Artix FPGA 賽靈思 數(shù)據(jù)手冊

    上傳時間: 2013-10-11

    上傳用戶:zouxinwang

  • 四大FPGA供應商專家談FPGA設計訣竅

     Actel、Altera、Lattice Semiconductor和Xilinx是目前業(yè)界最主要的四大FPGA供應商,為了 幫助中國的應用開發(fā)工程師更深入地了解FPGA的具體設計訣竅,我們特別邀請到了Altera系統(tǒng)應用 工程部總監(jiān)Greg Steinke、Xilinx綜合方法經(jīng)理Frederic Rivoallon、Xilinx高級技術(shù)市場工程師 Philippe Garrault、Xilinx產(chǎn)品應用工程部高級經(jīng)理Chris Stinson、Xilinx IP解決方案工程部總 監(jiān)Mike Frasier、Lattice Semiconductor應用工程部總監(jiān)Bertrand Leigh和軟件產(chǎn)品規(guī)劃經(jīng)理Mike Kendrick、Actel公司硅產(chǎn)品市場總監(jiān)Martin Mason和應用高級經(jīng)理Jonathan Alexander為大家傳經(jīng) 授道。 他們將就一系列大家非常關(guān)心的關(guān)鍵設計問題發(fā)表他們的獨到見解,包括:什么是目前FPGA應用工 程師面對的最主要設計問題?如何解決?當開始一個新的FPGA設計時,你們會推薦客戶采用什么樣 的流程?對于I/O信號分布的處理,你們有什么建議可以提供 給客戶?如果你的客戶準備移植到另外一個FPGA、ASIC和結(jié)構(gòu)化ASIC之間進行抉擇?(下)">結(jié)構(gòu)化 ASIC或ASIC,你會建議你的客戶如何做?

    標簽: FPGA

    上傳時間: 2013-11-09

    上傳用戶:xinshou123456

主站蜘蛛池模板: 陆丰市| 惠来县| 津市市| 鸡东县| 汉阴县| 阿城市| 安仁县| 高邮市| 喀什市| 翁源县| 承德市| 临海市| 云南省| 赤壁市| 黄龙县| 河西区| 天门市| 登封市| 桐庐县| 泗洪县| 保定市| 凤冈县| 醴陵市| 古交市| 漳州市| 霍林郭勒市| 宝鸡市| 漳平市| 莲花县| 永康市| 蕲春县| 涪陵区| 巍山| 时尚| 腾冲县| 凤冈县| 镇沅| 永州市| 大厂| 江安县| 搜索|