亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

端口檢測(cè)

  • 在Delphi 環(huán)境下編寫的串口調(diào)試程序 ,能與下位機(jī)(MSP430F147)實(shí)現(xiàn)串口485通訊.完成對(duì)下位機(jī)狀態(tài)的檢測(cè).校準(zhǔn). 對(duì)於使用Delphi的串口編程有一定的作用.

    在Delphi 環(huán)境下編寫的串口調(diào)試程序 ,能與下位機(jī)(MSP430F147)實(shí)現(xiàn)串口485通訊.完成對(duì)下位機(jī)狀態(tài)的檢測(cè).校準(zhǔn). 對(duì)於使用Delphi的串口編程有一定的作用.

    標(biāo)簽: Delphi 430F F147 串口

    上傳時(shí)間: 2017-05-05

    上傳用戶:asasasas

  • FPGA中多標(biāo)準(zhǔn)可編程IO端口的設(shè)計(jì).rar

    現(xiàn)場(chǎng)可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號(hào)引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號(hào)標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動(dòng)能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對(duì)以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘?hào)擺幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號(hào)擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號(hào)電壓可以從0V到2.4V變化,單端信號(hào)擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢(shì)有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號(hào)FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡(jiǎn)化系統(tǒng)級(jí)的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對(duì)包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊(cè)描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。

    標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程

    上傳時(shí)間: 2013-05-15

    上傳用戶:shawvi

  • FPGA可配置端口電路的設(shè)計(jì).rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤(rùn)上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時(shí)間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • 基于VerilogHDL雙向端口的設(shè)計(jì)與實(shí)現(xiàn)

    fpga 設(shè)計(jì)參考資料。雙向端口設(shè)計(jì)參考。

    標(biāo)簽: VerilogHDL 雙向端口

    上傳時(shí)間: 2013-07-09

    上傳用戶:waizhang

  • 多端口主從式多機(jī)通信系統(tǒng)的研究

    利用端口串行通信接口卡來擴(kuò)展多個(gè)串行口是解決工業(yè)過程中集散控制系統(tǒng)的一種有效方法,文中介紹了利用MOXA公司生產(chǎn)的8端口串行通信接口板在PC機(jī)與89C51單片機(jī)之間進(jìn)行串行通信的擴(kuò)展方法,給出了使用多

    標(biāo)簽: 多端口 多機(jī)通信

    上傳時(shí)間: 2013-07-20

    上傳用戶:風(fēng)之驕子

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤(rùn)上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

  • 異步FIFO是用來適配不同異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無損傳輸

    異步FIFO是用來適配不同時(shí)鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計(jì)的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點(diǎn),使得整個(gè)系統(tǒng)可靠性高和抗干擾能力強(qiáng),系統(tǒng)可以工作在讀寫時(shí)鐘頻率漂移達(dá)到正負(fù)300PPM的惡劣環(huán)境。并且由于采用了模塊化結(jié)構(gòu),使得系統(tǒng)具有良好的可擴(kuò)充性。

    標(biāo)簽: FIFO GRAY RAM 適配

    上傳時(shí)間: 2013-08-08

    上傳用戶:13817753084

  • FPGA中雙向端口IO的研究

    FPGA中雙向端口IO的研究FPGA中雙向端口IO的研究.

    標(biāo)簽: FPGA 雙向端口

    上傳時(shí)間: 2013-08-09

    上傳用戶:fdfadfs

  • FPGA中雙向端口I/O的設(shè)計(jì)

    :針對(duì)現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。

    標(biāo)簽: FPGA 雙向端口

    上傳時(shí)間: 2013-08-17

    上傳用戶:xiaoyunyun

  • cpld與單片機(jī)8051的通信的設(shè)計(jì)方法 以及cpld和單片機(jī)的端口對(duì)應(yīng)

    cpld與單片機(jī)8051的通信的設(shè)計(jì)方法 以及cpld和單片機(jī)的端口對(duì)應(yīng)

    標(biāo)簽: cpld 8051 單片機(jī) 通信

    上傳時(shí)間: 2013-09-01

    上傳用戶:wettetw

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲直播在线一区| 亚洲欧美日韩中文视频| 蜜臀av性久久久久蜜臀aⅴ| 一区久久精品| 欧美激情第五页| 久久亚洲综合色一区二区三区| av成人免费| 欧美精品一区二区三区一线天视频| 亚洲国产三级网| 欧美精品免费在线| 合欧美一区二区三区| 激情一区二区三区| 欧美调教视频| 一区二区在线观看视频| 亚洲一区免费视频| 久久综合给合久久狠狠色| 国产一区二区三区日韩| 亚洲精品之草原avav久久| 欧美国产精品久久| 欧美久久一区| 亚洲人永久免费| 狠狠综合久久| 欧美v亚洲v综合ⅴ国产v| 亚洲激情影视| 国产精品入口夜色视频大尺度| 国产麻豆视频精品| 中国成人亚色综合网站| 亚洲国产精品成人| 亚洲一区二区三区精品动漫| 亚洲一区二区三区四区在线观看| av成人动漫| 久久精彩视频| 欧美日韩高清不卡| 国产伦精品一区二区三区在线观看 | 国产亚洲欧美激情| 这里只有精品视频在线| 国产一区二区三区免费观看| 欧美日韩成人综合在线一区二区| 亚洲一区二区三区免费在线观看 | 国产日韩精品一区二区浪潮av | 国产人久久人人人人爽| 亚洲国产美国国产综合一区二区| 韩日欧美一区二区三区| 韩国av一区| 亚洲第一狼人社区| 亚洲清纯自拍| 亚洲女人天堂成人av在线| 这里只有精品电影| 一本到12不卡视频在线dvd| 一本色道久久综合| 亚洲欧美国产va在线影院| 午夜视频在线观看一区| aⅴ色国产欧美| 亚洲视频免费观看| 亚洲欧洲av一区二区| 亚洲一区网站| 欧美91大片| 国产精品永久在线| 一区二区三区我不卡| 极品少妇一区二区| 一区二区三区欧美在线| 麻豆av一区二区三区久久| 欧美r片在线| 国产欧美日韩免费看aⅴ视频| 国产女人水真多18毛片18精品视频| 狠狠入ady亚洲精品| 91久久黄色| 久久成人资源| 国产日韩一区二区三区| 99精品国产在热久久| 麻豆乱码国产一区二区三区| 欧美日韩精品免费看| 亚洲电影免费观看高清完整版在线观看 | 好看的av在线不卡观看| 一区二区三区在线免费播放| 日韩一级黄色大片| 久久久成人网| 国产精品羞羞答答| 99国产精品久久久久久久成人热| 午夜欧美精品久久久久久久| 欧美日韩一卡二卡| 亚洲免费观看视频| 欧美精品一区二区在线播放| 91久久久久久久久久久久久| 香蕉免费一区二区三区在线观看| 国产精品久久波多野结衣| 夜夜爽99久久国产综合精品女不卡| 欧美日韩成人激情| 一区二区三区四区五区精品视频| 欧美88av| 欧美主播一区二区三区美女 久久精品人 | 影音先锋另类| 欧美日韩国产成人在线免费| 亚洲国产女人aaa毛片在线| 欧美国产一区二区三区激情无套| 亚洲福利在线看| 蜜桃久久精品乱码一区二区| 在线视频一区二区| 国产日韩欧美综合精品| 欧美高清在线一区| 香港成人在线视频| 最新日韩av| 国产亚洲精品久久久久动| 欧美色一级片| 久久只有精品| 久久九九免费视频| 亚洲自拍偷拍福利| 日韩视频中文| 亚洲国产精品综合| 国产一区二区视频在线观看| 欧美日韩一区二区精品| 久久久999国产| 欧美在线精品一区| 午夜一级久久| 午夜精品免费| 亚洲欧美中文日韩v在线观看| 亚洲一二三区精品| 一区二区日韩| 亚洲欧美日韩在线高清直播| 亚洲欧洲在线播放| 中日韩男男gay无套| 亚洲私人影院| 久久精品视频免费播放| 亚洲一区视频在线| 免费不卡视频| 欧美日韩在线视频首页| 欧美三级在线视频| 欧美午夜无遮挡| 欧美午夜片在线观看| 国产亚洲激情| 伊人久久综合| 亚洲视频日本| 久久久久九九九九| 美女黄网久久| 国产精品久久久久av| 国产麻豆午夜三级精品| 狠狠久久亚洲欧美专区| 9人人澡人人爽人人精品| 亚洲欧美激情一区二区| 免费在线亚洲欧美| 欧美午夜视频| 尤物九九久久国产精品的分类| 91久久精品一区二区别| 亚洲午夜激情| 美日韩精品视频免费看| 久久亚洲欧美| 久久免费视频在线观看| 欧美黄网免费在线观看| 欧美午夜一区二区三区免费大片| 欧美日韩一区二区三区四区五区 | 国产一区二区三区高清在线观看| 国产日产欧产精品推荐色 | 欧美精品导航| 国产精品区一区二区三区| 有坂深雪在线一区| 亚洲欧美视频在线观看视频| 免费观看久久久4p| 国产欧美一区二区精品婷婷| 亚洲精品乱码久久久久久久久| 午夜精品久久久| 国产精品美女在线观看| 欧美亚洲专区| 国产伦精品一区二区三区高清| 欧美视频在线看| 日韩一级片网址| 欧美国产日韩免费| 亚洲国产美女久久久久| 欧美在线亚洲| 在线成人激情| 久久在线观看视频| 亚洲国产精品一区| 久久精品中文字幕免费mv| 国产伦精品一区二区三区在线观看 | 国产精品久久亚洲7777| 亚洲国产精品悠悠久久琪琪| 久久精品国产清高在天天线| 国产目拍亚洲精品99久久精品| 欧美一区二区播放| 国内外成人在线视频| 久久夜色精品国产欧美乱极品 | 国产欧美日韩综合一区在线观看 | 欧美激情一区二区三区四区| 在线欧美日韩精品| 欧美日韩国产精品一卡| 日韩一级精品视频在线观看| 国产欧美 在线欧美| 久久激情中文| 久久精品国产综合| 亚洲永久在线观看| 亚洲精品国产拍免费91在线| 亚洲国产综合视频在线观看| 亚洲激情一区二区三区| 日韩亚洲视频| 亚洲永久免费| 久久这里只有| 欧美另类一区| 国产久一道中文一区| 18成人免费观看视频| 亚洲精品护士| 性色av香蕉一区二区|