設(shè)計(jì)了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時(shí)鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計(jì)使用Modelsim軟件完成了功能仿真和時(shí)序仿真,并在以Altera 公司的Cyclone II FPGA芯片為核心的DE2開發(fā)板上完成了硬件驗(yàn)證。
資源簡介:設(shè)計(jì)了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時(shí)鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計(jì)使用Modelsim軟件完成了功...
上傳時(shí)間: 2013-11-02
上傳用戶:gundan
資源簡介:altera的FFT IP核的用戶手冊,介紹了如何使用ALTERA IP核生成FFT核,如何設(shè)置參數(shù)并講述了如何仿真,適用于通信方面的FPGA設(shè)計(jì)工程師,學(xué)生
上傳時(shí)間: 2013-04-24
上傳用戶:wanqunsheng
資源簡介:該文檔介紹的是IP核的使用方法,主要是ISE中的IP核
上傳時(shí)間: 2013-12-25
上傳用戶:lili123
資源簡介:基于Avalon-ST接口幀讀取IP核的研究應(yīng)用
上傳時(shí)間: 2016-04-08
上傳用戶:863739789
資源簡介:介紹了SoPC(System on a Programmable Chip)系統(tǒng)的概念和特點(diǎn),給出了基于PLB總線的異步串行通信(UART)IP核的硬件設(shè)計(jì)和實(shí)現(xiàn)。通過將設(shè)計(jì)好的UART IP核集成到SoPC系統(tǒng)中加以驗(yàn)證,證明了所設(shè)計(jì)的UART IP核可以正常工作。該設(shè)計(jì)方案為其他基于SoPC系統(tǒng)IP核...
上傳時(shí)間: 2013-11-12
上傳用戶:894448095
資源簡介:隨著計(jì)算機(jī)及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴(kuò)展等方面存在的缺陷愈來愈不可回避,并逐漸成為計(jì)算機(jī)通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價(jià)格便宜、使用方便、靈活...
上傳時(shí)間: 2013-06-30
上傳用戶:nanfeicui
資源簡介:基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)
上傳時(shí)間: 2013-11-04
上傳用戶:bensonlly
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核Nios II,構(gòu)成可編程片上系統(tǒng)(SOPC),利用...
上傳時(shí)間: 2013-11-06
上傳用戶:songkun
資源簡介:基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)
上傳時(shí)間: 2013-10-19
上傳用戶:wudu0932
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核Nios II,構(gòu)成可編程片上系統(tǒng)(SOPC),利用...
上傳時(shí)間: 2013-12-22
上傳用戶:forzalife
資源簡介:一個(gè)比較有參考價(jià)值的sram IP核,對SOPC感興趣的人士有一定的指導(dǎo)意義!該程序是采用Avalon總線,可以直接內(nèi)嵌進(jìn)SOPC Builder。
上傳時(shí)間: 2015-12-16
上傳用戶:haohaoxuexi
資源簡介:基于CPLD/FPGA的SPI控制的IP核的實(shí)現(xiàn)spi_master
上傳時(shí)間: 2016-06-20
上傳用戶:sxdtlqqjl
資源簡介:基于ep3c25的altera sdi ip核的使用,串并轉(zhuǎn)換和并串轉(zhuǎn)換
上傳時(shí)間: 2013-12-17
上傳用戶:fanboynet
資源簡介:nios 嵌入式系統(tǒng)基礎(chǔ)教程配套實(shí)驗(yàn) 定制基于Avalon總線的用戶外設(shè)實(shí)驗(yàn)
上傳時(shí)間: 2016-11-10
上傳用戶:xauthu
資源簡介:基于sopc的vga ip核設(shè)計(jì)參考文檔
上傳時(shí)間: 2017-02-15
上傳用戶:dengzb84
資源簡介:wishbone總線的VHDL源代碼 wishbone適用于與FPGA中IP核的高速通信,其接口簡單,速度快 成為ip通信的主流
上傳時(shí)間: 2014-01-09
上傳用戶:maizezhen
資源簡介:基于EP3C25的Altera SDI IP核的使用
上傳時(shí)間: 2014-01-25
上傳用戶:caiiicc
資源簡介:實(shí)現(xiàn)基于Avalon總線架構(gòu)的I2C控制器!可實(shí)現(xiàn)OV7620等數(shù)字?jǐn)z像頭的配置功能!
上傳時(shí)間: 2017-09-13
上傳用戶:haoxiyizhong
資源簡介:基于Xilinx FPGA ip核的使用實(shí)例
上傳時(shí)間: 2015-04-19
上傳用戶:ThomasAnn
資源簡介:digilent提供的基于vivado的xilinx ip核,包含常用的hdmi解碼ip等文件
上傳時(shí)間: 2022-07-26
上傳用戶:trh505
資源簡介: QuartusII中利用免費(fèi)IP核的設(shè)計(jì) 作者:雷達(dá)室 以設(shè)計(jì)雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對話框,點(diǎn)擊Next;
上傳時(shí)間: 2014-12-28
上傳用戶:fghygef
資源簡介: QuartusII中利用免費(fèi)IP核的設(shè)計(jì) 作者:雷達(dá)室 以設(shè)計(jì)雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對話框,點(diǎn)擊Next;
上傳時(shí)間: 2013-10-18
上傳用戶:909000580
資源簡介:關(guān)于FPGA的一些常識(shí)及含IP核的VHDL設(shè)計(jì)源代碼。
上傳時(shí)間: 2013-09-03
上傳用戶:tsfh
資源簡介:定制簡單LED的IP核的設(shè)計(jì)源代碼
上傳時(shí)間: 2013-10-19
上傳用戶:gyq
資源簡介:基于GPRS無線網(wǎng)絡(luò)和IP協(xié)議的數(shù)據(jù)傳輸系統(tǒng) 通信模塊C51單片機(jī)程序
上傳時(shí)間: 2013-12-29
上傳用戶:shus521
資源簡介:FFT變換的IP核的源代碼 VHDL~
上傳時(shí)間: 2015-03-15
上傳用戶:bjgaofei
資源簡介:ALTERA的FPGA的IP核的源代碼,為使用ALTERA的FPGA的相關(guān)設(shè)計(jì)提供參考.
上傳時(shí)間: 2015-04-18
上傳用戶:ruan2570406
資源簡介:基于UC/OS II操作系統(tǒng)的TCP/IP協(xié)議的移植源代碼。
上傳時(shí)間: 2013-12-21
上傳用戶:qweqweqwe
資源簡介:摘要 探討了IP 核的驗(yàn)證與測試的方法及其和 VHDL語言在 IC 設(shè)計(jì)中的應(yīng)用 并給出了其在RISC8 框架 CPU 核中的下載實(shí)例.
上傳時(shí)間: 2014-07-11
上傳用戶:lunshaomo
資源簡介:關(guān)于FPGA的一些常識(shí)及含IP核的VHDL設(shè)計(jì)源代碼。
上傳時(shí)間: 2013-12-11
上傳用戶:xmsmh