幾個鎖相環仿真程序-通信技術-不記得哪來的啦。希望有用……。
資源簡介:幾個鎖相環仿真程序-通信技術-不記得哪來的啦。希望有用……。
上傳時間: 2014-01-01
上傳用戶:zsjinju
資源簡介:pll鎖相環仿真程序,經過測試,并附上仿真圖,值得學習
上傳時間: 2016-01-23
上傳用戶:aappkkee
資源簡介:一個程控鎖相環PLL程序,可以設定頻率,步進
上傳時間: 2013-12-23
上傳用戶:稀世之寶039
資源簡介:DP256_HCS12_PLL鎖相環驅動程序
上傳時間: 2016-03-25
上傳用戶:jiahao131
資源簡介:在總結前人提出的一些鎖相環仿真模型的基礎上,用Matlab語言構建了一種新的適用于全數字仿真模型。
上傳時間: 2016-06-13
上傳用戶:tuilp1a
資源簡介:一階全數字鎖相環VERLOGIC程序代碼,調試通過。
上傳時間: 2013-12-15
上傳用戶:caixiaoxu26
資源簡介:簡單的模擬鎖相環仿真,基于simulink平臺使本地震蕩頻率跟上接收到得頻率
上傳時間: 2013-12-23
上傳用戶:lhw888
資源簡介:鎖相技術相關專輯 38冊 209M用鎖相環實現任意頻率生成技術.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:基于LabVIEWFPGA的三相鎖相環設計與實現摘要:針對傳統 FPGA 模式開發的鎖相環在實時人機交互方面的不足,設 計 了 基 于 LabVIEW FPGA 技術的三相鎖相環;方 案 以 sbRIO-9631模塊為硬件平臺,利用 LabVIEW 編程控制 FP...
上傳時間: 2022-02-18
上傳用戶:XuVshu
資源簡介:現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越...
上傳時間: 2013-06-10
上傳用戶:yd19890720
資源簡介:鎖相環在通信中使用非常普遍,此代碼用matlab編寫,經過測試通過,鎖相環仿真(源程序與仿真結果)
上傳時間: 2015-12-27
上傳用戶:yzy6007
資源簡介:很好的全數字鎖相環源程序,大家有需要的可以看看
上傳時間: 2022-07-22
上傳用戶:
資源簡介:用ad9850激勵的鎖相環頻率合成器山東省濟南市M0P44 部隊Q04::00R 司朝良摘要! 提出了一種ad9850和ad9850相結合的頻率合成方案! 介紹了ad9850芯片ad9850的基本工作原理" 性能特點及引腳功能! 給出了以1!2345 作為參考信號源的鎖相環頻率合成器實例! 并對該頻率...
上傳時間: 2013-10-18
上傳用戶:hehuaiyu
資源簡介:關于鎖相環的MATLAB的仿真程序,其中有詳細的注釋,希望它能能對你的能有所幫助
上傳時間: 2013-12-31
上傳用戶:qq21508895
資源簡介:通信領域--鎖相環原理-適合仿真學習…………。
上傳時間: 2014-01-03
上傳用戶:zhyiroy
資源簡介:MC145162雙鎖相環芯片的51單片機驅動程序,能同時配置兩個通道的NA值.
上傳時間: 2014-01-04
上傳用戶:qw12
資源簡介:該程序實現的功能是數字鎖相環的設計。源代碼可以直接進行仿真試驗◎
上傳時間: 2016-08-12
上傳用戶:璇珠官人
資源簡介: PIC16C54C為8位單片機,指令字長12位,全部指令都是單字節指令,系統為哈佛結構,數據總線和程序總線各自獨立分開,數據總線寬度為8位,程序總線寬度為12位,內部程序存儲器為512×12位,內部數據寄存器為32×8位。 PIC16C54C有12根雙向可獨立編程I...
上傳時間: 2013-12-23
上傳用戶:dianxin61
資源簡介:仿真了鎖相環工作到一定時間后達到鎖定狀態的過程,程序采用的是一階RC低通濾波器即二階一型環
上傳時間: 2016-02-25
上傳用戶:qq21508895
資源簡介:FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性...
上傳時間: 2013-04-24
上傳用戶:變形金剛
資源簡介:在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時...
上傳時間: 2013-07-06
上傳用戶:LouieWu
資源簡介:用VHDL寫的數字鎖相環程序 pll.vhd為源文件 pllTB.vhd為testbench
上傳時間: 2014-01-20
上傳用戶:zwei41
資源簡介:鎖相環程序,用MATLAB 編寫,用來防真瑣相環的工作過程。有學習價值
上傳時間: 2015-03-31
上傳用戶:zhangzhenyu
資源簡介:數字鎖相環DPLL實例程序,幫助理解PLL的結構和詳細原理
上傳時間: 2014-08-14
上傳用戶:saharawalker
資源簡介:二階鎖相環Matlab仿真代碼,如入兩路信號和信噪比,輸出鎖相以后的信號。可以仿真初始頻差,和頻率斜升的情況
上傳時間: 2015-05-14
上傳用戶:qlpqlq
資源簡介:數字鎖相環程序,適合于FM、AM開發 數字鎖相環程序,適合于FM、AM開發
上傳時間: 2015-06-20
上傳用戶:363186
資源簡介:全數字鎖相環VHDL描述并實現功能仿真,另附有圖形說明
上傳時間: 2014-01-13
上傳用戶:shawvi
資源簡介:使用VHDL實現鎖相環,是個學習VHDL的好例子,與眾分享
上傳時間: 2015-07-15
上傳用戶:wab1981
資源簡介:這個程序是matlab用來來對鎖相環(PLL)進行仿真的,這樣的選擇基于多方面的考慮
上傳時間: 2013-12-18
上傳用戶:cooran
資源簡介:PLL-LMX2325 C程序,用于鎖相環頻率控制
上傳時間: 2013-12-10
上傳用戶:bjgaofei