十進制計數器,一個非常使用的VHDL源代碼
資源簡介:VHDL源代碼.設計一個帶有異步清0功能的十進制計數器。計數器時鐘clk上升沿有效,清零端為clrn,進位輸出為co。
上傳時間: 2014-11-21
上傳用戶:xc216
資源簡介:用VHDL語言編的帶有異步清零功能的十進制計數器
上傳時間: 2015-08-25
上傳用戶:lhc9102
資源簡介:同步計數器和異步計數器在設計時有哪些區別?試用 六進制計數器和一個十進制計數器構成一個六十進制同步計數器。
上傳時間: 2013-12-14
上傳用戶:xiaoyunyun
資源簡介:六十進制計數器.電子萬年歷是計數器的應用之一.年由月的十二進制計數器進位+1得到.月是日的三十進制計數器進位+1得到.日是小時的二十四進制計數器進位+1得到.小時是分的六十進制計數器進位+1得到.分是秒的六十進制計數器進位+1得到.本程序基于VHDL.其開發環境...
上傳時間: 2014-11-29
上傳用戶:13215175592
資源簡介:一個十進制計數器的vhdl程序,大家可以參考,已經經過編譯了
上傳時間: 2013-12-30
上傳用戶:wxhwjf
資源簡介:用VHDL語言實現8位十進制計數器的設計,計數結果用實驗板上8個數碼管顯示
上傳時間: 2016-05-27
上傳用戶:ccclll
資源簡介:十進制計數器,一個非常使用的VHDL源代碼
上傳時間: 2016-07-28
上傳用戶:a673761058
資源簡介:遞增方式在4位數碼管上向上計數顯示從0000-0001->0002……..9999….0000….0001…. -- 利用CPLD設計了一個4位十進制計數器,并用數碼管顯示當前計數值
上傳時間: 2013-12-16
上傳用戶:ardager
資源簡介:一個至少4位的十進制計數器,具有加減計數功能和置數功能,并能通過數碼管顯示計數結果。減數為零時發聲報警。
上傳時間: 2013-12-03
上傳用戶:erkuizhang
資源簡介:這是消除毛刺十進制計數器的源程序,有需要的同學可以參照一下!
上傳時間: 2017-01-20
上傳用戶:gaome
資源簡介:這是同步十進制計數器的源程序,有需要的同學可以參照一下!
上傳時間: 2013-12-28
上傳用戶:源碼3
資源簡介:這是六十進制計數器的源程序,有需要的同學可以參照一下!
上傳時間: 2013-12-26
上傳用戶:aappkkee
資源簡介:用vhdl編寫的十進制計數器,內部說明詳細。
上傳時間: 2017-02-26
上傳用戶:asasasas
資源簡介:帶清零和重置功能的十進制計數器,可以用LED燈顯示結果
上傳時間: 2013-12-30
上傳用戶:FreeSky
資源簡介:用4位十進制計數器對用戶輸入時鐘信號進行計數,計數間隔為1秒鐘。計數滿1秒鐘后將計數值(即頻率值)所存到4位寄存器中顯示,并將計數器清0,在進行下一次計數。 頻率計由三種模塊組成:testctl為控制模塊,由1Hz其準產生rst_cnt,load,cnt_en信號;cnt10為...
上傳時間: 2013-12-25
上傳用戶:qq21508895
資源簡介:EDA 十進制計數器、BCD VHDL源代碼
上傳時間: 2017-08-06
上傳用戶:ommshaggar
資源簡介:這是用VHDL設計的十進制計數器,兩個VHDL程序分別說明了out和buffer的區別
上傳時間: 2014-01-22
上傳用戶:tfyt
資源簡介:用VHDL語言實現8421碼的十進制計數器,狀態變化0000->0001->0010->0011->0100->0101->0110->0111->1000->0000.循環往復。
上傳時間: 2013-12-08
上傳用戶:frank1234
資源簡介:1.8421碼十進制計數器 2.分頻系數為8,占空比為0.5的分頻器 3.控制8個二極管的電路
上傳時間: 2017-09-09
上傳用戶:李夢晗
資源簡介:帶復位和時鐘使能的十進制計數器 verilo 描述
上傳時間: 2017-09-18
上傳用戶:FreeSky
資源簡介:四位十進制頻率計設計 包含測頻控制器(TESTCTL),4位鎖存器(REG4B),十進制計數器(CNT10)的原程序(vhd),波形文件(wmf ),包裝后的元件(bsf)。頂層原理圖文件(Block1.bdf)和波形。
上傳時間: 2016-11-21
上傳用戶:lijianyu172
資源簡介:系統設置一個兩位BCD碼倒計時計數器(計數脈沖1HZ),用于記錄各狀態持續時間; 因為各狀態持續時間不一致,所以上述計數器應置入不同的預置數; 倒計時計數值輸出至二個數碼管顯示; 程序共設置4個進程: ① 進程P1、P2和P3構成兩個帶有預置數功能的...
上傳時間: 2016-11-28
上傳用戶:003030
資源簡介: 系統設置一個兩位BCD碼倒計時計數器(計數脈沖1HZ),用于記錄各狀態持續時間;  因為各狀態持續時間不一致,所以上述計數器應置入不同的預置數;  倒計時計數值輸出至二個數碼管顯示;  程序共設置4個進程: ① 進程P1...
上傳時間: 2014-01-24
上傳用戶:jhksyghr
資源簡介:VHDL實現數字時鐘,利用數碼管和CPLD 設計的計數器實現一個數字時鐘,可以顯示小時,分鐘,秒。程序主要要靠考慮十進制和六十進制計數器的編寫。 以上實驗的程序都在源代碼中有詳細的注釋
上傳時間: 2015-10-15
上傳用戶:363186
資源簡介:本程序實現了一個數字頻率計。它由一個測頻控制信號發生器TESTCTL,8個有時鐘的十進制計數器CNT10,一個32位鎖存器REG32B組成。
上傳時間: 2013-12-16
上傳用戶:894898248
資源簡介:秒表的邏輯結構比較簡單,它主要由、顯示譯碼器、分頻器、十進制計數器、報警器和六進制計數器組成。在整個秒表中最關鍵是如何獲得一個精確的100Hz計時脈沖,除此之外,整個秒表還需要一個啟動信號和一個歸零信號,以便能夠隨時啟動及停止。 秒表有六個輸出...
上傳時間: 2017-02-10
上傳用戶:epson850
資源簡介:數字時鐘主要由:分頻器、掃描顯示譯碼器、六十進制計數器(或十進制計數器與六進制計數器)、十二進制計數器(或二十四進制計數器)電路組成。在整個秒表中最關鍵的是如何獲得一個精確的1Hz計時脈沖,除此之外,整個數字時鐘還需要有啟動信號和置數信號,以...
上傳時間: 2017-08-22
上傳用戶:15873863579
資源簡介:CD40系列CD45系列集成芯片DATASHEET數據手冊170個芯片技術手冊資料合集:4000 CMOS 3輸入雙或非門1反相器.pdf4001 CMOS 四2輸入或非門.pdf4002 CMOS 雙4輸入或非門.pdf4006 CMOS 18級靜態移位寄存器.pdf4007 CMOS 雙互補對加反相器.pdf4008 CMOS 4位二進制并行...
上傳時間: 2021-11-09
上傳用戶:kent
資源簡介:開機通電時,7只LED會隨機顯示一個點數,玩家按一下開關S1,7只LED會全部變亮,大約幾秒后,7只LED燈開始閃爍,直到最后顯示出穩定的點數。整個一次“擲骰子”的過程結束。電路主要由脈沖產生器和一個十進制計數器電路組成。脈沖產生器由NE555及外圍元件構成多...
上傳時間: 2022-07-19
上傳用戶:
資源簡介:十進制加法計數器.VHDL程序,可在Quratus 2中運行
上傳時間: 2015-12-03
上傳用戶:nanxia