采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D 和D/A處理芯片,設(shè)計(jì)了一個(gè)通用處理平臺(tái),并對(duì)其主要性能進(jìn)行了測(cè)試。
資源簡(jiǎn)介:?介紹了一種基于多DSP的并行處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),以及其在分布式雷達(dá)組網(wǎng)航跡融合中的實(shí)際應(yīng)用。重點(diǎn)介紹了該系統(tǒng)由1塊系統(tǒng)主板和4塊TS201處理板卡組成的原理和結(jié)構(gòu),即系統(tǒng)內(nèi)主板與處理板卡的板級(jí)并行設(shè)計(jì)、單塊板卡多DSP并行結(jié)構(gòu)的設(shè)計(jì)、板級(jí)間,單塊板卡...
上傳時(shí)間: 2014-09-01
上傳用戶(hù):671145514
資源簡(jiǎn)介:隨著人們對(duì)于高速無(wú)線(xiàn)數(shù)據(jù)業(yè)務(wù)的急切需求以及新的無(wú)線(xiàn)通信技術(shù)的發(fā)展,頻譜資源匱乏問(wèn)題日益嚴(yán)重。無(wú)線(xiàn)頻譜的緊缺已經(jīng)成為限制無(wú)線(xiàn)通信與服務(wù)應(yīng)用持續(xù)發(fā)展的瓶頸。認(rèn)知無(wú)線(xiàn)電技術(shù)(Cognitive Radio)改變了傳統(tǒng)的固定頻譜分配方式,它以頻譜利用的高效性為目標(biāo)...
上傳時(shí)間: 2013-05-30
上傳用戶(hù):fywz
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)基于FPGA器件的高采樣率FIR濾波器,基于VHDL與CPLD器件的FIR數(shù)字濾波器的設(shè)計(jì)
上傳時(shí)間: 2013-08-07
上傳用戶(hù):ukuk
資源簡(jiǎn)介:針對(duì)嵌入式機(jī)器視覺(jué)系統(tǒng)向獨(dú)立化、智能化發(fā)展的要求,介紹了一種嵌入式視覺(jué)系統(tǒng)--智能相機(jī)?;趯?duì)智能相機(jī)體系結(jié)構(gòu)、組成模塊和圖像采集、傳輸和處理技術(shù)的分析,對(duì)國(guó)內(nèi)外的幾款智能相機(jī)進(jìn)行比較。綜合技術(shù)發(fā)展現(xiàn)狀,提出基于FPGA+DSP模式的硬件平臺(tái),并提出...
上傳時(shí)間: 2013-10-24
上傳用戶(hù):bvdragon
資源簡(jiǎn)介:高速大容量數(shù)據(jù)采集存儲(chǔ)技術(shù)在通信、航天、氣象、雷達(dá)等多個(gè)領(lǐng)域中擁有著廣泛應(yīng)用。各領(lǐng)域科技與信息技術(shù)不斷發(fā)展,對(duì)數(shù)據(jù)的采集和傳輸速率要求越來(lái)越高,對(duì)數(shù)據(jù)存儲(chǔ)的速度和容量要求也越來(lái)越高。高速數(shù)據(jù)存儲(chǔ)主要包括存儲(chǔ)介質(zhì)選取、存儲(chǔ)器控制、數(shù)據(jù)存儲(chǔ)和總...
上傳時(shí)間: 2013-06-14
上傳用戶(hù):2404
資源簡(jiǎn)介:FFT算法的一種基于FPGA器件的實(shí)現(xiàn),供FPGA—DSP方向人員參考
上傳時(shí)間: 2013-08-15
上傳用戶(hù):sardinescn
資源簡(jiǎn)介:針對(duì)嵌入式機(jī)器視覺(jué)系統(tǒng)向獨(dú)立化、智能化發(fā)展的要求,介紹了一種嵌入式視覺(jué)系統(tǒng)--智能相機(jī)。基于對(duì)智能相機(jī)體系結(jié)構(gòu)、組成模塊和圖像采集、傳輸和處理技術(shù)的分析,對(duì)國(guó)內(nèi)外的幾款智能相機(jī)進(jìn)行比較。綜合技術(shù)發(fā)展現(xiàn)狀,提出基于FPGA+DSP模式的硬件平臺(tái),并提出...
上傳時(shí)間: 2013-11-14
上傳用戶(hù):無(wú)聊來(lái)刷下
資源簡(jiǎn)介:基于DSP 的擴(kuò)頻通信系統(tǒng),本文介紹了基于DSP 的高速擴(kuò)頻通信系統(tǒng)的構(gòu)成,詳細(xì)討論了系統(tǒng)構(gòu)成中的關(guān)鍵技術(shù)問(wèn)題,并給出了具 體解決方案。
上傳時(shí)間: 2014-12-01
上傳用戶(hù):xz85592677
資源簡(jiǎn)介:介紹一個(gè)基于USB2.0接口和DSP的高速數(shù)據(jù)采集處理系統(tǒng)的工作原理、設(shè)計(jì)及實(shí)現(xiàn)。該高速數(shù)據(jù)采集處理系統(tǒng)采用TI公司TMS320C6000數(shù)字信號(hào)處理器和CYPRESS公司的USB2.0接口芯片,可以實(shí)現(xiàn)高速采集和實(shí)時(shí)處理,有著廣泛的應(yīng)用前景。
上傳時(shí)間: 2016-03-13
上傳用戶(hù):wyc199288
資源簡(jiǎn)介:基于DSP的高速信號(hào)采集與處理系統(tǒng)(英文名字還是不會(huì)翻譯)
上傳時(shí)間: 2013-12-23
上傳用戶(hù):lixinxiang
資源簡(jiǎn)介:基于FPGA自適應(yīng)高速RS編譯碼器的IP核設(shè)計(jì)
上傳時(shí)間: 2016-05-10
上傳用戶(hù):asdkin
資源簡(jiǎn)介:一種基于DSP的高速數(shù)據(jù)獲取及處理系統(tǒng)!!!!!!!!!!!!
上傳時(shí)間: 2014-11-29
上傳用戶(hù):小眼睛LSL
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)基于FPGA器件的高采樣率FIR濾波器,基于VHDL與CPLD器件的FIR數(shù)字濾波器的設(shè)計(jì)
上傳時(shí)間: 2017-08-05
上傳用戶(hù):hwl453472107
資源簡(jiǎn)介:基于DSP的智能中頻電源設(shè)計(jì)這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!
上傳時(shí)間: 2021-12-27
上傳用戶(hù):
資源簡(jiǎn)介:該文檔為基于DSP的數(shù)字化中頻感應(yīng)加熱電源仿真研究講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-04-13
上傳用戶(hù):
資源簡(jiǎn)介:數(shù)據(jù)采集系統(tǒng)是信號(hào)與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無(wú)線(xiàn)電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無(wú)線(xiàn)基站系統(tǒng)中的應(yīng)用越來(lái)越廣泛。為了能夠滿(mǎn)足目前對(duì)軟件無(wú)線(xiàn)電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺(tái)上設(shè)計(jì)SOC系...
上傳時(shí)間: 2013-07-09
上傳用戶(hù):sdfsdfs
資源簡(jiǎn)介:數(shù)據(jù)采集系統(tǒng)是信號(hào)與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無(wú)線(xiàn)電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無(wú)線(xiàn)基站系統(tǒng)中的應(yīng)用越來(lái)越廣泛。為了能夠滿(mǎn)足目前對(duì)軟件無(wú)線(xiàn)電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺(tái)上設(shè)計(jì)SOC系...
上傳時(shí)間: 2013-06-09
上傳用戶(hù):lh25584
資源簡(jiǎn)介:基于FPGA實(shí)現(xiàn)的一種新型數(shù)字鎖相環(huán)
上傳時(shí)間: 2013-08-07
上傳用戶(hù):2467478207
資源簡(jiǎn)介:一種基于FPGA 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個(gè)時(shí)鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
上傳時(shí)間: 2013-08-16
上傳用戶(hù):467368609
資源簡(jiǎn)介:一種基于FPGA實(shí)現(xiàn)的FFT結(jié)構(gòu)\\r\\n調(diào)從基本元器件開(kāi)始的計(jì)算機(jī)硬件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),大多設(shè)置在自動(dòng)控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計(jì)算機(jī)教育。 1966年多處理器平臺(tái)FPGA 學(xué)習(xí)目標(biāo) (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時(shí)間: 2013-08-20
上傳用戶(hù):linlin
資源簡(jiǎn)介:基于FPGA技術(shù)的存儲(chǔ)器設(shè)計(jì)及其應(yīng)用 原理詳細(xì)?。。?
上傳時(shí)間: 2013-08-20
上傳用戶(hù):chukeey
資源簡(jiǎn)介:一種基于FPGA-VLSI的設(shè)計(jì)方案及實(shí)現(xiàn)
上傳時(shí)間: 2013-08-26
上傳用戶(hù):zhyiroy
資源簡(jiǎn)介:FFT算法的一種基于FPGA器件的實(shí)現(xiàn),供FPGA—DSP方向人員參考
上傳時(shí)間: 2016-12-08
上傳用戶(hù):cjf0304
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)的相關(guān)論文資料大全 84篇用FPGA實(shí)現(xiàn)FFT的研究 劉朝暉 韓月秋 摘 要 目的 針對(duì)高速數(shù)字信號(hào)處理的要求,給出了用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)實(shí)現(xiàn)的 快速傅里葉變換(FFT)方案.方法 算法為按時(shí)間抽取的基4算法,采用遞歸結(jié)構(gòu)的塊浮點(diǎn)運(yùn) 算方...
上傳時(shí)間: 2022-03-23
上傳用戶(hù):
資源簡(jiǎn)介:本文首先對(duì)eMMC5.0規(guī)范進(jìn)行了研究總結(jié),并在此基礎(chǔ)上根據(jù)系統(tǒng)指標(biāo)提出了整體設(shè)計(jì)方案。存儲(chǔ)器以FPGA作為主控制器,按照功能劃分為SFP光纖接口模塊、DDR3高速緩存模塊、eMMC陣列存儲(chǔ)模塊和與上位機(jī)通信的干兆網(wǎng)模塊。在系統(tǒng)邏輯設(shè)計(jì)中重點(diǎn)介紹了eMMC陣列控制邏...
上傳時(shí)間: 2022-06-19
上傳用戶(hù):
資源簡(jiǎn)介:基于TMS320C6713 DSP的音樂(lè)噴泉控制系統(tǒng)
上傳時(shí)間: 2013-07-18
上傳用戶(hù):eeworm
資源簡(jiǎn)介:《基于TI DSP的通用算法實(shí)現(xiàn)》程序代碼
上傳時(shí)間: 2013-06-14
上傳用戶(hù):eeworm
資源簡(jiǎn)介:基于FPGA芯片的功能仿真平臺(tái)構(gòu)建及靜態(tài)時(shí)序分析
上傳時(shí)間: 2013-06-28
上傳用戶(hù):qilin
資源簡(jiǎn)介:隨著ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),功能驗(yàn)證已成為整個(gè)開(kāi)發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗(yàn)證方法已難以滿(mǎn)足應(yīng)用的要求,基于FPGA組的原型驗(yàn)證方法能有效縮短系統(tǒng)的開(kāi)發(fā)周期,可提供更快更全面的驗(yàn)證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計(jì)規(guī)模的增...
上傳時(shí)間: 2013-06-12
上傳用戶(hù):極客
資源簡(jiǎn)介:畢設(shè)基于FPGA設(shè)計(jì)的出租車(chē)計(jì)費(fèi)系統(tǒng).基于FPGA設(shè)計(jì)的出租車(chē)計(jì)費(fèi)系統(tǒng)
上傳時(shí)間: 2013-07-10
上傳用戶(hù):lx9076