亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

仿真和設計

  • _Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)

    _Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設計教學文件

    標簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006

    上傳時間: 2013-08-20

    上傳用戶:lchjng

  • 分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設計中優(yōu)點

    分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設計中優(yōu)點,\\r\\n然后結(jié)合FSK 信號的產(chǎn)生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發(fā)生器模\\r\\n型,以及對FSK 信號發(fā)生器模型進行算法級仿真和生成VHDL 語言的方法,并在modelsim\\r\\n中對FSK 信號發(fā)生器進行RTL 級仿真,最后介紹了在FPGA 芯片中實現(xiàn)FSK 信號發(fā)生器的設\\r\\n計方法。

    標簽: Simulink Builder MATLAB FPGA

    上傳時間: 2013-08-20

    上傳用戶:herog3

  • FPGA實現(xiàn)頻率合成的技術(shù),含軟硬件設計

    盡管頻率合成技術(shù)已經(jīng)經(jīng)歷了大半個世紀的發(fā)展史,但直到今天,人們對\\r\\n它的研究仍然在繼續(xù)。現(xiàn)在,我們可以開發(fā)出輸出頻率高達IG的DDS系統(tǒng),\\r\\n武漢理工大學碩士學位論文\\r\\n已能滿足絕大多數(shù)頻率源的要求,集成DDS產(chǎn)品的信噪比也可達到75dB以上,\\r\\n已達到鎖相頻率合成的一般水平。電子技術(shù)的發(fā)展己進入數(shù)字時代,模擬信號\\r\\n數(shù)字化的方法也是目前一個熱門研究課題,高速AD、DA器件在通信、廣播電\\r\\n視等領(lǐng)域的應用越來越廣泛。本次設計完成了軟件仿真和硬件實現(xiàn),對設計原

    標簽: FPGA 頻率合成 軟硬件設計

    上傳時間: 2013-08-21

    上傳用戶:asdkin

  • 自己設計的Smartcard功能模塊

    自己設計的Smartcard功能模塊,已經(jīng)通過vcs仿真和FPGA驗證,可以使用。

    標簽: Smartcard 模塊

    上傳時間: 2013-08-26

    上傳用戶:小鵬

  • 采用FPGA模擬高動態(tài)GPS信號源中的C/A碼產(chǎn)生器

    本文:采用了FPGA方法來模擬高動態(tài)(Global Position System GPS)信號源中的C/A碼產(chǎn)生器。C/A碼在GPS中實現(xiàn)分址、衛(wèi)星信號粗捕和精碼(P碼)引導捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進行仿真和綜合。

    標簽: FPGA GPS 模擬 動態(tài)

    上傳時間: 2013-08-31

    上傳用戶:pwcsoft

  • 用CPLD設計實現(xiàn)一個具有預置數(shù)的數(shù)字鐘

    本設計要實現(xiàn)一個具有預置數(shù)的數(shù)字鐘的設計,具體要求如下:\r\n1. 正確顯示年、月、日 \r\n2. 正確顯示時、分、秒 \r\n3. 具有校時,整點報時和秒表功能 \r\n4. 進行系統(tǒng)模擬仿真和下載編程實驗,驗證系統(tǒng)的正確性 \r\n

    標簽: CPLD 設計實現(xiàn) 數(shù)字 預置數(shù)

    上傳時間: 2013-09-01

    上傳用戶:ysjing

  • PROTEUS 初級教程

    PROTEUS 初級教程,用于電路仿真和設計。簡體中文版

    標簽: PROTEUS 教程

    上傳時間: 2013-09-22

    上傳用戶:Aidane

  • 一種帶振幅調(diào)節(jié)的晶體振蕩器

    設計了一種帶振幅控制的晶體振蕩器,用于32 768 Hz的實時時鐘。振幅調(diào)節(jié)環(huán)采用源接地振蕩器形式來得到高的頻率穩(wěn)定性和低的功耗。使用MOS管電阻有效的減小了版圖面積。電路在0.35 μm、5 V CMOS工藝上實現(xiàn),仿真和測試結(jié)果都能滿足設計要求。

    標簽: 振幅 調(diào)節(jié) 晶體振蕩器

    上傳時間: 2013-11-10

    上傳用戶:maricle

  • 基于System Generator的數(shù)字下變頻設計

    Xilinx公司推出的DSP設計開發(fā)工具System Generator是在Matlab環(huán)境中進行建模,是DSP高層系統(tǒng)設計與Xilinx FPGA之間實現(xiàn)的“橋梁”。在分析了FPGA傳統(tǒng)級設計方法的基礎上,提出了基于System Generator的系統(tǒng)級設計新方法,并應用新方法設計驗證了一套數(shù)字下變頻系統(tǒng),通過仿真和實驗結(jié)果驗證了該方法的有效性和準確性。

    標簽: Generator System 數(shù)字 變頻設計

    上傳時間: 2013-11-18

    上傳用戶:小草123

  • 微電腦型數(shù)學演算式隔離傳送器

    特點: 精確度0.1%滿刻度 可作各式數(shù)學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩(wěn)定性高

    標簽: 微電腦 數(shù)學演算 隔離傳送器

    上傳時間: 2014-12-23

    上傳用戶:ydd3625

主站蜘蛛池模板: 江达县| 青阳县| 中江县| 土默特右旗| 沂南县| 凌源市| 涿鹿县| 博湖县| 玛多县| 昭觉县| 句容市| 沾化县| 江陵县| 临夏县| 甘南县| 溧水县| 上林县| 岑溪市| 宝山区| 高青县| 渝北区| 贵南县| 晋宁县| 什邡市| 宜春市| 大安市| 北碚区| 丰宁| 陆良县| 即墨市| 宜兴市| 共和县| 诏安县| 民权县| 辽阳县| 年辖:市辖区| 青神县| 甘洛县| 濮阳市| 梨树县| 义马市|