亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

低端

  • 并口示波器小軟件Port 1.0下載

       Port1.0 使用說明 Port1.0是作者本人在進行電子制作和維修過程中萌發的一個思路。在電子制作、維修中,經常要用到多路的脈沖信號或是要測量多路的脈沖信號。本軟件可通過微機并口向用戶提供多達12路的標準TTL脈沖信號,同時可進行5路的標準TTL脈沖信號的波形顯示。 軟件的使用方法極為簡單。輸出信號時,只要選中或取消引腳號,就能在相應的引腳得到相應的脈沖信號(統一為選中為高電平,取消為低電平),“清零”按鈕為對應該組的所有信號清零。 輸入信號的波形顯示,按“開始”按鈕為開始進行顯示,“停止”為暫停。 在設置面板中,“數據讀入時間間隔”為讀入時間的設定。“并行打印端口設置”為顯示微機中存在的可用打印端口,并可以設定本軟件當前要使用的端口(如只有一個可用端口,就為缺省端口,如有多個可用端口軟件自動選擇最后一個可用端口為當前使用端口)。 本軟件的輸入波形顯示沒有運用VXD等的技術支持,在速度上不能做到高頻的實時性,只能用在低速的環境下。這個版本沒有提供多數據的連續輸出。這些問題在下一個版本中得到改進和支持。 本軟件可使用在微機的打印適配器、打印機等各種的并口設備檢修中,還可用在各種數字電路、單片機的制作和維修中。在下一版本在這方面會有更大的支持。 * 注意:只支持win9x * 注意:并口的輸入/輸出電平為0-5伏TTL,不能連接高電壓高電流的電路,以免塤壞主板或打印適配器。要連接COMS的0-12伏時請用戶自做轉換電路再連接。 * 注意:在使用本軟件時最好不要同時使用打印機之類的并口設備。如本程序已運行請先關閉,再使用并口設備。 

    標簽: Port 1.0 并口

    上傳時間: 2014-04-18

    上傳用戶:paladin

  • LLFORMAT西數低格程序

    西數低格程序

    標簽: LLFORMAT 程序

    上傳時間: 2013-11-19

    上傳用戶:kelimu

  • 采用低成本FPGA實現高效的低功耗PCIe接口

      白皮書:采用低成本FPGA實現高效的低功耗PCIe接口   了解一個基于DDR3存儲器控制器的真實PCI Express® (PCIe®) Gen1x4參考設計演示高效的Cyclone V FPGA怎樣降低系統總成本,同時實現性能和功耗目標。點擊馬上下載!

    標簽: FPGA PCIe 低功耗 接口

    上傳時間: 2013-10-18

    上傳用戶:康郎

  • 基于Quartus II免費IP核的雙端口RAM設計實例

      QuartusII中利用免費IP核的設計   作者:雷達室   以設計雙端口RAM為例說明。   Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;

    標簽: Quartus RAM IP核 雙端口

    上傳時間: 2013-10-18

    上傳用戶:909000580

  • Arduino控制器使用圖文教程

      Arduino 是一塊基于開放原始代碼的Simple i/o 平臺,并且具有使用類似java,C 語言的開發環境。讓您可以快速 使用Arduino 語言與Flash 或Processing…等軟件,作出互動作品。Arduino 可以使用開發完成的電子元件例如Switch 或Sensors 或其他控制器、LED、步進電機或其他輸出裝置。Arduino 也可以獨立運作成為一個可以跟軟件溝通的平臺,例如說:flash processing Max/MSP VVVV 或其他互動軟件…   Arduino 開發IDE界面基于開放原始碼原則,可以讓您免費下載使用開發出更多令人驚奇的互動作品。 什么是Roboduino? DFRduino 與Arduino 完全兼容,只是在原來的基礎上作了些改進。Arduino 的IO 使用的孔座,做互動作品需要面包板和針線搭配才能進行,而DFRduino 的IO 使用針座,使用我們的杜邦線就可以直接把各種傳感器連接到DFRduino 上。 特色描述 1. 開放原始碼的電路圖設計,程式開發界面免費下載,也可依需求自己修改!! 2. DFRduino 可使用ISP 下載線,自我將新的IC 程序燒入「bootloader」; 3. 可依據官方電路圖,簡化DFRduino 模組,完成獨立云作的微處理控制器; 4. 可簡單地與傳感器、各式各樣的電子元件連接(如:紅外線,超聲波,熱敏電阻,光敏電阻,伺服電機等); 5. 支援多樣的互動程式 如: Flash,Max/Msp,VVVV,PD,C,Processing 等; 6. 使用低價格的微處理控制器(ATMEGA168V-10PI); 7. USB 接口,不需外接電源,另外有提供9VDC 輸入接口; 8. 應用方面,利用DFRduino,突破以往只能使用滑鼠,鍵盤,CCD 等輸入的裝置的互動內容,可以更簡單地達成單人或多人游戲互動。 性能描述 1. Digital I/O 數字輸入/輸出端共 0~13。 2. Analog I/O 模擬輸入/輸出端共 0~5。 3. 支持USB 接口協議及供電(不需外接電源)。 4. 支持ISP 下載功能。 5. 支持單片機TX/RX 端子。 6. 支持USB TX/RX 端子。 7. 支持AREF 端子。 8. 支持六組PWM 端子(Pin11,Pin10,Pin9,Pin6,Pin5,Pin3)。 9. 輸入電壓:接上USB 時無須外部供電或外部5V~9V DC 輸入。 10.輸出電壓:5V DC 輸出和3.3V DC 輸出 和外部電源輸入。 11.采用Atmel Atmega168V-10PI 單片機。 12.DFRduino 大小尺寸:寬70mm X 高54mm。 Arduino開發板圖片

    標簽: Arduino 控制器 圖文教程

    上傳時間: 2013-10-30

    上傳用戶:wangzhen1990

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述  ?。?)28nm FPGA,在成本、功耗和性能上達到均衡;  ?。?)包括低功耗6G和10G串行收發器;  ?。?)總功耗比6G Arria II FPGA低40%;  ?。?)豐富的硬核IP模塊,提高了集成度  ?。?)目前市場上支持10.3125Gbps收發器技術、功耗最低的中端FPGA。

    標簽: Arria FPGA V系列 芯片

    上傳時間: 2013-10-21

    上傳用戶:lht618

  • Cyclone V FPGA:采用低功耗28nm FPGA減少總系統成本

            本文主要介紹Cyclone V FPGA的一個很明顯的特性,也可以說是一個很大的優勢,即:采用低功耗28nm FPGA減少總系統成本

    標簽: FPGA Cyclone 28 nm

    上傳時間: 2013-11-11

    上傳用戶:aeiouetla

  • 賽靈思Artix-7 FPGA 數據手冊:直流及開關特性

      本文是關于賽靈思Artix-7 FPGA 數據手冊:直流及開關特性的詳細介紹。   文章中也討論了以下問題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構增強技術,能滿足小型化產品的批量市場需求,這也正是此前 Spartan 系列 FPGA 所針對的市場領域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應用和終端市場?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應用,包括如便攜式超聲波醫療設備、軍用通信系統、高端專業/消費類相機的 DSLR 鏡頭模塊,以及航空視頻分配系統等。

    標簽: Artix FPGA 賽靈思 數據手冊

    上傳時間: 2013-11-12

    上傳用戶:songyue1991

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標簽: Xilinx FPGA 409 DSP

    上傳時間: 2013-10-21

    上傳用戶:huql11633

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-21

    上傳用戶:jjq719719

主站蜘蛛池模板: 新安县| 洛南县| 郯城县| 勃利县| 玉环县| 翁牛特旗| 勃利县| 隆昌县| 孝感市| 犍为县| 饶河县| 浦江县| 莱阳市| 尼玛县| 南川市| 开阳县| 龙州县| 泉州市| 通榆县| 察隅县| 三亚市| 曲阜市| 长子县| 准格尔旗| 泗阳县| 渝中区| 桃园县| 社旗县| 肇庆市| 宁乡县| 台中县| 县级市| 宁津县| 宣恩县| 泰安市| 宣恩县| 清徐县| 怀来县| 天峨县| 习水县| 东方市|