亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

優(yōu)(yōu)化算法,模式識(shí)別

  • RS(255,223)譯碼器的FPGA實(shí)現(xiàn)及其性能測(cè)試

      本課題首先研究了常規(guī)的RS譯碼器的算法,確定在關(guān)鍵方程的計(jì)算中采用一種新改進(jìn)的BM算法,然后提出了基于復(fù)數(shù)基的有限域快速并行乘法器和利用冪指數(shù)相減進(jìn)行除法計(jì)算的有限域除法器,通過(guò)這些優(yōu)化方法提高了RS譯碼器的速度,減少了譯碼延時(shí)和硬件資源使用,最后利用VHDL硬件描述語(yǔ)言在FPGA上實(shí)現(xiàn)了流水線(xiàn)處理的RS(255,223)譯碼器。   本課題實(shí)現(xiàn)的RS(255,223)硬件譯碼器的性能在國(guó)內(nèi)具有領(lǐng)先水平,對(duì)我國(guó)以后航天項(xiàng)目高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)有著很大的意義。 

    標(biāo)簽: FPGA 255 223 譯碼器

    上傳時(shí)間: 2013-06-29

    上傳用戶(hù):gokk

  • 基于FPGA的頻率特性測(cè)試儀的研制

    頻率特性測(cè)試儀(簡(jiǎn)稱(chēng)掃頻儀)是一種測(cè)試電路頻率特性的儀器,它廣泛應(yīng)用于無(wú)線(xiàn)電、電視、雷達(dá)及通信等領(lǐng)域,為分析和改善電路的性能提供了便利的手段。而傳統(tǒng)的掃頻儀由多個(gè)模塊構(gòu)成,電路復(fù)雜,體積龐大,而且在高頻測(cè)量中,大量的分立元件易受溫度變化和電磁干擾的影響。為此,本文提出了集成化設(shè)計(jì)的方法,針對(duì)可編程邏輯器件的特點(diǎn),對(duì)硬件實(shí)現(xiàn)方法進(jìn)行了探索。 本文對(duì)三大關(guān)鍵技術(shù)進(jìn)行了深入研究: 第一,由掃頻信號(hào)發(fā)生器的設(shè)計(jì)出發(fā),對(duì)直接數(shù)字頻率合成技術(shù)(DDS)進(jìn)行了系統(tǒng)的理論研究,并改進(jìn)了ROM壓縮方法,在提高壓縮比的同時(shí),改進(jìn)了DDS系統(tǒng)的雜散度,并且利用該方法實(shí)現(xiàn)了幅度和相位可調(diào)制的DDS系統(tǒng)-掃頻信號(hào)發(fā)生器。 第二,為了提高系統(tǒng)時(shí)鐘的工作頻率,對(duì)流水線(xiàn)算法進(jìn)行了深入的研究,并針對(duì)累加器的特點(diǎn),進(jìn)行了一系列的改進(jìn),使系統(tǒng)能在100MHz的頻率下正常工作。 第三,從系統(tǒng)頻率特性測(cè)試的理論出發(fā),研究如何在FPGA中提高多位數(shù)學(xué)運(yùn)算的速度,從而提出了一種實(shí)現(xiàn)多位BCD碼除法運(yùn)算的方法—高速串行BCD碼除法;隨后,又將流水線(xiàn)技術(shù)應(yīng)用于該算法,對(duì)該方法進(jìn)行改進(jìn),完成了基于流水線(xiàn)技術(shù)的BCD碼除法運(yùn)算的設(shè)計(jì),并用此方法實(shí)現(xiàn)了頻率特性的測(cè)試。 在研究以上理論方法的基礎(chǔ)上,以大規(guī)模可編程邏輯器件EP1K100QC208和微處理器89C52為實(shí)現(xiàn)載體,提出了基于單片機(jī)和FPGA體系結(jié)構(gòu)的集成化設(shè)計(jì)方案;以VerilogHDL為設(shè)計(jì)語(yǔ)言,實(shí)現(xiàn)了頻率特性測(cè)試儀主要部分的設(shè)計(jì)。該頻率特性測(cè)試儀完成掃頻信號(hào)的輸出和頻率特性的測(cè)試兩大主要任務(wù),而掃頻信號(hào)源和頻率特性測(cè)試這兩大主要模塊可集成在一片可編程邏輯器件中,充分體現(xiàn)了可編程邏輯器件的優(yōu)勢(shì)。 本文首先對(duì)相關(guān)的概念理論進(jìn)行了介紹,包括DDS原理、流水線(xiàn)技術(shù)等,進(jìn)而提出了系統(tǒng)的總體設(shè)計(jì)方案,包括設(shè)計(jì)工具、語(yǔ)言和實(shí)現(xiàn)載體的選擇,而后,簡(jiǎn)要介紹了微處理器電路和外圍電路,最后,較為詳細(xì)地闡述了兩個(gè)主要模塊的設(shè)計(jì),并給出了實(shí)現(xiàn)方式。

    標(biāo)簽: FPGA 頻率特性 測(cè)試 儀的研制

    上傳時(shí)間: 2013-06-08

    上傳用戶(hù):xiangwuy

  • JPEG2000二維離散小波變換快速算法研究和FPGA實(shí)現(xiàn)

    相對(duì)于JPEG中二維離散余弦變換(2DDCT)來(lái)說(shuō),在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實(shí)時(shí)處理圖像的系統(tǒng)中,如數(shù)碼相機(jī)、遙感遙測(cè)、衛(wèi)星通信、多媒體通信、便攜式攝像機(jī)、移動(dòng)通信等系統(tǒng),需要用芯片實(shí)現(xiàn)圖像的編解碼壓縮過(guò)程。雖然有許多研究工作者對(duì)圖像處理的小波變換進(jìn)行了研究,但大都只偏重算法研究,對(duì)算法硬件實(shí)現(xiàn)時(shí)的復(fù)雜性考慮較少,對(duì)圖像處理的小波變換硬件實(shí)現(xiàn)的研究也較少。  本文針對(duì)圖像處理的小波變換算法及其硬件實(shí)現(xiàn)進(jìn)行了研究。對(duì)文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進(jìn)行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實(shí)現(xiàn)的算法,在MATLAB中仿真驗(yàn)證了該算法,證明其是正確的。并設(shè)計(jì)了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進(jìn)行仿真,對(duì)該結(jié)構(gòu)進(jìn)行VHDL語(yǔ)言的寄存器傳輸級(jí)(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進(jìn)行驗(yàn)證通過(guò)。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過(guò)程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無(wú)需額外的邊界延拓過(guò)程,減少小波變換過(guò)程中對(duì)內(nèi)存的讀寫(xiě)量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運(yùn)算速度的特點(diǎn)。本算法與文獻(xiàn)[13]提出的算法相比較:無(wú)需增加額外的硬件計(jì)算模塊,又具有在硬件實(shí)現(xiàn)時(shí)不改變?cè)瓉?lái)的提升小波算法的規(guī)則性結(jié)構(gòu)的特點(diǎn)。這種小波變換硬件芯片的實(shí)現(xiàn)不僅適用于JPEG2000的5/3無(wú)損小波變換,當(dāng)然也可用于其它各種實(shí)時(shí)圖像壓縮處理硬件系統(tǒng)。

    標(biāo)簽: JPEG 2000 FPGA 二維

    上傳時(shí)間: 2013-06-13

    上傳用戶(hù):jhksyghr

  • 圖像縮放算法的研究及其在FPGA上的實(shí)現(xiàn)

    作者研究了當(dāng)前流行的縮放算法,對(duì)圖像紋理相關(guān)性大小和邊緣方向的判斷上提出了一種新的方法,并在此基礎(chǔ)上發(fā)展了一套適用于數(shù)字視頻芯片的圖像縮放算法。仿真結(jié)果表明此算法由優(yōu)于目前流行的圖像縮放算法。 介紹了FPGA的開(kāi)發(fā)工作大致可以分為設(shè)計(jì)和驗(yàn)證兩大部分,在具體開(kāi)發(fā)流程上可以根據(jù)要求靈活控制。縮放芯片的開(kāi)發(fā)可以分為:芯片結(jié)構(gòu)設(shè)計(jì)、時(shí)鐘系統(tǒng)設(shè)計(jì)、存儲(chǔ)器讀寫(xiě)控制、IP核復(fù)用設(shè)計(jì)、計(jì)算精度控制等方面的電路設(shè)計(jì)。在設(shè)計(jì)完成各級(jí)子模塊以后拼接各子模快完成整個(gè)縮放模塊的設(shè)計(jì)。通過(guò)測(cè)試發(fā)現(xiàn)設(shè)計(jì)中存在的缺陷,修改再測(cè)試,最終完成整個(gè)模塊的設(shè)計(jì)。  

    標(biāo)簽: FPGA 圖像 法的研究

    上傳時(shí)間: 2013-05-31

    上傳用戶(hù):tdyoung

  • 紅外焦平面陣列非均勻校正算法研究及其FPGA硬件實(shí)現(xiàn)

      本文結(jié)合中國(guó)科技大學(xué)大規(guī)模集成電路實(shí)驗(yàn)室和中國(guó)科學(xué)院上海技術(shù)物理研究所合作的星載紅外相機(jī)項(xiàng)目,為了解決紅外相機(jī)上的不同波段的紅外探測(cè)元陣列存在的非均勻性問(wèn)題,對(duì)紅外焦平面探測(cè)元陣列存在的非均勻性問(wèn)題展開(kāi)了深入的分析和研究。 主要研究和分析了兩類(lèi)算法的基本原理,重點(diǎn)研究和實(shí)現(xiàn)了定標(biāo)校正算法,通過(guò)對(duì)積分球定標(biāo)數(shù)據(jù)進(jìn)行深入的分析,將探測(cè)元分成線(xiàn)性探測(cè)元和非線(xiàn)性探測(cè)元,對(duì)線(xiàn)性探測(cè)元采用兩點(diǎn)校正法,對(duì)非線(xiàn)性探測(cè)元采用多點(diǎn)分段校正算法,在利用FPGA硬件實(shí)現(xiàn)非均勻校正時(shí),分析設(shè)計(jì)了基于乘法運(yùn)算和加法運(yùn)算的FPGA實(shí)現(xiàn),在基于乘加器運(yùn)算的FPGA實(shí)現(xiàn)中。設(shè)計(jì)出了乘法和加法整體運(yùn)算的乘加器,內(nèi)部采用流水線(xiàn)wallace樹(shù)壓縮結(jié)構(gòu),大大加快乘法和加法的速度。

    標(biāo)簽: FPGA 紅外焦平面 校正 算法研究

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):weddps

  • 基于FPGA的逆變器控制芯片研究

    逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專(zhuān)用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過(guò)渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計(jì),存在一定局限。為此,近幾年來(lái)逆變器專(zhuān)用控制芯片(ASIC)實(shí)現(xiàn)技術(shù)的研究越來(lái)越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個(gè)成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專(zhuān)用控制芯片ASIC的實(shí)現(xiàn)技術(shù),依次對(duì)專(zhuān)用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計(jì)及優(yōu)化,流水線(xiàn)操作和并行化,芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時(shí)間和離散時(shí)間的數(shù)學(xué)模型,以及基于極點(diǎn)配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計(jì)過(guò)程,同時(shí)給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動(dòng)、靜態(tài)性能,并且具有自動(dòng)限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開(kāi)發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計(jì)的設(shè)計(jì)方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計(jì)流程,概要介紹了僅使用QuartusII的開(kāi)發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開(kāi)發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對(duì):DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計(jì)。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計(jì)了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實(shí)現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線(xiàn)操作”等設(shè)計(jì)優(yōu)化問(wèn)題,并針對(duì)逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線(xiàn)技術(shù)進(jìn)行設(shè)計(jì)的特點(diǎn),提出一種全新的“分層多級(jí)流水線(xiàn)”設(shè)計(jì)技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線(xiàn)優(yōu)化設(shè)計(jì)問(wèn)題。本文最后對(duì)芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。指出了設(shè)計(jì)中的“競(jìng)爭(zhēng)冒險(xiǎn)”和飽受困擾之苦的“亞穩(wěn)態(tài)”問(wèn)題,分析了產(chǎn)生機(jī)理,并給出了常用的解決措施。

    標(biāo)簽: FPGA 逆變器 控制芯片

    上傳時(shí)間: 2013-05-28

    上傳用戶(hù):ice_qi

  • 基于FPGA和DSP的紅外圖像預(yù)處理算法研究

    隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長(zhǎng),近來(lái)推出的FPGA都針對(duì)數(shù)字信號(hào)處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過(guò)使用各個(gè)公司提供的FPGA開(kāi)發(fā)軟件使用硬件描述語(yǔ)言,可以實(shí)現(xiàn)特定的信號(hào)處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來(lái)完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類(lèi),F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長(zhǎng)處,對(duì)于算法實(shí)現(xiàn)簡(jiǎn)單、運(yùn)算量大、實(shí)時(shí)性高的這類(lèi)處理過(guò)程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來(lái)處理經(jīng)過(guò)預(yù)處理后的圖像數(shù)據(jù),來(lái)運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對(duì)電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開(kāi)發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過(guò)程。將算法下載到FPGA芯片,經(jīng)過(guò)試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過(guò)調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿(mǎn)足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲(chǔ)器的擴(kuò)展、時(shí)鐘信號(hào)發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。

    標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理

    上傳時(shí)間: 2013-07-16

    上傳用戶(hù):xiaowei314

  • DES算法

    C代碼實(shí)現(xiàn)DES加密算法,KEil開(kāi)發(fā)環(huán)境,調(diào)試通過(guò)。

    標(biāo)簽: DES 算法

    上傳時(shí)間: 2013-07-03

    上傳用戶(hù):superhand

  • 基于ARMDSP的雙足機(jī)器人導(dǎo)航控制系統(tǒng)的研究

    雙足機(jī)器人是一個(gè)多自由度、多變量、非線(xiàn)性的復(fù)雜動(dòng)力學(xué)系統(tǒng)。其控制平臺(tái)的研究往往涉及嵌入式技術(shù)、傳感器技術(shù)、步態(tài)規(guī)劃、路徑導(dǎo)航、人工智能、自動(dòng)化控制等多種理論與技術(shù),體現(xiàn)了信息科學(xué)和人工智能技術(shù)的最新成果,應(yīng)用領(lǐng)域廣大,具有重要的研究?jī)r(jià)值。其中,雙足機(jī)器人導(dǎo)航控制系統(tǒng)是雙足機(jī)器人控制平臺(tái)研究中的重點(diǎn)和難點(diǎn),將在自動(dòng)駕駛、未知區(qū)域的探索、危險(xiǎn)環(huán)境作業(yè)、核電站的維護(hù)等領(lǐng)域中發(fā)揮極大的作用。 本文以雙足機(jī)器人導(dǎo)航控制系統(tǒng)的設(shè)計(jì)為研究背景,結(jié)合嵌入式系統(tǒng)開(kāi)發(fā)的關(guān)鍵技術(shù),主要論述了兩個(gè)核心內(nèi)容:一是雙足機(jī)器人導(dǎo)航?jīng)Q策系統(tǒng)的設(shè)計(jì)。該系統(tǒng)是基于一種新式的ARM&DSP主從控制模式下的設(shè)計(jì)。該設(shè)計(jì)借助內(nèi)外傳感器系統(tǒng)的反饋,通過(guò)對(duì)多傳感器信息的融合與處理,在導(dǎo)航?jīng)Q策算法的作用下,實(shí)現(xiàn)雙足機(jī)器人在未知環(huán)境下平滑的自主導(dǎo)航。二是為增強(qiáng)雙足機(jī)器人導(dǎo)航的人機(jī)交互性和控制系統(tǒng)對(duì)突發(fā)事件的處理能力,在基于MiniGUI的系統(tǒng)平臺(tái)上設(shè)計(jì)了雙足機(jī)器人的導(dǎo)航控制系統(tǒng)界面。論文的主要內(nèi)容包括: 首先,設(shè)計(jì)了雙足機(jī)器人的本體模型,并對(duì)雙足機(jī)器人的步態(tài)規(guī)劃做了理論研究,為步態(tài)控制獲得理論上的支持。 然后,就雙足機(jī)器人導(dǎo)航控制平臺(tái)的搭建做了詳細(xì)的介紹,并著重對(duì)主從控制器間通訊的CAN接口做了詳細(xì)的設(shè)計(jì)。 接著,從兩個(gè)層面設(shè)計(jì)了導(dǎo)航?jīng)Q策系統(tǒng),一是根據(jù)內(nèi)部傳感器得到的關(guān)節(jié)信息,比對(duì)決策層中的步態(tài)規(guī)劃算法,對(duì)關(guān)節(jié)的運(yùn)動(dòng)進(jìn)行實(shí)時(shí)的補(bǔ)償和調(diào)整,實(shí)現(xiàn)各關(guān)節(jié)動(dòng)作的協(xié)調(diào),得到標(biāo)準(zhǔn)的步態(tài),保證每一步的穩(wěn)定和準(zhǔn)確。二是對(duì)外部傳感器獲得的外界環(huán)境信息進(jìn)行處理,構(gòu)建出供決策層使用的外部環(huán)境模型,之后在基于模糊神經(jīng)網(wǎng)絡(luò)的導(dǎo)航算法的指引下,實(shí)現(xiàn)雙足機(jī)器人對(duì)外界環(huán)境做出合理、平滑的響應(yīng)。 最后,介紹了導(dǎo)航控制界面的設(shè)計(jì)與實(shí)現(xiàn)。重點(diǎn)介紹了MiniGUI開(kāi)發(fā)平臺(tái)的搭建、基于MiniGUI的界面程序的設(shè)計(jì)以及程序在開(kāi)發(fā)板上的移植,實(shí)現(xiàn)了控制界面在雙足機(jī)器人導(dǎo)航上的應(yīng)用。

    標(biāo)簽: ARMDSP 雙足機(jī)器人 導(dǎo)航控制系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):527098476

  • 基于ARMLinuz機(jī)器視覺(jué)的軍用自動(dòng)報(bào)靶系統(tǒng)的研究

    射擊訓(xùn)練是基本的軍事訓(xùn)練科目,改善訓(xùn)練環(huán)境、改進(jìn)訓(xùn)練質(zhì)量,在現(xiàn)代軍隊(duì)建設(shè)中具有重要的意義。本文首先從國(guó)內(nèi)外自動(dòng)報(bào)靶技術(shù)的研究現(xiàn)狀出發(fā)論述了自動(dòng)報(bào)靶技術(shù)的發(fā)展,在此基礎(chǔ)上提出了基于嵌入式機(jī)器視覺(jué)的智能報(bào)靶系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)。 本文討論了基于機(jī)器視覺(jué)的嵌入式報(bào)靶系統(tǒng)終端硬件組成、相關(guān)圖像格式和Linux操作系統(tǒng),分析了嵌入式Linux操作系統(tǒng)、Qt/E和開(kāi)源計(jì)算機(jī)視覺(jué)庫(kù)OpenCV關(guān)于ARM9處理器的移植,研究了圖像校正、圖像灰度化及二值化、圖像分割與裁剪和識(shí)別判靶的相關(guān)算法,提出了顏色模板判靶的理論,并通過(guò)以ARM嵌入式圖像處理識(shí)別模塊為核心,采用功能模塊設(shè)計(jì)理念的實(shí)現(xiàn)方案,從底層的操作系統(tǒng)及相關(guān)軟件的移植入手到圖像采集傳輸、圖像處理、識(shí)別判靶等步驟,解決了依托ARM處理器結(jié)合USB攝像頭完成自動(dòng)圖像識(shí)別報(bào)靶的問(wèn)題。文中給出了報(bào)靶系統(tǒng)的詳細(xì)硬件組成方案,并在嵌入式Linux操作系統(tǒng)下依托Qt庫(kù)和開(kāi)源計(jì)算機(jī)視覺(jué)庫(kù)(OpenCV)解決了軟件組成與具體實(shí)現(xiàn),最終在此基礎(chǔ)上論述了本課題設(shè)計(jì)的實(shí)驗(yàn)裝置及詳細(xì)的實(shí)驗(yàn)結(jié)果。

    標(biāo)簽: ARMLinuz 機(jī)器視覺(jué) 軍用 自動(dòng)

    上傳時(shí)間: 2013-07-18

    上傳用戶(hù):yuanyuan123

主站蜘蛛池模板: 海城市| 文山县| 玉门市| 卢湾区| 沽源县| 突泉县| 图片| 江陵县| 淳化县| 翼城县| 松溪县| 共和县| 西畴县| 荣昌县| 吉安市| 临汾市| 桐梓县| 分宜县| 普宁市| 岳西县| 马尔康县| 仪征市| 合山市| 阳江市| 和政县| 阿克苏市| 惠州市| 泾川县| 兴海县| 宝丰县| 蒲江县| 瓦房店市| 泰宁县| 洪洞县| 山东省| 鱼台县| 邵武市| 蚌埠市| 洛扎县| 贺兰县| 莱西市|