亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

加權(quán)融合

  • 基于FPGA的通用加擾算法(CSA)的設(shè)計和實(shí)現(xiàn).rar

    隨著數(shù)字視頻廣播的發(fā)展,觀眾將會面對越來越多綜合或?qū)iT頻道的選擇,欣賞到更高品質(zhì),更多服務(wù)的節(jié)目。而廣播業(yè)者則要為這些節(jié)目的版權(quán)購買,制作而承受更高的成本,單純的廣告收入已經(jīng)不夠。要求對用戶收取一定的收視費(fèi)用,而另一方面,調(diào)查也顯示用戶是愿意預(yù)付一定費(fèi)用以獲得更好服務(wù)的。條件接受系統(tǒng)(Conditional Access system)就是為了商業(yè)目的而對某些廣播服務(wù)實(shí)施接入控制,決定一個數(shù)字接受設(shè)備能否將特定的廣播節(jié)目展現(xiàn)給最終用戶的系統(tǒng)。CA技術(shù)要求既能使用戶自由選擇收看節(jié)目又能保護(hù)廣播業(yè)者的利益,確算只有已支付了或即將支付費(fèi)用的用戶才能收看到所選的電視節(jié)目。在數(shù)字電視領(lǐng)域中,CA系統(tǒng)無疑將成為發(fā)展新服務(wù)的必需條件。但是在不同的運(yùn)營商可能會使用不同的CA系統(tǒng),在不同的CA系統(tǒng)之間進(jìn)行互操作所必需共同遵守的最基本條件是:通用的加擾算法。每個用戶接收設(shè)備中應(yīng)集成相應(yīng)的解擾模塊。在我國國家標(biāo)準(zhǔn)--數(shù)字電視條件接收系統(tǒng)GY/Z 175-2001的附錄H中有詳細(xì)的描述。 FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)??梢哉f,F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。 首先本文簡要介紹CA系統(tǒng)的目的和組成,F(xiàn)PGA的結(jié)構(gòu)和原理,優(yōu)勢。然后介紹了利用FPGA來實(shí)現(xiàn)CA系統(tǒng)主要組成部分即加擾的原理和步驟,分析算法,劃分邏輯結(jié)構(gòu),軟件仿真,劃分硬件模塊,硬件性能分析,驗(yàn)證平臺構(gòu)建,硬件實(shí)現(xiàn)等。 然后對以上各個部分做詳細(xì)的闡述。同時為了指導(dǎo)FPGA設(shè)計,給出了FPGA的結(jié)構(gòu)和原理與FPGA設(shè)計的基本原則、設(shè)計的基本技巧、設(shè)計的基本流程; 最后給出了該加擾系統(tǒng)的測試與驗(yàn)證方法以及驗(yàn)證和測試結(jié)果。

    標(biāo)簽: FPGA CSA 算法

    上傳時間: 2013-06-22

    上傳用戶:chongchong2016

  • 地面數(shù)字電視融合方案發(fā)端的FPGA設(shè)計與仿真

    本項目完成的是中國地面數(shù)字電視融合方案發(fā)端系統(tǒng)的FPGA設(shè)計與實(shí)現(xiàn)。采用Stratix系列的EP1S80F1020C5FPGA為基礎(chǔ)構(gòu)建了主硬件處理平臺。系統(tǒng)中能量擴(kuò)散、LDPC編碼、符號交織、星座映射、同步PN頭插入、3780點(diǎn)IFFTOFDM調(diào)制以及信號成形4倍插值滾降濾波器等都是基于FPGA硬件設(shè)計實(shí)現(xiàn)的。本文首先介紹了數(shù)字電視的發(fā)展現(xiàn)狀,融合方案發(fā)端系統(tǒng)的整體結(jié)構(gòu)以及FPGA設(shè)計的相關(guān)知識。第三章重點(diǎn)、詳細(xì)地介紹了基于FPGA的融合方案發(fā)端系統(tǒng)除LDPC編碼部分的各個模塊的具體實(shí)現(xiàn),并對級連后的整個系統(tǒng)的性能進(jìn)行了仿真、分析和驗(yàn)證。第四章簡要介紹了與融合方案發(fā)端系統(tǒng)結(jié)構(gòu)類似的一個窄帶LDPC解碼-誤碼測試實(shí)驗(yàn)平臺發(fā)端的FPGA設(shè)計,并對該測試平臺的性能進(jìn)行了分析驗(yàn)證。我在項目中完成的工作主要有: 1.閱讀相關(guān)文獻(xiàn)資料,了解中國地面數(shù)字電視融合方案的整體結(jié)構(gòu)和原理。 2.制定了整個發(fā)端系統(tǒng)FPGA實(shí)現(xiàn)的框架以及各模塊的接口定義。 3.完成了3780點(diǎn)IFFTOFDM的FPGA設(shè)計和驗(yàn)證。 4.完成了4倍插值169階滾降濾波器的算法改進(jìn)和FPGA設(shè)計與驗(yàn)證。 5.完成了整個融合方案系統(tǒng)的功能仿真、分析和驗(yàn)證。 6.完成了窄帶LDPC解碼-誤碼測試實(shí)驗(yàn)平臺發(fā)端的FPGA設(shè)計以及仿真、驗(yàn)證。

    標(biāo)簽: FPGA 地面數(shù)字電視 仿真 方案

    上傳時間: 2013-07-05

    上傳用戶:qq521

  • 基于ARMLinux的車載監(jiān)控系統(tǒng)的研究

    工程機(jī)械監(jiān)控系統(tǒng)是利用計算機(jī)技術(shù)、現(xiàn)場總線技術(shù)、無線通信技術(shù)以及衛(wèi)星定位技術(shù)對工程機(jī)械的運(yùn)行狀態(tài)、位置等進(jìn)行監(jiān)測,是一個既復(fù)雜又龐大的系統(tǒng),涉及的領(lǐng)域廣,而且由于其工作環(huán)境的特殊性,對系統(tǒng)的安全性、穩(wěn)定性要求特別高。現(xiàn)在隨著嵌入式技術(shù)的不斷成熟與發(fā)展,高可靠性、小型化、人性化、網(wǎng)絡(luò)化和智能化將是其發(fā)展方向。 本文采用底層單元控制系統(tǒng)、車載監(jiān)控系統(tǒng)和遠(yuǎn)程監(jiān)控系統(tǒng)三級網(wǎng)絡(luò)總體結(jié)構(gòu),對起重機(jī)底層安全控制單元進(jìn)行監(jiān)控。在底層單元中引入CAN總線,研究基于CAN總線協(xié)議的Hilon A協(xié)議實(shí)現(xiàn)底層各單元的通信。中間層以S3C2410和Linux為核心,融合嵌入式技術(shù),開發(fā)Qt.Embedded界面,對實(shí)時采集起重機(jī)的吊重、風(fēng)速、仰角信號狀態(tài)參數(shù),以及通過計算比較判斷是否發(fā)生異常的狀態(tài)進(jìn)行顯示。最后研究了GPRS網(wǎng)絡(luò),完成遠(yuǎn)程數(shù)據(jù)傳輸和遠(yuǎn)程終端監(jiān)控的通訊。 文中詳細(xì)介紹了系統(tǒng)的各部分硬件設(shè)計,結(jié)合硬件平臺實(shí)現(xiàn)了Linux操作系統(tǒng)的移植、引導(dǎo)加載程序BootLoader,構(gòu)建了根文件系統(tǒng)。結(jié)合Linux操作系統(tǒng)平臺,實(shí)現(xiàn)了CAN總線通信、GPRS通訊、PPP腳本撥號、Socket網(wǎng)絡(luò)編程、LCD幀緩沖顯示設(shè)備Framebuffer、觸摸屏、A/D轉(zhuǎn)換器驅(qū)動程序的開發(fā),并通過嵌入式圖形用戶Qt/Embedded在嵌入式Linux平臺上的移植,開發(fā)了友好的人機(jī)交互界面。

    標(biāo)簽: ARMLinux 車載監(jiān)控

    上傳時間: 2013-06-30

    上傳用戶:康郎

  • 基于AT89C52單片機(jī)的多超聲信號融合處理系統(tǒng)設(shè)計

    本文設(shè)計并實(shí)現(xiàn)了一種多超聲信號融合處理系統(tǒng),主要用于移動機(jī)器人超聲測距導(dǎo)航。系統(tǒng)針對超聲回波信號的特點(diǎn),使用AT89C52 單片機(jī)對來自多個超聲波傳感器的微弱回波信號進(jìn)行數(shù)字處理,并通過RS-

    標(biāo)簽: 89C C52 AT 89

    上傳時間: 2013-07-14

    上傳用戶:kbnswdifs

  • 基于ARMVxWorks的多現(xiàn)場總線網(wǎng)關(guān)BSP及驅(qū)動程序研究

    作為一種全數(shù)字化的現(xiàn)場通信網(wǎng)絡(luò),現(xiàn)場總線以其可控性強(qiáng)、可靠性高、開放性好等優(yōu)點(diǎn)。在實(shí)際應(yīng)用中常常需要在不同種類的現(xiàn)場總線間進(jìn)行數(shù)據(jù)通信以及用戶需要對不同種類的現(xiàn)場總線設(shè)備進(jìn)行操作和控制。同時,工業(yè)測控系統(tǒng)在控制層采用現(xiàn)場總線技術(shù),而在管理層采用以太網(wǎng)構(gòu)成的企業(yè)信息網(wǎng)

    標(biāo)簽: ARMVxWorks BSP 現(xiàn)場總線 網(wǎng)關(guān)

    上傳時間: 2013-05-25

    上傳用戶:xianglee

  • AES加、解密算法的FPGA優(yōu)化設(shè)計

    2000年10月2日,美國國家標(biāo)準(zhǔn)與技術(shù)研究所宣布采用Rijndael算法作為高級加密標(biāo)準(zhǔn),并于2002年5月26日正式生效,AES算法將在今后很長一段時間內(nèi),在信息安全中扮演重要角色。因此,對AES算法實(shí)現(xiàn)的研究就成為了國內(nèi)外的熱點(diǎn),會在信息安全領(lǐng)域得到廣泛的應(yīng)用。用FPGA實(shí)現(xiàn)AES算法具有快速、靈活、開發(fā)周期短等優(yōu)點(diǎn)。 本論文就是針對AES加、解密算法在同一片F(xiàn)PGA中的優(yōu)化實(shí)現(xiàn)問題,在深入分析了AES算法的整體結(jié)構(gòu)、基本變換以及加、解密流程的基礎(chǔ)上,對AES算法的加、解密系統(tǒng)的FPGA優(yōu)化設(shè)計進(jìn)行了研究。主要內(nèi)容為: 1.確定了實(shí)現(xiàn)方案以及關(guān)鍵技術(shù),在比較了常用的結(jié)構(gòu)后,采用了適合高速并行實(shí)現(xiàn)AES加、解密算法的結(jié)構(gòu)——內(nèi)外混合的流水線結(jié)構(gòu),并給出了總體的設(shè)計框圖。由于流水線結(jié)構(gòu)不適用于反饋模式,為了達(dá)到較高的運(yùn)算速度,該系統(tǒng)使用的是電碼本模式(ECB)的工作方式; 2.對各個子模塊的設(shè)計分別予以詳細(xì)分析,結(jié)合算法本身和FPGA的特點(diǎn),采用查表法優(yōu)化處理了字節(jié)代換運(yùn)算,列混合運(yùn)算和密鑰擴(kuò)展運(yùn)算。同時,考慮到應(yīng)用環(huán)境的不同,本設(shè)計支持?jǐn)?shù)據(jù)分組為128比特,密鑰長度為128比特、192比特以及256比特三種模式下的AES算法加、解密過程。完成了AES加、解密算法在同一片F(xiàn)PGA中實(shí)現(xiàn)的這個系統(tǒng)的優(yōu)化設(shè)計; 3.利用QLJARTUSII開發(fā)工具進(jìn)行代碼的編寫工作和綜合編譯工作,在 MODELSIM中進(jìn)行仿真并給出仿真結(jié)果,給出了各個模塊和整個設(shè)計的仿真測試結(jié)果; 4.和其他類似的設(shè)計做了橫向?qū)Ρ龋贸鼋Y(jié)論:本設(shè)計在保證了速度的基礎(chǔ)上實(shí)現(xiàn)了資源和速度的均衡,在性能上具有較大的優(yōu)勢。

    標(biāo)簽: FPGA AES 解密 算法

    上傳時間: 2013-05-25

    上傳用戶:wcl168881111111

  • 大場景圖像融合可視化系統(tǒng)

    隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實(shí)場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨(dú)的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實(shí)應(yīng)用系統(tǒng)中,要實(shí)現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運(yùn)用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實(shí)現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實(shí)時采集圖形服務(wù)器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運(yùn)算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進(jìn)行傳遞,并能實(shí)時從上位機(jī)更新參數(shù)。該設(shè)計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計方案及模塊劃分,然后圍繞FPGA的設(shè)計介紹了SDRAM控制器的設(shè)計方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計。

    標(biāo)簽: 圖像融合 可視化

    上傳時間: 2013-04-24

    上傳用戶:1047385479

  • 基于FPGA的PID控制器研究與實(shí)現(xiàn)

    基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實(shí)現(xiàn)PID軟算法的微處理器因?yàn)閺?qiáng)干擾或其他原因而出現(xiàn)故障,會引起輸出值的大幅度變化或停止響應(yīng)。而FPGA的應(yīng)用可以從本質(zhì)上解決這個問題。因此,利用FPGA開發(fā)技術(shù),實(shí)現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應(yīng)用意義。 首先分析FPGA的內(nèi)部結(jié)構(gòu)特點(diǎn),總結(jié)FPGA設(shè)計技術(shù)及開發(fā)流程,指出實(shí)現(xiàn)結(jié)構(gòu)優(yōu)化設(shè)計,降低設(shè)計難度,是擴(kuò)展設(shè)計功能、提高芯片性能和產(chǎn)品性價比的關(guān)鍵??刂葡到y(tǒng)由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機(jī)接口。其中控制器部分為系統(tǒng)的關(guān)鍵部件。在分析FPGA設(shè)計結(jié)構(gòu)類型和特點(diǎn)的基礎(chǔ)上,提出一種基于FPGA改進(jìn)型并行結(jié)構(gòu)的PID溫度控制器設(shè)計方法。在PID算法與FPGA的運(yùn)算器邏輯映像過程中,采用將補(bǔ)碼的加法器代替減法器設(shè)計,增加整數(shù)運(yùn)算結(jié)果的位擴(kuò)展處理,進(jìn)行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運(yùn)算部件。應(yīng)用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設(shè)計實(shí)現(xiàn)了PID控制器,用Modelsim仿真驗(yàn)證了設(shè)計結(jié)果的正確性,用Synplify Pro進(jìn)行電路綜合,在Quaitus Ⅱ軟件中實(shí)現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設(shè)計完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關(guān)外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構(gòu)建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實(shí)驗(yàn)結(jié)果表明,達(dá)到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實(shí)現(xiàn)PID控制器的設(shè)計難度提供了有效的方法。

    標(biāo)簽: FPGA PID 控制器

    上傳時間: 2013-05-24

    上傳用戶:gyq

  • 基于FPGA的實(shí)時圖像融合處理系統(tǒng)

    隨著多媒體技術(shù)發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。圖像處理作為一種重要的現(xiàn)代技術(shù),已經(jīng)廣泛應(yīng)用于軍事指揮、大視場展覽、跟蹤雷達(dá)、電視會議、導(dǎo)航等眾多領(lǐng)域。因而,實(shí)現(xiàn)高分辨率高幀率圖像實(shí)時處理的技術(shù)不僅具有廣泛的應(yīng)用前景,而且對相關(guān)領(lǐng)域的發(fā)展也具有深遠(yuǎn)意義。 大視場可視化系統(tǒng)由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使細(xì)節(jié)得到充分地展現(xiàn)。為了在曲面屏幕上正確的顯示圖像,需要在投影前實(shí)時地對圖像進(jìn)行幾何校正和邊緣融合。而現(xiàn)場可編程門陣列(FPGA)則是用硬件處理實(shí)時圖像數(shù)據(jù)的理想選擇,基于FPGA的圖像處理技術(shù)是世界范圍內(nèi)廣泛關(guān)注的研究領(lǐng)域。 本課題的主要工作就是設(shè)計一個以FPGA為核心的硬件系統(tǒng),該系統(tǒng)可對高分辨率高刷新率(1024*768@60Hz)的視頻圖像實(shí)時地進(jìn)行幾何校正和邊緣融合。 論文首先介紹了圖像處理的幾何原理,然后提出了基于FPGA的大視場實(shí)時圖像融合處理系統(tǒng)的設(shè)計方案和模塊功能劃分。系統(tǒng)分為算法與軟件設(shè)計,硬件電路設(shè)計和FPGA邏輯設(shè)計三個大的部分。本論文主要負(fù)責(zé)FPGA的邏輯設(shè)計。圍繞FPGA的邏輯設(shè)計,論文先介紹了系統(tǒng)涉及的關(guān)鍵技術(shù),以及使用Verilog語言進(jìn)行邏輯設(shè)計的基本原則。 論文重點(diǎn)對FPGA內(nèi)部模塊設(shè)計進(jìn)行了詳細(xì)的闡述。仲裁與控制模塊是頂模塊的主體部分,主要實(shí)現(xiàn)系統(tǒng)狀態(tài)機(jī)和時序控制;參數(shù)表模塊主要實(shí)現(xiàn)SDRAM存儲器的控制器接口,用于圖像處理時讀取參數(shù)信息。圖像處理模塊是整個系統(tǒng)的核心,通過調(diào)用FPGA內(nèi)嵌的XtremeDSP模塊,高速地完成對圖像數(shù)據(jù)的乘累加運(yùn)算。最后論文提出并實(shí)現(xiàn)了一種基于PicoBlaze核的12C總線接口用于配置FPGA外圍芯片。 經(jīng)過對寄存器傳輸級VerilogHDL代碼的綜合和仿真,結(jié)果表明,本文所設(shè)計的系統(tǒng)可以應(yīng)用在大視場可視化系統(tǒng)中完成對高分辨率高幀率圖像的實(shí)時處理。

    標(biāo)簽: FPGA 實(shí)時圖像 處理系統(tǒng)

    上傳時間: 2013-05-19

    上傳用戶:戀天使569

  • Multisim11.0加破解及漢化補(bǔ)丁

    Multisim11.0加破解及漢化補(bǔ)丁

    標(biāo)簽: Multisim 11.0 破解 漢化

    上傳時間: 2013-04-24

    上傳用戶:franktu

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
好看的av在线不卡观看| 亚洲第一在线综合网站| 国产一区二区精品在线观看| 99综合电影在线视频| 欧美精品播放| 欧美亚洲网站| 亚洲伦理在线| 国产一级一区二区| 欧美金8天国| 亚洲精品在线看| 国产精品理论片| 欧美怡红院视频| 亚洲精品免费一二三区| 欧美调教视频| 亚欧成人精品| 一区二区亚洲欧洲国产日韩| 欧美高清视频在线| 午夜精品久久久久久久久久久久 | 久久久在线视频| 999亚洲国产精| 国产午夜精品在线| 国产精品国产a级| 国产精品入口日韩视频大尺度| 久久精品国产91精品亚洲| 国产性天天综合网| 国产精品久久久久一区二区| 鲁大师影院一区二区三区| 欧美在线观看视频一区二区三区| 日韩午夜在线视频| 国内外成人在线| 国产日韩高清一区二区三区在线| 欧美日韩一区二区三区| 欧美日韩在线视频一区| 欧美日韩少妇| 国产精品视频导航| 欧美日韩亚洲一区二区三区| 久久综合中文字幕| 蜜臀久久久99精品久久久久久| 久久福利毛片| 老司机久久99久久精品播放免费 | 亚洲国产欧美日韩另类综合| 国产一区二区三区网站| 又紧又大又爽精品一区二区| 亚洲国产成人av| 亚洲欧美日本精品| 久久在线免费| 国产精品日韩精品| 亚洲电影免费| 久久成人人人人精品欧| 欧美精品尤物在线| 国产日韩一区欧美| 亚洲午夜精品17c| 欧美—级在线免费片| 狠狠久久综合婷婷不卡| 亚洲一区久久久| 欧美国产一区在线| 国产毛片精品视频| 99精品99久久久久久宅男| 亚洲黄色大片| 久久综合九色| 国产综合久久久久久| aa国产精品| 欧美日本韩国一区二区三区| 国产精品久久777777毛茸茸| 亚洲人成网站999久久久综合| 久久久久久亚洲精品中文字幕| 欧美高清视频在线播放| 一色屋精品视频免费看| 久久男人资源视频| 国产一区二区精品在线观看| 亚洲一区二区三区777| 美女脱光内衣内裤视频久久影院| 国产精品尤物福利片在线观看| 亚洲天天影视| 国产精品一区免费在线观看| 亚洲在线观看视频网站| 国产伦精品一区二区三区视频黑人| 中文网丁香综合网| 国产精品女人毛片| 久久亚洲精品欧美| 99国产精品久久久| 国产精品亚发布| 欧美.www| 亚洲欧美综合网| 在线观看日韩欧美| 欧美激情一区二区| 亚洲一区二区三区视频播放| 久久久久一区| 国产精品三区www17con| 一卡二卡3卡四卡高清精品视频| 午夜久久99| 免费高清在线视频一区·| 日韩视频不卡中文| 国产精品av久久久久久麻豆网| 伊人久久综合97精品| 欧美日韩一区免费| 欧美激情1区2区3区| 久久久久久国产精品一区| 亚洲少妇中出一区| 亚洲伦理网站| 在线观看欧美| 国产麻豆精品视频| 欧美日韩成人一区二区三区| 亚洲日本黄色| 欧美高清在线| 精品成人在线观看| 午夜精品久久久久久久男人的天堂| 欧美精品日韩精品| 亚洲综合丁香| 欧美日本在线视频| 国产一区二区视频在线观看| 久久亚洲捆绑美女| 国产精品美女久久久久av超清| 亚洲电影一级黄| 久久精品综合| 国产一区二区三区在线观看视频 | 亚洲欧美中文日韩在线| 亚洲国产日韩欧美在线99| 怡红院精品视频| 亚洲第一在线综合在线| 91久久精品视频| 中日韩视频在线观看| 中文在线一区| 久久精品女人天堂| 欧美激情久久久| 国产精品入口66mio| 久久综合狠狠综合久久激情| 国产一区清纯| 亚洲成色www8888| 亚洲精品日韩在线观看| 亚洲精品美女久久久久| aa级大片欧美| 亚洲夜间福利| 久久久综合免费视频| 欧美日韩亚洲天堂| 国产精品入口福利| 一区二区三区高清视频在线观看| 久久精品中文字幕一区二区三区| 久久久不卡网国产精品一区| 老牛嫩草一区二区三区日本| 欧美另类久久久品| 亚洲国产精品久久久久秋霞不卡 | 国产精品手机在线| 亚洲国产欧美不卡在线观看| 久久精品99无色码中文字幕| 欧美午夜不卡在线观看免费| 激情亚洲网站| 欧美一区二区免费| 国产精品资源在线观看| 9l国产精品久久久久麻豆| 久久久久91| 一区二区国产在线观看| 欧美va亚洲va国产综合| 狠狠色狠狠色综合| 欧美一级一区| 国产午夜精品视频免费不卡69堂| 一区二区三区免费网站| 欧美日韩精品系列| 日韩午夜在线播放| 国产精品毛片| 久久人人爽人人| 亚洲精品在线观看免费| 欧美深夜福利| 99伊人成综合| 欧美精品免费视频| 中日韩高清电影网| 国产日韩欧美电影在线观看| 在线日韩视频| 欧美国产日韩xxxxx| 洋洋av久久久久久久一区| 国产网站欧美日韩免费精品在线观看| 久久激情综合网| 亚洲激情av| 国产精品a久久久久| 亚洲欧美清纯在线制服| 国产精品免费看片| 欧美激情亚洲自拍| 欧美自拍偷拍午夜视频| 99国产精品私拍| 国产一区二区高清| 欧美三级电影精品| 欧美mv日韩mv亚洲| 久久九九99| 香蕉成人伊视频在线观看| 亚洲黄一区二区三区| 国产伦一区二区三区色一情| 久久久一二三| 欧美一区二区三区四区高清| 亚洲九九爱视频| 国产精品午夜av在线| 欧美一级理论片| 亚洲精品综合精品自拍| 国产专区综合网| 黄色成人在线| 亚洲欧洲在线免费| 18成人免费观看视频| 国产在线麻豆精品观看| 1024成人| 制服诱惑一区二区| 久久久久久9|