ADM2582E/ADM2587E是具備±15 kV ESD保護(hù)功能的完全集成式隔離數(shù)據(jù)收發(fā)器,適合用于多點(diǎn)傳輸線路上的高速通信應(yīng)用。ADM2582E/ADM2587E包含一個(gè)集成式隔離DC-DC電源,不再需要外部DC/DC隔離模塊。 該器件針對均衡的傳輸線路而設(shè)計(jì),符合ANSI TIA/EIA-485-A-98和ISO 8482:1987(E)標(biāo)準(zhǔn)。 它采用ADI公司的iCoupler®技術(shù),在單個(gè)封裝內(nèi)集成了一個(gè)三通道隔離器、一個(gè)三態(tài)差分線路驅(qū)動(dòng)器、一個(gè)差分輸入接收器和一個(gè)isoPower DC/DC轉(zhuǎn)換器。該器件采用5V或3.3V單電源供電,從而實(shí)現(xiàn)了完全集成的信號(hào)和電源隔離RS-485解決方案。 ADM2582E/ADM2587E驅(qū)動(dòng)器帶有一個(gè)高電平有效使能電路,并且還提供一個(gè)高電平接收機(jī)有效禁用電路,可使接收機(jī)輸出進(jìn)入高阻抗?fàn)顟B(tài)。 該器件具備限流和熱關(guān)斷特性,能夠防止輸出短路。 隔離的RS-485/RS-422收發(fā)器,可配置成半雙工或全雙工模式 isoPower™集成式隔離DC/DC轉(zhuǎn)換器 在RS-485輸入/輸出引腳上提供±15 kV ESD保護(hù)功能 符合ANSI/TIA/EIA-485-A-98和ISO 8482:1987(E)標(biāo)準(zhǔn) ADM2587E數(shù)據(jù)速率: 500 kbps 5 V或3.3V電源供電 總線上擁有256個(gè)節(jié)點(diǎn) 開路和短路故障安全接收機(jī)輸入 高共模瞬態(tài)抑制能力: >25 kV/μs 熱關(guān)斷保護(hù)
上傳時(shí)間: 2013-10-27
上傳用戶:名爵少年
/*--------- 8051內(nèi)核特殊功能寄存器 -------------*/ sfr ACC = 0xE0; //累加器 sfr B = 0xF0; //B 寄存器 sfr PSW = 0xD0; //程序狀態(tài)字寄存器 sbit CY = PSW^7; //進(jìn)位標(biāo)志位 sbit AC = PSW^6; //輔助進(jìn)位標(biāo)志位 sbit F0 = PSW^5; //用戶標(biāo)志位0 sbit RS1 = PSW^4; //工作寄存器組選擇控制位 sbit RS0 = PSW^3; //工作寄存器組選擇控制位 sbit OV = PSW^2; //溢出標(biāo)志位 sbit F1 = PSW^1; //用戶標(biāo)志位1 sbit P = PSW^0; //奇偶標(biāo)志位 sfr SP = 0x81; //堆棧指針寄存器 sfr DPL = 0x82; //數(shù)據(jù)指針0低字節(jié) sfr DPH = 0x83; //數(shù)據(jù)指針0高字節(jié) /*------------ 系統(tǒng)管理特殊功能寄存器 -------------*/ sfr PCON = 0x87; //電源控制寄存器 sfr AUXR = 0x8E; //輔助寄存器 sfr AUXR1 = 0xA2; //輔助寄存器1 sfr WAKE_CLKO = 0x8F; //時(shí)鐘輸出和喚醒控制寄存器 sfr CLK_DIV = 0x97; //時(shí)鐘分頻控制寄存器 sfr BUS_SPEED = 0xA1; //總線速度控制寄存器 /*----------- 中斷控制特殊功能寄存器 --------------*/ sfr IE = 0xA8; //中斷允許寄存器 sbit EA = IE^7; //總中斷允許位 sbit ELVD = IE^6; //低電壓檢測中斷控制位 8051
上傳時(shí)間: 2013-10-30
上傳用戶:yxgi5
#include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,
標(biāo)簽: AVR 單片機(jī) 數(shù)碼管
上傳時(shí)間: 2013-10-21
上傳用戶:13788529953
P87LPC767 OTP 單片機(jī)原理 P87LPC767 是20 腳封裝的單片機(jī)適合于許多要求高集成度低成本的場合可以滿足許多方面的性能要求作為Philips 小型封裝系列中的一員P87LPC767 提供高速和低速的晶振和RC 振蕩方式可編程選擇具有較寬的操作電壓范圍可編程I/O 口線輸出模式選擇可選擇施密特觸發(fā)輸入LED 驅(qū)動(dòng)輸出有內(nèi)部看門狗定時(shí)器P87LPC767 采用80C51 加速處理器結(jié)構(gòu)指令執(zhí)行速度是標(biāo)準(zhǔn)80C51 MCU 的兩倍特性 操作頻率為20MHz 時(shí)除乘法和除法指令外加速80C51 指令執(zhí)行時(shí)間為300600ns VDD=4.5 5.5V 時(shí)時(shí)鐘頻率可達(dá)20MHz VDD=2.7 4.5V 時(shí)時(shí)鐘頻率最大為10MHz 4 通道多路8 位A/D 轉(zhuǎn)換器在振蕩器頻率fosc=20MHz 時(shí)轉(zhuǎn)換時(shí)間為9.3μs 用于數(shù)字功能時(shí)操作電壓范圍為2.7 6.0V 4K 字節(jié)OTP 程序存儲(chǔ)器128 字節(jié)的RAM 32Byte 用戶代碼區(qū)可用來存放序列碼及設(shè)置參數(shù) 2 個(gè)16 位定時(shí)/計(jì)數(shù)器每一個(gè)定時(shí)器均可設(shè)置為溢出時(shí)觸發(fā)相應(yīng)端口輸出 內(nèi)含 2 個(gè)模擬比較器 全雙工通用異步接收/發(fā)送器UART 及I2C 通信接口 八個(gè)鍵盤中斷輸入另加2 路外部中斷輸入 4 個(gè)中斷優(yōu)先級(jí) 看門狗定時(shí)器利用片內(nèi)獨(dú)立振蕩器,無需外接元件,看門狗定時(shí)器溢出時(shí)間有8 種選擇 低電平復(fù)位使用片內(nèi)上電復(fù)位時(shí)不需要外接元件 低電壓復(fù)位選擇預(yù)設(shè)的兩種電壓之一復(fù)位可在掉電時(shí)使系統(tǒng)安全關(guān)閉也可將其設(shè)置為一個(gè)中斷源 振蕩器失效檢測看門狗定時(shí)器具有獨(dú)立的片內(nèi)振蕩器因此它可用于振蕩器的失效檢測 可配置的片內(nèi)振蕩器及其頻率范圍和RC 振蕩器選項(xiàng)(用戶通過對EPROM 位編程選擇) 選擇RC 振蕩器時(shí)不需外接振蕩器件 可編程 I/O 口輸出模式準(zhǔn)雙向口,開漏輸出,上拉和只有輸入功能可選擇施密特觸發(fā)輸入 所有口線均有20mA 的驅(qū)動(dòng)能力 可控制口線輸出轉(zhuǎn)換速度以降低EMI,輸出最小上升時(shí)間約為10ns 最少 15 個(gè)I/O 口,選擇片內(nèi)振蕩和片內(nèi)復(fù)位時(shí)可多達(dá)18 個(gè)I/O 口 如果選擇片內(nèi)振蕩及復(fù)位時(shí),P87LPC767 僅需要連接電源線和地線 串行 EPROM 編程允許在線編程2 位EPROM 安全碼可防止程序被讀出 空閑和掉電兩種省電模式提供從掉電模式中喚醒功能低電平中斷輸入啟動(dòng)運(yùn)行典型的掉電電流為1μA 低功耗 4MHz-20MHz,1.7-10mA@3.3v 100KHz-4MHz,0.044-1.7mA@3.3v 20KHz-100KHz,9-44μA@3.3v 20 腳DIP 和SO 封裝
上傳時(shí)間: 2013-11-06
上傳用戶:xcy122677
特性• 一系列方法支持不同的照明概念/原理UHP CCFL等• 快速執(zhí)行標(biāo)準(zhǔn)80C51 器件的兩倍• 工作范圍寬2.7V~6.0V 而且在125 仍可工作• 帶晶振/諧振器和RC 的用戶可配置振蕩器不要求外部元件• 低電流操作• 豐富的特性集包括UART和I2C 串行通訊低電壓檢測和上電復(fù)位• 兩個(gè)比較器• 在系統(tǒng)可編程ISP• 專用的模擬和數(shù)字外圍設(shè)備• ADC 快速PWM 和DAC特殊控制的專用外圍設(shè)備• PFC 功率因素修正• 帶軟開關(guān)PWM 的半橋和全橋控制• 使用ADC 和比較器進(jìn)行照明管理• 與幾乎所有遠(yuǎn)程協(xié)議接口DALI IR RF 等• 帶鎮(zhèn)流ASIC 帶DAC 或PWM 的快速控制回路• 與存儲(chǔ)設(shè)備的I2C 接口
標(biāo)簽: LPC 51 照明應(yīng)用 微控制器
上傳時(shí)間: 2014-03-24
上傳用戶:ming529
目前,大型設(shè)計(jì)一般推薦使用同步時(shí)序電路。同步時(shí)序電路基于時(shí)鐘觸發(fā)沿設(shè)計(jì),對時(shí)鐘的周期、占空比、延時(shí)和抖動(dòng)提出了更高的要求。為了滿足同步時(shí)序設(shè)計(jì)的要求,一般在FPGA設(shè)計(jì)中采用全局時(shí)鐘資源驅(qū)動(dòng)設(shè)計(jì)的主時(shí)鐘,以達(dá)到最低的時(shí)鐘抖動(dòng)和延遲。 FPGA全局時(shí)鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計(jì)了專用時(shí)鐘緩沖與驅(qū)動(dòng)結(jié)構(gòu),從而使全局時(shí)鐘到達(dá)芯片內(nèi)部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時(shí)延和抖動(dòng)都為最小。為了適應(yīng)復(fù)雜設(shè)計(jì)的需要,Xilinx的FPGA中集成的專用時(shí)鐘資源與數(shù)字延遲鎖相環(huán)(DLL)的數(shù)目不斷增加,最新的 Virtex II器件最多可以提供16個(gè)全局時(shí)鐘輸入端口和8個(gè)數(shù)字時(shí)鐘管理模塊(DCM)。與全局時(shí)鐘資源相關(guān)的原語常用的與全局時(shí)鐘資源相關(guān)的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。
標(biāo)簽: Xilinx FPGA 全局時(shí)鐘資源
上傳時(shí)間: 2014-01-01
上傳用戶:maqianfeng
概述恩智浦半導(dǎo)體推出其第二代車載網(wǎng)絡(luò)CAN/LIN核的系統(tǒng)基礎(chǔ)芯片(SBC)UJA1078TW產(chǎn)品,實(shí)現(xiàn)了性能、功耗以及電子控制單元(ECU)成本的優(yōu)化,惠及車身控制模塊、車內(nèi)溫度控制、座椅控制、電動(dòng)助力轉(zhuǎn)向(EPS)、自適應(yīng)照明、雨量/光強(qiáng)傳感器、泊車輔助及傳輸模塊等廣泛的車載應(yīng)用。UJA1078TW支持車載網(wǎng)絡(luò)互聯(lián)應(yīng)用,這些應(yīng)用通過使用高速CAN作為主網(wǎng)絡(luò)接口和LIN作為本地子總線來控制電源和傳感器設(shè)備。UJA1078TW SBC產(chǎn)品集成以下功能器件: 高速CAN收發(fā)器,可相互操作和向下兼容CAN收發(fā)器TJA1042,符合ISO 11898-2 和ISO 11898-5標(biāo)準(zhǔn); LIN收發(fā)器,符合LIN 2.1、LIN2.0和SAE J2602標(biāo)準(zhǔn),并兼容LIN1.3規(guī)范; 先進(jìn)的獨(dú)立看門狗(UJA1078/ xx/WD版); 250mA的電壓調(diào)節(jié)器,用于微控制器(3.3V或5V)及外部設(shè)備的可擴(kuò)展穩(wěn)壓器(V1);還可配置外部PNP晶體管進(jìn)行擴(kuò)展,從而令電流輸出能力更強(qiáng)、耗散分布得到優(yōu)化; 獨(dú)立的電壓調(diào)節(jié)器,用來給UJA1075TW芯片內(nèi)部的CAN收發(fā)器供電; 串行外設(shè)接口(SPI)(全雙工); 2個(gè)本地喚醒輸入端口,帶循環(huán)偏置選擇; 軟備件(Limp home)輸出端口。
上傳時(shí)間: 2013-10-11
上傳用戶:zsjzc
TC3600刀片服務(wù)器以高性能計(jì)算、Web基礎(chǔ)架構(gòu)、虛擬化為主要應(yīng)用目標(biāo),融入了諸多先進(jìn)的設(shè)計(jì)理念和技術(shù)特性,是業(yè)界領(lǐng)先的最新一代刀片服務(wù)器產(chǎn)品。 TC3600刀片服務(wù)器實(shí)現(xiàn)了高性能、高密度、可伸縮、按需配置、方案靈活的產(chǎn)品設(shè)計(jì),可滿足用戶多樣且動(dòng)態(tài)變化的應(yīng)用需求。同時(shí),TC3600刀片服務(wù)器具有企業(yè)級(jí)產(chǎn)品的RAS特性,可滿足政府、電信、金融、教育、互聯(lián)網(wǎng)等關(guān)鍵用戶的需要。 TC3600刀片服務(wù)器具有良好的系統(tǒng)可伸縮性,可根據(jù)需求實(shí)現(xiàn)靈活的按需配置。系統(tǒng)支持多種計(jì)算刀片,包括基于AMD64、IntelEM64T、龍芯等處理器平臺(tái)的刀片;可通過IOBlade實(shí)現(xiàn)IO擴(kuò)展,為計(jì)算刀片提供更多的磁盤和標(biāo)準(zhǔn)PCI-E接口;系統(tǒng)支持40Gb的InfinibandQDR網(wǎng)絡(luò),10Gb以太網(wǎng)絡(luò)和1Gb以太網(wǎng)絡(luò),4Gb/8GbFC網(wǎng)絡(luò);可配置存儲(chǔ)模塊,實(shí)現(xiàn)10塊磁盤的擴(kuò)展,并靈活分配給各個(gè)計(jì)算刀片。
標(biāo)簽: 3600 TC 曙光 刀片服務(wù)器
上傳時(shí)間: 2013-11-23
上傳用戶:qwe1234
PCI Express是由Intel,Dell,Compaq,IBM,Microsoft等PCI SIG聯(lián)合成立的Arapahoe Work Group共同草擬并推舉成取代PCI總線標(biāo)準(zhǔn)的下一代標(biāo)準(zhǔn)。PCI Express利用串行的連接特點(diǎn)能輕松將數(shù)據(jù)傳輸速度提到一個(gè)很高的頻率,達(dá)到遠(yuǎn)遠(yuǎn)超出PCI總線的傳輸速率。一個(gè)PCI Express連接可以被配置成x1,x2,x4,x8,x12,x16和x32的數(shù)據(jù)帶寬。x1的通道能實(shí)現(xiàn)單向312.5 MB/s(2.5 Gb/s)的傳輸速率。Xilinx公司的Virtex5系列FPGA芯片內(nèi)嵌PCI-ExpressEndpoint Block硬核,為實(shí)現(xiàn)單片可配置PCI-Express總線解決方案提供了可能。 本文在研究PCI-Express接口協(xié)議和PCI-Express Endpoint Block硬核的基礎(chǔ)上,使用Virtex5LXT50 FPGA芯片設(shè)計(jì)PCI Express接口硬件電路,實(shí)現(xiàn)PCI-Express數(shù)據(jù)傳輸
上傳時(shí)間: 2013-12-27
上傳用戶:wtrl
目前,大型設(shè)計(jì)一般推薦使用同步時(shí)序電路。同步時(shí)序電路基于時(shí)鐘觸發(fā)沿設(shè)計(jì),對時(shí)鐘的周期、占空比、延時(shí)和抖動(dòng)提出了更高的要求。為了滿足同步時(shí)序設(shè)計(jì)的要求,一般在FPGA設(shè)計(jì)中采用全局時(shí)鐘資源驅(qū)動(dòng)設(shè)計(jì)的主時(shí)鐘,以達(dá)到最低的時(shí)鐘抖動(dòng)和延遲。 FPGA全局時(shí)鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計(jì)了專用時(shí)鐘緩沖與驅(qū)動(dòng)結(jié)構(gòu),從而使全局時(shí)鐘到達(dá)芯片內(nèi)部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時(shí)延和抖動(dòng)都為最小。為了適應(yīng)復(fù)雜設(shè)計(jì)的需要,Xilinx的FPGA中集成的專用時(shí)鐘資源與數(shù)字延遲鎖相環(huán)(DLL)的數(shù)目不斷增加,最新的 Virtex II器件最多可以提供16個(gè)全局時(shí)鐘輸入端口和8個(gè)數(shù)字時(shí)鐘管理模塊(DCM)。與全局時(shí)鐘資源相關(guān)的原語常用的與全局時(shí)鐘資源相關(guān)的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。
標(biāo)簽: Xilinx FPGA 全局時(shí)鐘資源
上傳時(shí)間: 2013-11-20
上傳用戶:563686540
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1