一個verilog語言描寫的同步fifo,包括:Fifo using declared registers for storage和Fifo using (model of) standard memory chip for storage.兩種方式,包含testbench
標簽: using Fifo registers declared
上傳時間: 2015-12-15
上傳用戶:Avoid98
獲得系統(tǒng)中所有的HID設備,本程序在VC6.0中編譯通過。適合初中級用戶使用
標簽: HID 6.0 VC 系統(tǒng)
上傳用戶:hjshhyy
NTP協(xié)議的實現(xiàn) 可以使用該程序?qū)inux主機的時間和網(wǎng)絡ntp server同步時間
標簽: server linux NTP ntp
上傳時間: 2015-12-16
上傳用戶:BIBI
使用VB的OPC客戶訪問的最簡單程序,本程序為同步訪問程序,需要異步的查找ASync-VB.rar
標簽: ASync-VB 程序 OPC
上傳時間: 2013-12-22
上傳用戶:x4587
這個是關于實現(xiàn)同步電機FOC的控制程序源代碼,是基于DSP開發(fā)平臺,芯片是TITMSLF2407
標簽: FOC 同步電機 控制 程序
上傳時間: 2015-12-19
上傳用戶:凌云御清風
一個同步FIFO,包括testbench,
標簽: FIFO
上傳時間: 2014-01-01
上傳用戶:cx111111
usb主機驅(qū)動 同步端點 用于 語音視頻
標簽: usb 主機 驅(qū)動 語音
上傳時間: 2014-01-22
上傳用戶:huql11633
基于FPGA的新型數(shù)據(jù)位同步時鐘提取(CDR)實現(xiàn)方法
標簽: FPGA CDR 數(shù)據(jù) 位同步時鐘
上傳用戶:天涯
基於C51的智能毫秒計, 精準到1ms, 含原理圖
標簽: C51 ms
上傳時間: 2014-07-12
上傳用戶:奇奇奔奔
擴頻同步時頻域二維分布 R=[x,y] surf(R) x:-5:0.1:5 y:-0.01:0.005:0.1
標簽: 0.1 0.005 surf 0.01
上傳時間: 2014-01-21
上傳用戶:yph853211
蟲蟲下載站版權所有 京ICP備2021023401號-1