亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

器件仿真

  • easy,51pro,3.0編程器在2.0的基礎上增加了更多的芯片器件

    easy,51pro,3.0編程器在2.0的基礎上增加了更多的芯片器件

    標簽: easy 3.0 2.0 pro

    上傳時間: 2013-07-25

    上傳用戶:qazwsc

  • 基于Multisim的計算機組成原理實驗仿真

    基于Multisim的計算機組成原理實驗仿真.pdf

    標簽: Multisim 計算機組成原理 實驗仿真

    上傳時間: 2013-05-17

    上傳用戶:6546544

  • I2C總線器件的C51讀寫程序

    I2C總線規范與I2C器件C51讀寫程序 本文簡要介紹了I2C總線,并給出了I2C器件的C51讀寫程序,極大的方便了大家對I2C總線的學習和設計應用。程序設計采用模塊化設計,方便

    標簽: I2C C51 總線 器件

    上傳時間: 2013-06-22

    上傳用戶:763274289

  • 三相異步電機矢量控制仿真模型

    實現了三相異步電機的svpwm的仿真,效果很好,自己調通并使用

    標簽: 三相異步電機 矢量控制 仿真模型

    上傳時間: 2013-07-08

    上傳用戶:1427796291

  • MDIO接口邏輯設計及其FPGA驗證

    隨著集成電路技術的飛速發展,芯片的規模越來越大,集成度越來越高,工作頻率越來越快,但是芯片的設計能力卻面臨巨大的挑戰。而IP核的重用則是解決當今芯片設計所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網接口芯片中MAC層對PHY器件的控制管理接口。隨著以太網技術的快速發展以及MAC應用越來越廣泛,MDIO接口模塊的應用也越來越多,因此將MDIO接口模塊設計成可重用的IP核對于以各種太網接口集成芯片的設計具有很重要的作用。 本文詳細描述了MDIO接口模塊IP核的設計,介紹了該IP核的系統結構以及各個子模塊的詳細設計方法,對此IP核進行了仿真驗證,最后進行了FPGA測試,功能和性能達到了要求,最終通過了IP審核流程并且已成功應用于企業的以太網接口芯片中。

    標簽: MDIO FPGA 接口 邏輯設計

    上傳時間: 2013-07-20

    上傳用戶:nanfeicui

  • 大功率逆變電源IGBT關斷電壓尖峰抑制分析

     分析了大功率逆變電源IGBT關斷時產生電壓尖峰的機理,并對影響電壓尖峰的主要因素進行了分 析。通過應用疊層復合母排可以降低主電路母線的分布電感,設計合理的吸收電路能夠改善開關器件的開關軌跡, 抑制尖峰電壓,使開關器件運行在可靠的工作范圍內。仿真結果驗證了吸收電路的有效性。

    標簽: IGBT 大功率 關斷電壓

    上傳時間: 2013-05-25

    上傳用戶:pwcsoft

  • ADC0808的數字電壓表C語言-仿真實例

    ADC0808的數字電壓表C語言-仿真實例

    標簽: 0808 ADC 數字電壓表 C語言

    上傳時間: 2013-04-24

    上傳用戶:ljt101007

  • OFDM基帶調制系統在FPGA上的實現

    本文著重研究了OFDM調制解調技術在FPGA上的實現。全文內容安排如下:  第一章介紹了PLD(可編程邏輯器件)和OFDM(正交頻分復用)技術的發展歷史。  第二章介紹了PLD的分類、工藝和結構特點,以及FPGA的開發環境、開發流程和Verilog語言的特點。  第三章就OFDM系統中的基本概念進行了詳細的闡述。  第四、五章是OFDM算法的在FPGA上的實現,首先對要實現的算法進行分析,給出了需要實現的指標。然后給出了FPGA的實現方案,對系統的進行仿真,給出了仿真波形圖和系統性能分析。  第六章總結了全文的工作,對OFDM技術的實現需要進一步完善的方面進行了探討。

    標簽: OFDM FPGA 基帶 調制系統

    上傳時間: 2013-08-05

    上傳用戶:躍躍,,

  • FPGA內嵌200MHz低噪聲鎖相環時鐘發生器

    FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環的小信號特性和瞬態特性;并給出了電荷泵鎖相環器件參數的計算表達式。其次,研究了環形振蕩器和鎖相環的相位噪聲特性。由于噪聲性能是時鐘發生器設計中的關鍵指標,本工作對此進行了較為詳細的分析。相位噪聲和抖動是衡量時鐘信號的兩個主要指標。文中從理論上推導了一階鎖相環的噪聲特性,并建立了由噪聲分析抖動和由抖動分析噪聲的解析表達式關系,并討論了環路低噪聲設計的基本原則。在前面討論和分析的基礎上,利用Hynix0.35umCMOS工藝設計了200MHz電荷泵鎖相環時鐘發生器,并進行了仿真。設計中環形振蕩器的延遲單元采用replica偏置結構,把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結構,增強電路對電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關的非理想特性。

    標簽: FPGA 200 MHz 內嵌

    上傳時間: 2013-04-24

    上傳用戶:變形金剛

  • FPGA芯片關鍵電路設計

    現場可編程門陣列(FPGA)器件是能通過對其進行編程實現具有用戶規定功能的電路,特別適合集成電路的新品開發和小批量ASIC電路的生產。近幾年來,FPGA的發展非常迅速,但目前國內廠商所使用的FPGA芯片主要還是從國外進口,這種狀況除了給生產廠家帶來很大的成本壓力以外,同時也影響到國家信息產業的保密和安全問題,因此在國內自主研發FPGA便成為一種必然的趨勢。 基于上述現實狀況及國內市場的巨大需求,中國電子科技集團公司第58研究所近年來對FPGA進行了專項研究,本論文正是作為58所專項的一部分研究工作的總結。本文深入研究了FPGA的相關設計技術,并進行了實際的FPGA器件設計,研究工作的重點是在華潤上華(CSMC)0.5μm標準CMOS工藝基礎上進行具有6000有效門的FPGA的電路設計與仿真。 論文首先闡述了可編程邏輯器件的基本結構,就可編程邏輯器件的發展過程及其器件分類,對可編程只讀存儲器、現場可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復雜PLD等的基本結構特點進行了討論。接著討論了FPGA的基本結構與分類及它的編程技術,另外還闡述了FPGA的集成度和速率等相關問題。并根據實際指標要求確定本文研究目標FPGA的基本結構和它的編程技術,在華潤上華0.5μm標準CMOS工藝的基礎上,進行一款FPGA芯片的設計研究工作。進行了可編程邏輯單元的基本結構的設計,并用CMOS邏輯和NMOS傳輸管邏輯實現了函數發生器、快速進位鏈和觸發器的電路設計,并對其進行了仿真,達到了預期的目標。

    標簽: FPGA 芯片 電路設計

    上傳時間: 2013-07-18

    上傳用戶:zaizaibang

主站蜘蛛池模板: 新化县| 新田县| 鄂托克前旗| 孙吴县| 襄汾县| 屏东县| 崇义县| 磐安县| 渭源县| 萝北县| 龙门县| 都昌县| 桂林市| 巫溪县| 中江县| 昌平区| 马山县| 牟定县| 西乌珠穆沁旗| 双流县| 钟山县| 双桥区| 商都县| 平潭县| 永年县| 雷波县| 红河县| 荔波县| 铁力市| 上林县| 潍坊市| 梁山县| 田东县| 泸州市| 河西区| 广安市| 吴川市| 澄城县| 西吉县| 宁武县| 盐源县|