環(huán)境的不斷污染、石油能源的加劇消耗促使純電動車成為了各國各汽車廠商爭相研究的對象。而閥控免維護鉛酸蓄電池(VRLA)憑著其低廉的價格優(yōu)勢占據(jù)了車用蓄電池的大部分市場份額。本文旨在開發(fā)一套完整的VRLA蓄電池管理系統(tǒng),包括蓄電池狀態(tài)檢測、均衡充放電管理、溫度管理、充放電管理等。 本文首先討論了車用VRLA蓄電池的特性,包括其失效模式、改進方式以及各種充電方法對其物理上的影響。隨后,針對VRLA車用蓄電池,本文著重討論了電動汽車蓄電池的智能管理系統(tǒng),第三章到第四章詳細(xì)介紹了裝載車內(nèi)的管理系統(tǒng)(檢測系統(tǒng)、均衡系統(tǒng));第五章著重討論了置于車外的充放電管理系統(tǒng)的設(shè)計和實現(xiàn)。 狀態(tài)檢測系統(tǒng)系統(tǒng)主要包括電池狀態(tài)采集系統(tǒng)以及剩余容量SoC、健康狀態(tài)SoH測量系統(tǒng)。本文針對電動汽車這個特殊應(yīng)用場合,提出了一種新的同時基于AH定律、Peukert方程、溫度修正、SoH以及開路電壓的的容量預(yù)測方法。 均衡充電系統(tǒng)的目的是保持串聯(lián)電池組單體電池容量的均衡。均衡管理系統(tǒng)主要包括控制器、開關(guān)組件以及輔助均衡充電器三個部分。 主充電系統(tǒng)采用的是正負(fù)脈沖的充電方式,本系統(tǒng)通過一個全橋雙向DC/DC變流器來實現(xiàn)。主充電器的功率等級為20kW,在本課題組中,這個功率等級較之以往有較大的突破。
標(biāo)簽: 20 kW 車用
上傳時間: 2013-04-24
上傳用戶:飛翔的胸毛
工業(yè)生產(chǎn)過程中,時滯對象普遍存在,同時也是較難控制的,尤其是大時滯對象的控制一直都是一個難題。而很多溫度控制系統(tǒng)都是屬于大時滯系統(tǒng),常見的智能溫度控制器雖然在溫度控制的實際應(yīng)用中表現(xiàn)了比較理想的控制效果,但它仍然屬于將參數(shù)整定與系統(tǒng)控制分開處理的離線整定方法,如果工況發(fā)生變化就必須重新調(diào)整參數(shù)。針對這一問題,為了實現(xiàn)時滯系統(tǒng)參數(shù)自整定的控制,本文將神經(jīng)網(wǎng)路控制、模糊控制和PID控制結(jié)合起來,設(shè)計了基于神經(jīng)網(wǎng)路的模糊自適應(yīng)PID控制器。 首先,本論文分析了時滯系統(tǒng)的特點,討論了幾種時滯系統(tǒng)較為成熟的常規(guī)控制算法:微分先行控制算法、史密斯預(yù)估控制算法、大林控制算法,并深入研究了它們的控制性能;并且通過仿真對這三種控制方法在溫控系統(tǒng)中的控制性能進行了比較。 其次,在分析PID參數(shù)自整定傳統(tǒng)方法的基礎(chǔ)上,設(shè)計了一種改進方法,并設(shè)計了相應(yīng)的控制器。該控制器綜合了模糊控制、神經(jīng)網(wǎng)絡(luò)控制和PID控制各自的長處,既具備了模糊控制簡單有效的控制作用以及較強的邏輯推理功能,也具備了神經(jīng)網(wǎng)絡(luò)的自適應(yīng)、自學(xué)習(xí)的能力,同時也具備了傳統(tǒng)PID控制的廣泛適應(yīng)性。該方法不需要離線整定參數(shù),實現(xiàn)了在線自整定參數(shù)。仿真實驗表明了該控制器對模型和環(huán)境都具有較好的適應(yīng)能力和較強的魯棒性。 最后將基于神經(jīng)網(wǎng)路的模糊自適應(yīng)PID控制器應(yīng)用于貝加萊PID溫控裝置,能夠出色地實現(xiàn)參數(shù)的在線自整定。理論分析、系統(tǒng)仿真、實驗結(jié)果都證實了這種控制策略能有效地減少系統(tǒng)超調(diào)量,并減少了調(diào)節(jié)時間,提高了系統(tǒng)的實時性和控制精度。
標(biāo)簽: 時滯系統(tǒng) 參數(shù) 自整定控制
上傳時間: 2013-07-05
上傳用戶:xinyuzhiqiwuwu
近幾年來,OFDM(Orthogonal Frequency Division Multiplexing)技術(shù)引起了人們的廣泛注意,根據(jù)這項新技術(shù),很多相關(guān)協(xié)議被提出來。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口滿足IEEE 802.16標(biāo)準(zhǔn)的寬帶無線通信系統(tǒng),IEEE標(biāo)準(zhǔn)在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標(biāo)準(zhǔn)。 本文主要對IEEE802.16d OFDM系統(tǒng)物理層進行研究,并在XILINX公司的Virtexpro II芯片上實現(xiàn)了基帶算法。 首先討論了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現(xiàn)的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結(jié)合計算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計算法最適合802.16d系統(tǒng)的結(jié)論。 其次,完成了基帶發(fā)射機和接收機的FPGA硬件電路實現(xiàn)。為了使系統(tǒng)的時鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計中采用編寫Verilog程序和使用IP核相結(jié)合的辦法,實現(xiàn)了新的聯(lián)合同步算法,并且通過簡化結(jié)構(gòu),避免了信道估計算法中的繁瑣除法。利用ISE9. 2i和Modelsim6.Oc軟件平臺對程序進行設(shè)計、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計算結(jié)果相對比。結(jié)果表明,采用16位數(shù)據(jù)總線可達到理想的精度。 最后,采用串口通信的方式對基帶系統(tǒng)進行了驗證。通過串口通信從功能上表明該系統(tǒng)確實可行。 關(guān)鍵詞:IEEE802. 16d; OFDM; 同步;信道估計;基帶系統(tǒng)
標(biāo)簽: FPGA OFDM 基帶
上傳時間: 2013-07-31
上傳用戶:1757122702
無線傳感器網(wǎng)絡(luò)(Wireless Sensor Networks,WSN)是由大量傳感器節(jié)點組成,這些節(jié)點部署在監(jiān)測區(qū)域內(nèi)通過無線通信方式,形成的一個多跳自組織的網(wǎng)絡(luò)。整個網(wǎng)絡(luò)的作用是協(xié)作地感知、采集和處理網(wǎng)絡(luò)覆蓋區(qū)域中監(jiān)測對象的信息,并發(fā)送給觀察者,可廣泛應(yīng)用于環(huán)境監(jiān)測、醫(yī)療護理、軍事、商業(yè)等多個領(lǐng)域。 媒體訪問控制(Medium Access Control,MAC)協(xié)議處于無線傳感器網(wǎng)絡(luò)協(xié)議的物理層和路由層之間,用于在傳感器節(jié)點間公平有效地共享通信媒介,對傳感器網(wǎng)絡(luò)的性能有較大影響。與傳統(tǒng)無線網(wǎng)絡(luò)不同,提高能量效率和可擴展性是無線傳感器網(wǎng)絡(luò)MAC協(xié)議設(shè)計的主要目標(biāo)。 本文主要闡述基于FPGA對IEEE802.15.4 MAC層功能的實現(xiàn)。首先介紹了無線傳感器網(wǎng)絡(luò)的體系結(jié)構(gòu)、MAC協(xié)議的設(shè)計要求以及已有的MAC層協(xié)議,討論了無線傳感器網(wǎng)絡(luò)MAC層的主要要求和功能。然后詳細(xì)介紹和分析了IEEE802.15.4的MAC協(xié)議,并在此基礎(chǔ)上,通過NS2平臺對MAC層協(xié)議進行了仿真,研究不同網(wǎng)絡(luò)負(fù)荷下信道訪問機制的各個參數(shù)對吞吐量,丟包率,傳輸延時的影響,分析了隱蔽站問題、確認(rèn)幀機制。 本文對MAC層中的主要功能,諸如數(shù)據(jù)收發(fā)、幀處理、信道接入方式以及幀檢驗等提出了基于FPGA的硬件解決方法。設(shè)計選用硬件描述語言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進行時序仿真驗證,最終下載到自主設(shè)計Altera公司的Cyclone開發(fā)板中。 對設(shè)計的驗證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進行驗證,然后下載到與CC2430開發(fā)板相連接的FPGA中對設(shè)計進行驗證測試。驗證流程是功能仿真、時序仿真和板級調(diào)試,最終通過測試,驗證了該設(shè)計的功能。測試結(jié)果表明,該模塊能滿足無線傳感器網(wǎng)絡(luò)低速率應(yīng)用環(huán)境的需要,具有優(yōu)良的擴展性能,達到了預(yù)期的設(shè)計目標(biāo)。
標(biāo)簽: FPGA MAC 無線傳感器網(wǎng)絡(luò)
上傳時間: 2013-06-14
上傳用戶:竺羽翎2222
近年來,語音識別研究大部分集中在算法設(shè)計和改進等方面,而隨著半導(dǎo)體技術(shù)的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術(shù)水平的不斷提高,新的硬件平臺的推出,語音識別實現(xiàn)平臺有了更多的選擇。語音識別技術(shù)在與DSP、FPGA、ASIC等器件為平臺的嵌入式系統(tǒng)結(jié)合后,逐漸向?qū)嵱没⑿⌒突较虬l(fā)展。 本課題通過對現(xiàn)有各種語音特征參數(shù)與孤立詞語音識別模型進行研究的基礎(chǔ)上,重點探索基于動態(tài)時間規(guī)整算法的DTW模型在孤立詞語音識別領(lǐng)域的應(yīng)用,并結(jié)合基于FPGA的SOPC系統(tǒng),在嵌入式平臺上實現(xiàn)具有較好精度與速度的孤立詞語音識別系統(tǒng)。 本系統(tǒng)整體設(shè)計基于DE2開發(fā)平臺,采用基于Nios II的SOPC技術(shù)。采用這種解決方案的優(yōu)點是實現(xiàn)了片上系統(tǒng),減少了系統(tǒng)的物理體積和總體功耗;同時系統(tǒng)控制核心都在FPGA內(nèi)部實現(xiàn),可以極為方便地更新和升級系統(tǒng),大大地提高了系統(tǒng)的通用性和可維護性。 此外,由于本系統(tǒng)需要大量的高速數(shù)據(jù)運算,在設(shè)計中作者充分利用了Cyclone II芯片的豐富的硬件乘法器,實現(xiàn)了語音信號的端點檢測模塊,F(xiàn)FT快速傅立葉變換模塊,DCT離散余弦變換模塊等硬件設(shè)計模塊。為了提高系統(tǒng)的整體性能,作者充分利用了FPGA的高速并行的優(yōu)勢,以及配套開發(fā)環(huán)境中的Avalon總線自定義硬件外設(shè),使系統(tǒng)處理數(shù)字信號的能力大大提高,其性能優(yōu)于傳統(tǒng)的微控制器和普通DSP芯片。 本論文主要包含了以下幾個方面: (1)結(jié)合ALTERA CYCLONE II芯片的特點,確定了基于FPGA語音識別系統(tǒng)的總體設(shè)計,在此基礎(chǔ)上進行了系統(tǒng)的軟硬件的選擇和設(shè)計。 (2)自主設(shè)計了純硬件描述語言的驅(qū)動電路設(shè)計,完成了高速語音采集的工作,并且對存儲數(shù)據(jù)芯片SRAM中的原始語音數(shù)據(jù)進行提取導(dǎo)入MATLAB平臺測試數(shù)據(jù)的正確性。整個程序測試的方式對系統(tǒng)的模塊測試起到重要的作用。 (3)完成高速定點256點的FFT模塊的設(shè)計,此模塊是系統(tǒng)成敗的關(guān)鍵,實現(xiàn)高速實時的運算。 (4)結(jié)合SOPC的特性,設(shè)計了人機友好接口,如LCD顯示屏的提示反饋信息等等,以及利用ALTERA提供的一些驅(qū)動接口設(shè)計完成用戶定制的系統(tǒng)。 (5)進行了整體系統(tǒng)測試,系統(tǒng)可以較穩(wěn)定地實現(xiàn)實時處理的目的,具有一定的市場潛在價值。
標(biāo)簽: FPGA 語音識別 系統(tǒng)設(shè)計
上傳時間: 2013-05-23
上傳用戶:ABCD_ABCD
隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現(xiàn)實應(yīng)用系統(tǒng)中,要實現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機,它實時采集圖形服務(wù)器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進行傳遞,并能實時從上位機更新參數(shù)。該設(shè)計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計方案及模塊劃分,然后圍繞FPGA的設(shè)計介紹了SDRAM控制器的設(shè)計方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計。
標(biāo)簽: FPGA 圖像融合 可視化
上傳用戶:ynsnjs
寬帶無線通信的持續(xù)高速的需求增長刺激了新的通信技術(shù)的不斷產(chǎn)生,而這些技術(shù)的發(fā)展,很大程度上都來自于不同技術(shù)的互相補充與融合,這也成為新標(biāo)準(zhǔn)的源泉。正交頻分復(fù)用(OFDM)技術(shù)在提供高效的頻譜利用率以及良好的抗多徑性能的同時,通過多輸入輸出(MIMO)技術(shù)來進一步增加信道容量,在不增加信號帶寬的基礎(chǔ)上取得更高的傳輸速率和更好的傳輸質(zhì)量。因此MIMO-OFDM技術(shù)近年來在成為研究熱點的同時,已被認(rèn)為是下一帶移動通信和網(wǎng)絡(luò)接入標(biāo)準(zhǔn)中的核心技術(shù)。 本文主要對MIMO-OFDM系統(tǒng)物理層的關(guān)鍵技術(shù)進行了研究,并主要對系統(tǒng)的同步和信道估計算法進行了深入的分析,并提出了一些改進。最后進行了MIMO-OFDM基帶系統(tǒng)基于FPGA的物理層設(shè)計,對其中一些關(guān)鍵模塊的設(shè)計,比如信道估計和空時譯碼模塊進行了詳細(xì)的討論。 第一章緒論部分首先結(jié)合寬帶無線通信技術(shù)發(fā)展的歷史就MIMO-OFDM技術(shù)產(chǎn)生發(fā)展的背景進行了分析,指出了MIMO-OFDM研究與發(fā)展方向,最后總結(jié)了本文的工作目標(biāo)和基本要求。 第二章主要是推導(dǎo)分析了MIMO-OFDM系統(tǒng)的基本原理,先分別從OFDM技術(shù)和MIMO技術(shù)兩方面概括性的介紹了其理論以及技術(shù)特點,最后對MIMO與OFDM結(jié)合的關(guān)鍵技術(shù)進行了討論。 第三章是對MIMO-OFDM同步算法的研究,主要針對基于訓(xùn)練序列的同步算法進行了深入討論,關(guān)注點是訓(xùn)練序列的設(shè)計。針對原有的一些算法進行了總結(jié)與比較,并主要對基于頻域設(shè)計的訓(xùn)練序列符號同步算法做出了改進。 第四章首先從基于導(dǎo)頻的信道估計算法推導(dǎo)開始,關(guān)注點放在MIMO-OFDM系統(tǒng)下的自適應(yīng)信道估計算法研究。文章將原有的一些OFDM自適應(yīng)信道估計算法擴展到MIMO領(lǐng)域,結(jié)合基于共軛梯度的自適應(yīng)算法并做出了一些改進。 第五章節(jié)是本文的硬件設(shè)計部分,文章基于一個2發(fā)2收MIMO-OFDM系統(tǒng)進行了基帶數(shù)字處理部分的FPGA設(shè)計工作,根據(jù)設(shè)計要求實現(xiàn)了發(fā)送端和接收端數(shù)據(jù)處理的基本功能,為完善的和更高性能的MIMO-OFDM系統(tǒng)實現(xiàn)奠定了基礎(chǔ)。
標(biāo)簽: MIMOOFDM FPGA 關(guān)鍵技術(shù)
上傳時間: 2013-06-26
上傳用戶:wl9454
當(dāng)前,在系統(tǒng)級互連設(shè)計中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經(jīng)達到了物理極限,不能再提供可靠和經(jīng)濟的信號同步方法。基于串行I/O的設(shè)計帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計中,包括PC、消費電子、海量存儲、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺被提出并得到快速的發(fā)展。它由PCI工業(yè)計算機制造商協(xié)會(PICMG)開發(fā),其主要目的是定義一種開放的通信和計算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘柮芏取?biāo)準(zhǔn)機械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計高速串行接口將為設(shè)計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預(yù)加重等。同時對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計工具,可在標(biāo)準(zhǔn)ATCA機框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。
標(biāo)簽: FPGA ATCA Gbps 2.5
上傳時間: 2013-05-29
上傳用戶:frank1234
在工業(yè)過程中,許多對象具有滯后特性,由于純滯后的存在,使得系統(tǒng)的超調(diào)量變大,調(diào)節(jié)時間變長。因此滯后過程被公認(rèn)為較難控制的對象,而且純滯后占整個動態(tài)過程的時間越長,難控的程度越大。所以大純滯后對象的控制一直是困擾自動控制和計算機應(yīng)用領(lǐng)域的一大難題。而這類對象又廣泛存在于石油、化工、釀造、制藥、冶金等工業(yè)生產(chǎn)過程中。因此對該問題的研究具有重大的實際意義。 傳統(tǒng)的PID配合Smith預(yù)估補償器的控制方法,對模型誤差反映比較靈敏,當(dāng)存在建模誤差或干擾時,控制效果并不能取得令人滿意的效果。近年來隨著模糊控制、神經(jīng)網(wǎng)絡(luò)控制等智能控制研究的不斷深入,有些學(xué)者將它們與Smith預(yù)估控制、PID控制及預(yù)測控制等相結(jié)合,提出了針對不確定大滯后系統(tǒng)的新的控制方法。雖然有些控制方案效果不錯,但系統(tǒng)的復(fù)雜程度和調(diào)試難度也隨之增加。因此設(shè)計簡單、快速、可靠的控制器,仍是一個重大課題。 本文首先介紹了大滯后過程的控制特點,概述了常用的大滯后過程的控制方法及其優(yōu)缺點。接著概要地介紹了嵌入式系統(tǒng)的優(yōu)點、發(fā)展歷史、現(xiàn)狀及前景。并針對性地介紹了ARM控制器的概況以及它的應(yīng)用領(lǐng)域。然后本文針對大滯后對象提出了自抗擾控制器與Smith預(yù)估補償器相結(jié)合的設(shè)計方案。通過仿真對比了本方案、PID配合Smith預(yù)估補償器及單一的自抗擾控制器的控制效果,表明自抗擾控制器與Smith預(yù)估補償器的結(jié)合有效地改善了大滯后對象的控制效果,增強了系統(tǒng)的魯棒性和抗干擾能力。為驗證該控制方案的實際控制效果,我們以PCT-II型過程控制實驗裝置中的具有大滯后特性的盤管內(nèi)部的溫度為被控對象,以JX44BO開發(fā)板作為主要的控制平臺設(shè)計并完成大滯后控制實驗。所以接下來本文介紹了實現(xiàn)這個嵌入式溫度大滯后控制系統(tǒng)所涉及到的硬件平臺、系統(tǒng)框圖以及實驗內(nèi)容。然后本文介紹了嵌入式控制平臺的控制界面以及各個主要功能的程序的實現(xiàn),以及遠程客戶端程序在以太網(wǎng)通訊方面的程序?qū)崿F(xiàn)和遠程客戶端程序的操作界面。最后本文給出了本次實驗的參數(shù)設(shè)置以及最終的實驗結(jié)果。實驗結(jié)果表明在實際應(yīng)用中本文所提出的方案對于大滯后對象具有較好的控制效果。
標(biāo)簽: ARM 控制 系統(tǒng)研究
上傳時間: 2013-06-11
上傳用戶:baitouyu
隨著現(xiàn)代電力系統(tǒng)向大容量、高電壓方向發(fā)展,廣泛用于大型發(fā)電機組測量和保護用的大電流互感器的研制就變得很緊迫。考慮到大電流互感器具有大電流、強電磁干擾和多相運行等特點,在設(shè)計大電流互感器時,必須采取有效的屏蔽措施,屏蔽來自鄰相的雜散磁通。傳統(tǒng)的屏蔽方案是采用金屬屏蔽罩,盡管有效,但設(shè)備笨重。本文中,作者對有外層屏蔽繞組的大電流互感器進行了各種研究。 大電流互感器采用繞組屏蔽方式后,如何優(yōu)化設(shè)計屏蔽繞組,使屏蔽繞組能夠充分有效地屏蔽雜散磁通對環(huán)形鐵心的影響呢?針對上述的問題,本文作者主要完成如下幾個方面的工作: 1、首先對國內(nèi)外大電流互感器的發(fā)展與研究現(xiàn)狀進行了敘述,并成功設(shè)計了15000/5A大電流互感器。 2、對精典的電磁場理論和場路耦合法的數(shù)學(xué)理論進行了深入的研究,建立了大電流互感器的三維場路耦合有限元分析的數(shù)學(xué)模型和仿真模型。應(yīng)用有限元軟件ANSYS建立三維有限元仿真模型和基于場路耦合原理的外部耦合電路。 3、理論分析了雜散磁通對電流互感器鐵心的影響;重點分析了繞組屏蔽雜散磁通理論;通過等值電流法,得到無論三相還是多相電流互感器條件下,中間相的電流互感器所受到的雜散磁通是最為嚴(yán)重的,為大電流互感器的有效保護提供了科學(xué)依據(jù)。 4、為了得到最優(yōu)化屏蔽繞組,對屏蔽繞組的匝數(shù)采用離散化替代連續(xù)性,再考慮屏蔽繞組在環(huán)形鐵心上的位置,共提出了多種優(yōu)化方案;根據(jù)三維場路耦合有限元分析模型,精確計算出屏蔽繞組中的電流、電流分布、環(huán)形鐵心中的磁感應(yīng)強度分布和外層繞組的局部最高溫升,通過比較多種計算結(jié)果,得到大電流互感器屏蔽繞組的最優(yōu)化方案。 5、最后建立了大電流互感器的等效磁勢法和降流回路法兩種試驗方案模型,通過比較試驗方案仿真計算結(jié)果和出廠試驗結(jié)果,證明了仿真計算結(jié)果是正確的,可靠的。 通過對屏蔽繞組進行優(yōu)化設(shè)計后,有效地削弱了雜散磁通,使得大電流互感器輕型化、小型化,節(jié)約了大量的銅材料,使得其運輸更加方便。
標(biāo)簽: 大電流 互感器 繞組 應(yīng)用研究
上傳用戶:yolo_cc
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1