亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

整流二極管

  • FPGA可配置端口電路的設計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設計軟件,結(jié)合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負載的功能。通過對管子尺寸的大小設置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達到200mA,而xilinx4006e的CMOS驅(qū)動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。

    標簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • DSP2812芯片管腳中文說明.rar

    中文 DSP2812芯片 管腳 中文 說明

    標簽: 2812 DSP 芯片

    上傳時間: 2013-06-25

    上傳用戶:lepoke

  • 單片機系統(tǒng)的數(shù)碼管顯示驅(qū)動和鍵盤掃描

    單片機系統(tǒng)的數(shù)碼管顯示驅(qū)動和鍵盤掃描以單片機為核心的很多儀器都需要數(shù)碼管顯示驅(qū)動和鍵盤掃描,三種具體方案如下供參考:一、經(jīng)典方案:使用8279 芯片

    標簽: 單片機系統(tǒng) 數(shù)碼管 顯示驅(qū)動 鍵盤掃描

    上傳時間: 2013-07-28

    上傳用戶:tianjinfan

  • 二維DCT/IDCT處理核的FPGA設計與實現(xiàn)

    離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標準所采用。由于其計算量較大,軟件實現(xiàn)往往難以滿足實時處理的要求,因而在很多實際應用中需要采用硬件設計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內(nèi)容就是針對圖像處理應用的8×8二維DCT/IDCT處理核的硬件實現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細說明了DCT變換實現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現(xiàn)圖像壓縮的優(yōu)勢。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對DCT快速算法及其實現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設計方案。兩種方案均利用DCT的行列分離特性,采用流水線設計技術(shù),將二維DCT/IDCT實現(xiàn)轉(zhuǎn)化為兩個一維DCT/IDCT實現(xiàn)。在一維DCT/IDCT設計中,根據(jù)圖像處理的特點對Loeffler算法的數(shù)據(jù)流進行了優(yōu)化,通過合理安排時鐘周期數(shù)和簡化各周期內(nèi)的操作,大大縮短了關(guān)鍵路徑的執(zhí)行時間,從而提高了流水線的執(zhí)行速度。最后,對所設計的DCT/IDCT處理核進行了綜合和時序仿真。 結(jié)果表明,當使用Altera公司的MERCURY系列FPGA器件時,本文設計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。

    標簽: IDCT FPGA DCT 二維

    上傳時間: 2013-07-14

    上傳用戶:3291976780

  • 基于FPGA的工業(yè)X-CT二代掃描控制系統(tǒng)研究

    工業(yè)X-CT(X-ray Computed Tomography)無損檢測技術(shù)是以不損傷或者破壞被檢測對象的一種高新檢測技術(shù),被譽為最佳的無損檢測手段,在無損檢測領(lǐng)域日益受到人們的青睞。近年來,各國都在投入大量的人力、物力對其進行研究與開發(fā)。 目前,工業(yè)CT主要采用第二代和第三代掃描方式。在工業(yè)CT第三代掃描方式中,掃描系統(tǒng)僅作“旋轉(zhuǎn)”運動,控制系統(tǒng)比較簡單。對此,我國已取得了可喜的成績。然而,對工業(yè)CT系統(tǒng)中的二代掃描運動控制系統(tǒng),即針對“平移+旋轉(zhuǎn)”運動的控制系統(tǒng)的研究,我國已有采用,但與發(fā)達國家相比,還存在較大的差距。二代掃描方式與其它掃描方式相比,具有對被檢物的尺寸沒有要求,且能夠?qū)Ω信d趣的檢測區(qū)域進行局部掃描的獨特優(yōu)點。同時X光源的射線出束角較小(一般小于20°),因此在工業(yè)X-CT系統(tǒng)主要采用二代掃描運動控制。有鑒于此,本論文結(jié)合有關(guān)科研項目,開展了工業(yè)X-CT二代掃描控制系統(tǒng)的研究。 論文首先介紹了工業(yè)X-CT系統(tǒng)的工作原理和各種掃描運動控制方式的特點,闡述了開展二代掃描控制的研究目的和意義。其次,根據(jù)二代掃描控制的特點,提出了“在優(yōu)先滿足工業(yè)X-CT二代掃描控制的基礎上,力求實現(xiàn)對工業(yè)X-CT掃描運動的通用控制,使其能同時支持一、三代掃描方式”的設計思想。據(jù)此,研究確立了基于單片機AT89LV52及FPGA芯片EP1C3T100C8的運動控制架構(gòu),以實現(xiàn)二代掃描控制系統(tǒng)的設計方案。論文詳細介紹了可編程邏輯器件FPGA的工作原理和開發(fā)流程,并對其相關(guān)開發(fā)環(huán)境QuartusII4.1作了闡述。結(jié)合運動控制系統(tǒng)的硬件設計,詳細介紹了各功能模塊的具體設計過程,給出了相關(guān)的設計原理框圖和實際運行波形。并制作了相應的PCB板,調(diào)試了整個硬件控制系統(tǒng)。最后,論文還詳細研究了利用VisualC++6.0來完成上位機控制軟件的設計,給出了運動控制主界面及掃描運動控制功能軟件設計的流程圖。 論文對整個運動控制系統(tǒng)采用的經(jīng)濟型的開環(huán)控制技術(shù)所帶來的不利影響,分析研究了增加步進電機的細分數(shù)以提高掃描精度的可能性,并對所研究的控制系統(tǒng)在調(diào)試過程中出現(xiàn)的一些問題及解決方案作了簡要的分析,提出了一些完善方法。

    標簽: FPGA X-CT 工業(yè) 掃描控制

    上傳時間: 2013-04-24

    上傳用戶:stella2015

  • JPEG2000二維離散小波變換快速算法研究和FPGA實現(xiàn)

    相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標準中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進行實時處理圖像的系統(tǒng)中,如數(shù)碼相機、遙感遙測、衛(wèi)星通信、多媒體通信、便攜式攝像機、移動通信等系統(tǒng),需要用芯片實現(xiàn)圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進行了研究,但大都只偏重算法研究,對算法硬件實現(xiàn)時的復雜性考慮較少,對圖像處理的小波變換硬件實現(xiàn)的研究也較少。  本文針對圖像處理的小波變換算法及其硬件實現(xiàn)進行了研究。對文獻[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進行仔細分析,提出一種基于提升方式的5/3小波變換適合硬件實現(xiàn)的算法,在MATLAB中仿真驗證了該算法,證明其是正確的。并設計了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進行仿真,對該結(jié)構(gòu)進行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進行驗證通過。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無需額外的邊界延拓過程,減少小波變換過程中對內(nèi)存的讀寫量,從而達到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運算速度的特點。本算法與文獻[13]提出的算法相比較:無需增加額外的硬件計算模塊,又具有在硬件實現(xiàn)時不改變原來的提升小波算法的規(guī)則性結(jié)構(gòu)的特點。這種小波變換硬件芯片的實現(xiàn)不僅適用于JPEG2000的5/3無損小波變換,當然也可用于其它各種實時圖像壓縮處理硬件系統(tǒng)。

    標簽: JPEG 2000 FPGA 二維

    上傳時間: 2013-06-13

    上傳用戶:jhksyghr

  • 基于提升機構(gòu)的二維離散小波的FPGA設計

    在衛(wèi)星遙感設備中,隨著遙感技術(shù)的發(fā)展和對傳輸式觀測衛(wèi)星遙感圖像質(zhì)量要求的不斷提高,航天遙感圖像的分辨率和采樣率也越來越高,由此引起高分辨率遙感圖像數(shù)據(jù)存儲量和傳輸數(shù)據(jù)量的急劇增長,然而衛(wèi)星信道帶寬有限。為了盡量保持高分辨率遙感圖像所具有的信息,必須解決輸入數(shù)據(jù)碼率和傳輸信道帶寬之間的矛盾。所以星載高分辨率遙感圖像數(shù)據(jù)的高保真、實時、大壓縮比壓縮技術(shù)就成了解決這一矛盾的關(guān)鍵技術(shù)。FPGA器件為實現(xiàn)數(shù)據(jù)壓縮提供了一種壓縮算法的硬件實現(xiàn)的一個理想的平臺。FPGA器件集成度高,體積小,通過用戶編程實現(xiàn)專門應用的功能。它允許電路設計者利用基于計算機的開發(fā)平臺,經(jīng)過設計輸入,仿真,測試和校驗,直到達到預期的結(jié)果,減少了開發(fā)周期。小波變換能夠適應現(xiàn)代圖像壓縮所需要的如多分辨率、多層質(zhì)量控制等要求,在較大壓縮比下,小波圖像壓縮質(zhì)量明顯好于DCT變換,因此小波變換成為新一代壓縮標準JPEG2000的核心算法。同時,小波變換的提升算法結(jié)構(gòu)簡單,能夠?qū)崿F(xiàn)快速算法,有利于硬件實現(xiàn),因此提升小波變換對于采用FPGA或ASIC來實現(xiàn)圖像變換來說是很好的選擇。本文針對衛(wèi)星遙感圖像的數(shù)據(jù)流,主要研究可以對衛(wèi)星圖像進行實時二維小波變換的方案。針對提升小波變換的VLSI結(jié)構(gòu)和FPGA設計中的關(guān)鍵技術(shù),從邊界延拓、濾波器結(jié)構(gòu)、整數(shù)小波、定點運算、原位運算等方面進行了研究和討論,并且完成了針對衛(wèi)星遙感圖像的分塊二維9/7提升小波變換的FPGA實現(xiàn)。采用VerIlog語言對設計進行了仿真驗證,并將仿真結(jié)果同matlab仿真結(jié)果進行了比較,比較結(jié)果表明該方案能實現(xiàn)對衛(wèi)星遙感圖像數(shù)據(jù)流的二維提升小波變換的功能。同時QuartusII綜合結(jié)果也表明,系統(tǒng)時鐘能夠工作在很高的頻率,可以滿足高速實時對衛(wèi)星圖像的小波變換處理。

    標簽: FPGA 提升機 二維 離散小波

    上傳時間: 2013-06-15

    上傳用戶:00.00

  • Lab5_七段數(shù)碼管顯示設計

    1. 數(shù)碼管顯示原理 數(shù)碼的顯示方式一般有三種: 第一種是字型重疊式; 第二種是分段式; 第三種是點陣式。 目前以分段式應用最為普遍,主要器件是七段發(fā)光二極管(LED)顯示器。它可分為兩種, 一是共陽極顯示器(發(fā)光二極管的陽極都接在一個公共點上) ,另一是共陰極顯示器(發(fā)光 二極管的陽極都接在一個公共點上,使用時公共點接地) 。 EXCD-1 開發(fā)板使用的數(shù)碼管為四位共陰極數(shù)碼管, 每一位的共陰極 7 段數(shù)碼管由 7個 發(fā)光 LED 組成,呈“ ”字狀,7 個發(fā)光 LED 的陰極連接在一起,陽極分別連接至 FPGA 相應引腳。SEG_SEL1、SEG_SEL2、SEG_SEL3 和 SEG_SEL4 為四位 7 段數(shù)碼管的位選擇 端。當其值為“1”時,相應的 7 段數(shù)碼管被選通。當輸入到 7 段數(shù)碼管 SEG_A~ SEG_G和 EG_DP 管腳的數(shù)據(jù)為高電平時,該管腳對應的段變亮,當輸入到 7 段數(shù)碼管 SEG_A~ EG_G和 SEG_DP 管腳的數(shù)據(jù)為低電平時,該管腳對應的段變滅。

    標簽: Lab 七段數(shù)碼 顯示設計

    上傳時間: 2013-05-23

    上傳用戶:66666

  • 整流橋工作原理中文不用積分

    整流橋工作原理中文不用積分,希望對初學電力電子的同學有所幫助

    標簽: 整流橋 工作原理 積分

    上傳時間: 2013-06-10

    上傳用戶:playboys0

  • 數(shù)碼管碼表計算器

    數(shù)碼管碼表計算器,數(shù)碼管碼表計算器數(shù)碼管碼表計算器數(shù)碼管碼表計算器

    標簽: 數(shù)碼管 碼表 計算器

    上傳時間: 2013-08-02

    上傳用戶:極客

主站蜘蛛池模板: 分宜县| 峡江县| 陆川县| 九台市| 滁州市| 密山市| 新沂市| 五寨县| 京山县| 大关县| 达日县| 辽宁省| 巴南区| 全南县| 衡东县| 广饶县| 横峰县| 延庆县| 会泽县| 林甸县| 千阳县| 建德市| 镇平县| 囊谦县| 手游| 大姚县| 保德县| 凤冈县| 铜鼓县| 陆河县| 长丰县| 莱芜市| 江山市| 共和县| 哈巴河县| 乌拉特前旗| 塘沽区| 桦川县| 九龙县| 越西县| 屯昌县|