亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

易失性存儲(chǔ)(chǔ)器

  • 基于FPGA的通用異步收發(fā)器的設(shè)計(jì).rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱?chǎng)合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來(lái)實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢(shì)必會(huì)增加接口連線的復(fù)雜程度以及降低整個(gè)系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對(duì)UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢(shì),提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語(yǔ)言來(lái)編制UART的各個(gè)子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時(shí)也使整個(gè)系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個(gè)獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長(zhǎng)度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級(jí)、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開(kāi)的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場(chǎng)合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過(guò)程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開(kāi)發(fā)環(huán)境中對(duì)各個(gè)功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。

    標(biāo)簽: FPGA 異步收發(fā)器

    上傳時(shí)間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA的RS255,223編解碼器的高速并行實(shí)現(xiàn).rar

    隨著信息時(shí)代的到來(lái),用戶對(duì)數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號(hào)經(jīng)信道傳輸后,到達(dá)接收端不可避免地會(huì)受到干擾而出現(xiàn)信號(hào)失真。因此需要采用差錯(cuò)控制技術(shù)來(lái)檢測(cè)和糾正由信道失真引起的信息傳輸錯(cuò)誤。RS(Reed—Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對(duì)固定,性能強(qiáng),不但可以糾正隨機(jī)差錯(cuò),而且對(duì)突發(fā)錯(cuò)誤的糾錯(cuò)能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲(chǔ)系統(tǒng)中,以滿足對(duì)數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價(jià)值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識(shí),重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語(yǔ)言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動(dòng)關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時(shí)延時(shí)更小。 本論文設(shè)計(jì)了C++仿真平臺(tái),并與HDL代碼結(jié)果進(jìn)行了對(duì)比驗(yàn)證。Verilog HDL代碼經(jīng)過(guò)modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時(shí)序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測(cè)試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時(shí)傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。

    標(biāo)簽: FPGA 255 223

    上傳時(shí)間: 2013-04-24

    上傳用戶:思琦琦

  • MPEG2視頻解碼器的FPGA設(shè)計(jì).rar

    MPEG-2是MPEG組織在1994年為了高級(jí)工業(yè)標(biāo)準(zhǔn)的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標(biāo)準(zhǔn),其優(yōu)秀性使之成為過(guò)去十年應(yīng)用最為廣泛的標(biāo)準(zhǔn),也是未來(lái)十年影響力最為廣泛的標(biāo)準(zhǔn)之一。 本文以MPEG-2視頻標(biāo)準(zhǔn)為研究?jī)?nèi)容,建立系統(tǒng)級(jí)設(shè)計(jì)方案,設(shè)計(jì)FPGA原型芯片,并在FPGA系統(tǒng)中驗(yàn)證視頻解碼芯片的功能。最后在0.18微米工藝下實(shí)現(xiàn)ASIC的前端設(shè)計(jì)。完成的主要工作包括以下幾個(gè)方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計(jì),采用了自頂而下的設(shè)計(jì)方法,實(shí)現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點(diǎn),確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實(shí)現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實(shí)現(xiàn)了具體模塊的設(shè)計(jì):根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計(jì)中提出了特有的解碼方式;在可變長(zhǎng)模塊中的變長(zhǎng)數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實(shí)現(xiàn),大大減少了變長(zhǎng)數(shù)據(jù)解碼的時(shí)間;IQ、IDCT模塊采用流水的設(shè)計(jì)方法,減少數(shù)據(jù)計(jì)算的時(shí)間:運(yùn)動(dòng)補(bǔ)償模塊,針對(duì)模塊數(shù)據(jù)運(yùn)算量大和訪問(wèn)幀存儲(chǔ)器頻繁的特點(diǎn),采用四個(gè)插值單元同時(shí)處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來(lái)加快運(yùn)動(dòng)補(bǔ)償速度。 3.根據(jù)視頻解碼的參考軟件,通過(guò)解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來(lái)驗(yàn)證模塊的功能正確性。最后用FPGA開(kāi)發(fā)板實(shí)現(xiàn)了解碼系統(tǒng)的原型芯片驗(yàn)證,取得了良好的解碼效果。 整個(gè)設(shè)計(jì)采用Verilog HDL語(yǔ)言描述,通過(guò)了現(xiàn)場(chǎng)可編程門陣列(FPGA)的原型驗(yàn)證,并采用SIMC0.18μm工藝單元庫(kù)完成了該電路的邏輯綜合。經(jīng)過(guò)實(shí)際視頻碼流測(cè)試,本文設(shè)計(jì)可以達(dá)到MPEG-2視頻主類主級(jí)的實(shí)時(shí)解碼的技術(shù)要求。

    標(biāo)簽: MPEG2 FPGA 視頻解碼器

    上傳時(shí)間: 2013-07-27

    上傳用戶:ice_qi

  • 基于FPGA與AD9857的四路DVBC調(diào)制器的設(shè)計(jì).rar

    隨著數(shù)字時(shí)代的到來(lái),信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無(wú)線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來(lái),集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開(kāi)發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場(chǎng)占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過(guò)程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國(guó)內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國(guó)內(nèi)國(guó)際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國(guó)內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過(guò)程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過(guò)程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡(jiǎn)單介紹了FPGA的開(kāi)發(fā)流程。 5.深入研究了基于FPAG代碼開(kāi)發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測(cè)試、電路測(cè)試及系統(tǒng)指標(biāo)測(cè)試。 最終系統(tǒng)指標(biāo)測(cè)試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國(guó)標(biāo)的要求。

    標(biāo)簽: FPGA 9857 DVBC

    上傳時(shí)間: 2013-04-24

    上傳用戶:sn2080395

  • 基于FPGA的出租車計(jì)費(fèi)器設(shè)計(jì).rar

    本文介紹了一種采用單片F(xiàn)PGA 芯片進(jìn)行出租車計(jì)費(fèi)器的設(shè)計(jì)方法,主要闡述如何使用新興的EDA 器件取代傳統(tǒng)的電子設(shè)計(jì)方法,利用FPGA 的可編程性,簡(jiǎn)潔而又多變的設(shè)計(jì)方法,縮短了研發(fā)周期,同時(shí)使出租車計(jì)費(fèi)器體積更小功能更強(qiáng)大。本設(shè)計(jì)不僅實(shí)現(xiàn)了出租車計(jì)費(fèi)器所需的一些基本功能,同時(shí)考慮到出租車行業(yè)的一些特殊性,更注重了把一些新的思路加入到設(shè)計(jì)中。主要包括采用了FPGA 芯片,使用VHDL 語(yǔ)言進(jìn)行編程,使其具有了更強(qiáng)的移植性,更加利于產(chǎn)品升級(jí);利用LCD 液晶顯示取代了傳統(tǒng)的LED顯示,使其在顯示時(shí)更靈活多變,可以按需要改變顯示內(nèi)容而不拘泥于硬件; 靈活的計(jì)價(jià)標(biāo)準(zhǔn)設(shè)定使得油價(jià)波動(dòng)等成本因數(shù)和出租車價(jià)格聯(lián)動(dòng)成為可能; 同時(shí)也增加了統(tǒng)計(jì)功能、密碼設(shè)定、超速警報(bào)、路橋費(fèi)等新的功能使得本設(shè)計(jì)更加具有實(shí)用價(jià)值。

    標(biāo)簽: FPGA 出租車計(jì)費(fèi)器

    上傳時(shí)間: 2013-05-25

    上傳用戶:wyc199288

  • 基于MCS 51單片機(jī)的PLC仿真器

    可編程控制器PLC以抗擾性強(qiáng)、可靠性高和編程靈活等特點(diǎn)在工業(yè)上得到廣泛應(yīng)用,為了優(yōu)化PLC系統(tǒng)設(shè)計(jì),介紹一種基于MCS.51單片機(jī)的PLC仿真器,并給出了硬、軟件設(shè)計(jì)與實(shí)現(xiàn)方法。編程設(shè)計(jì)主要包括監(jiān)控主

    標(biāo)簽: MCS PLC 51單片機(jī) 仿真器

    上傳時(shí)間: 2013-07-07

    上傳用戶:yzhl1988

  • 圖象壓縮系統(tǒng)中熵編解碼器的FPGA設(shè)計(jì)及實(shí)現(xiàn)

    隨著移動(dòng)終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對(duì)圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實(shí)時(shí)性要求,而且會(huì)帶來(lái)因傳輸大量原始圖象數(shù)據(jù)帶來(lái)的帶寬要求,因此采用硬件實(shí)現(xiàn)圖象壓縮已成為一種必然趨勢(shì)。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實(shí)現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實(shí)現(xiàn)項(xiàng)目為背景,對(duì)熵編碼器和解碼器的硬件實(shí)現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實(shí)現(xiàn)方案。熵編解碼器中的難點(diǎn)是huffman編解碼器的實(shí)現(xiàn)。在設(shè)計(jì)并行huffman編碼方案時(shí)通過(guò)改善Huffman編碼器中變長(zhǎng)碼流向定長(zhǎng)碼流轉(zhuǎn)換時(shí)的控制邏輯,避免了因數(shù)據(jù)處理不及時(shí)造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實(shí)現(xiàn)并行的huffman解碼器時(shí),解碼算法充分利用了規(guī)則化碼書(shū)帶來(lái)的碼字的單調(diào)性,及在特定長(zhǎng)度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運(yùn)算,提高了存儲(chǔ)器的利用率、系統(tǒng)的解碼效率和速度。在實(shí)現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對(duì)DC子帶的預(yù)測(cè)編碼,針對(duì)直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過(guò)DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時(shí),在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計(jì)方案中,按照自頂向下的設(shè)計(jì)方法,對(duì)星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實(shí)現(xiàn)各子模塊,并最終完成整個(gè)系統(tǒng)。在設(shè)計(jì)過(guò)程中,用高級(jí)硬件描述語(yǔ)言verilogHDL進(jìn)行RTL級(jí)描述。利用了Altera公司的QuartusII開(kāi)發(fā)平臺(tái)進(jìn)行設(shè)計(jì)輸入、編譯、仿真,同時(shí)還采用modelsim仿真工具和symplicity的綜合工具,驗(yàn)證了設(shè)計(jì)的正確性。通過(guò)系統(tǒng)波形仿真和下板驗(yàn)證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗(yàn)證的結(jié)果表明:設(shè)計(jì)能夠滿足性能要求,并具有一定的使用價(jià)值。

    標(biāo)簽: FPGA 圖象壓縮

    上傳時(shí)間: 2013-05-19

    上傳用戶:吳之波123

  • MIMO-GMC系統(tǒng)中Turbo譯碼器的設(shè)計(jì)及FPGA實(shí)現(xiàn)

    Turbo碼是一類并行級(jí)聯(lián)的系統(tǒng)卷積碼,它是在綜合級(jí)聯(lián)碼、最大后驗(yàn)概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎(chǔ)上的一種創(chuàng)新。Turbo碼的基本原理是通過(guò)對(duì)編碼器結(jié)構(gòu)的巧妙設(shè)計(jì),多個(gè)子碼通過(guò)交織器隔離進(jìn)行并行級(jí)聯(lián)編碼輸出,增大了碼距。譯碼器則以類似內(nèi)燃機(jī)引擎廢氣反復(fù)利用的機(jī)理進(jìn)行迭代譯碼以反復(fù)利用有效信息流,從而獲得卓越的糾錯(cuò)能力。計(jì)算機(jī)仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強(qiáng)的抗衰落、抗干擾能力,當(dāng)交織長(zhǎng)度足夠長(zhǎng)時(shí),其糾錯(cuò)性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場(chǎng)可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。FPGA技術(shù)具有大規(guī)模、高集成度、高可靠性、設(shè)計(jì)周期短、投資小、靈活性強(qiáng)等優(yōu)點(diǎn),逐步成為復(fù)雜數(shù)字硬件電路設(shè)計(jì)的理想選擇。 本論文以東南大學(xué)移動(dòng)通信實(shí)驗(yàn)室B3G課題組提出的“支持多天線的廣義多載波無(wú)線傳輸技術(shù)”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對(duì)MIMO-GMC系統(tǒng)的迭代接收機(jī)中所采用的外信息保留和聯(lián)合檢測(cè)譯碼迭代的特點(diǎn),完成了采用滑動(dòng)窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設(shè)計(jì)。整個(gè)譯碼器模塊的設(shè)計(jì)采用Verilog語(yǔ)言描述,并在VirtexⅡPro系列FPGA芯片上實(shí)現(xiàn)。

    標(biāo)簽: MIMO-GMC Turbo FPGA

    上傳時(shí)間: 2013-04-24

    上傳用戶:shanml

  • 基于滑模觀測(cè)器的永磁同步電機(jī)無(wú)位置傳感器控制

    永磁同步電機(jī)(PMSM)是一種性能優(yōu)越、應(yīng)用前景廣闊的電機(jī)。永磁同步電機(jī)調(diào)速系統(tǒng)是以永磁同步電機(jī)為控制對(duì)象,采用變壓變頻技術(shù)對(duì)電機(jī)進(jìn)行調(diào)速的控制系統(tǒng)。因其具有能耗低、可靠性高、控制精確等優(yōu)點(diǎn),在許多領(lǐng)域得到廣泛的應(yīng)用。然而,轉(zhuǎn)子無(wú)阻尼繞組的PMSM的采用變頻技術(shù)開(kāi)環(huán)運(yùn)行時(shí),系統(tǒng)不太穩(wěn)定,電機(jī)效率有所下降,轉(zhuǎn)子溫升高,易造成釹鐵硼永磁體退磁,危及電機(jī)安全運(yùn)行,有時(shí)甚至還會(huì)出現(xiàn)失步現(xiàn)象,系統(tǒng)無(wú)法運(yùn)行。PMSM控制系統(tǒng)穩(wěn)定運(yùn)行控制都是建立在閉環(huán)控制基礎(chǔ)之上的,因此如何獲取轉(zhuǎn)子位置和速度信號(hào)是整個(gè)系統(tǒng)中相當(dāng)重要的一個(gè)環(huán)節(jié)。當(dāng)前,在大多數(shù)調(diào)速驅(qū)動(dòng)系統(tǒng)中,最常用的方法是在轉(zhuǎn)子軸上安裝位置傳感器。但這些傳感器增加了系統(tǒng)的成本,降低了系統(tǒng)的可靠性和耐用性。因此,在一些特殊及控制精度要求不很高的場(chǎng)合,無(wú)傳感器控制將會(huì)得到廣泛的應(yīng)用。它通過(guò)測(cè)量電動(dòng)機(jī)的電流、電壓等可測(cè)量的物理量,通過(guò)特定的觀測(cè)器策略估算轉(zhuǎn)子位置,提取永磁轉(zhuǎn)子的位置和速度信息,完成閉環(huán)控制。本文以無(wú)位置傳感器PMSM控制系統(tǒng)作為研究對(duì)象,介紹了永磁同步電機(jī)的結(jié)構(gòu)及其數(shù)學(xué)模型,詳細(xì)地闡述了空間矢量脈寬調(diào)制(SVPWM)技術(shù)的理論基礎(chǔ)及其波形的產(chǎn)生機(jī)制,并對(duì)閉環(huán)控制策略進(jìn)行了研究。鑒于數(shù)字信號(hào)處理器(DSP)TMS320LF2407控制芯片出色的性能和豐富的外設(shè)資源,使用該芯片設(shè)計(jì)了控制系統(tǒng)的硬件系統(tǒng)和軟件系統(tǒng),通過(guò)對(duì)整個(gè)控制系統(tǒng)的試驗(yàn)調(diào)試,實(shí)現(xiàn)了永磁同步電機(jī)的無(wú)位置傳感器控制。 本文借助于MATLAB建立了永磁同步電機(jī)的仿真數(shù)學(xué)模型,并根據(jù)空間矢量脈寬調(diào)制的工作原理,構(gòu)建了永磁同步電機(jī)調(diào)速控制系統(tǒng)的仿真模型。系統(tǒng)采用αβ定子靜止坐標(biāo)系下的數(shù)學(xué)模型,依據(jù)滑模變結(jié)構(gòu)控制原理,對(duì)永磁電機(jī)的轉(zhuǎn)子位置角θe和轉(zhuǎn)速ωe進(jìn)行實(shí)時(shí)在線估算,不斷修正估算位置^θe,控制定子旋轉(zhuǎn)磁場(chǎng)與轉(zhuǎn)子磁場(chǎng)垂直并保持與轉(zhuǎn)子同步旋轉(zhuǎn),實(shí)現(xiàn)電機(jī)的閉環(huán)調(diào)速運(yùn)行。理論分析和仿真結(jié)果表明,所提出的永磁同步電機(jī)無(wú)傳感器控制方法具有較強(qiáng)的魯棒性和令人滿意的性能。

    標(biāo)簽: 滑模觀測(cè)器 永磁同步電機(jī) 無(wú)位置傳感器 控制

    上傳時(shí)間: 2013-04-24

    上傳用戶:lw852826

  • 基于推廣卡爾曼濾波的永磁同步電機(jī)無(wú)位置傳感器控制

    永磁同步電機(jī)(PMSM)是一種性能優(yōu)越、應(yīng)用領(lǐng)域廣闊的電機(jī),其傳統(tǒng)的理論分析與設(shè)計(jì)方法已比較成熟。它的進(jìn)一步推廣應(yīng)用,在很大程度上有賴于對(duì)控制策略的研究。實(shí)踐中,使用通用變壓變頻(VVVF)變頻器來(lái)驅(qū)動(dòng)沒(méi)有阻尼繞組的永磁同步電動(dòng)機(jī)開(kāi)環(huán)運(yùn)行時(shí),有時(shí)電機(jī)的運(yùn)行頻率超過(guò)某一頻率,系統(tǒng)就會(huì)變得不穩(wěn)定,甚至導(dǎo)致系統(tǒng)失步。本文研究了無(wú)位置傳感器的永磁同步電機(jī)的速度控制問(wèn)題。 論文提出了一種將推廣卡爾曼濾波(EKF)原理應(yīng)用于永磁同步電機(jī)無(wú)位置傳感器調(diào)速系統(tǒng)的方法。對(duì)永磁同步電機(jī)的數(shù)學(xué)模型和卡爾曼濾波原理作了詳細(xì)的分析,在dq轉(zhuǎn)子同步坐標(biāo)系中應(yīng)用推廣卡爾曼濾波算法,對(duì)永磁同步電機(jī)的轉(zhuǎn)角和轉(zhuǎn)速進(jìn)行實(shí)時(shí)在線估計(jì)。所選取的濾波算法只需測(cè)量電流和逆變器直流母線電壓,具有不改造電機(jī)、可靠性高和經(jīng)濟(jì)耐用的優(yōu)點(diǎn)。利用在線估計(jì)出的轉(zhuǎn)速和電流實(shí)現(xiàn)轉(zhuǎn)速電流雙閉環(huán)的永磁同步電機(jī)矢量控制。同時(shí)還提出了基于磁飽和原理的永磁轉(zhuǎn)子初始位置的檢測(cè)方法。針對(duì)轉(zhuǎn)子磁場(chǎng)定向方式及矢量控制方案,采用了空間矢量脈寬調(diào)制方法對(duì)系統(tǒng)進(jìn)行控制,此方法可以輸出任意給定位置的電壓矢量,在不增加功率管開(kāi)關(guān)頻率和不增加系統(tǒng)復(fù)雜性的前提下,明顯提高電機(jī)的調(diào)速性能。 在Matlab6.5環(huán)境下進(jìn)行的系統(tǒng)仿真實(shí)驗(yàn)表明,所提出的位置估計(jì)算法和控制方法具有優(yōu)良的轉(zhuǎn)角跟蹤特性和速度控制性能,同時(shí)系統(tǒng)具有較強(qiáng)的抗負(fù)載擾動(dòng)性能和較好的魯棒性。實(shí)驗(yàn)結(jié)果表明本文的方法達(dá)到了預(yù)期的效果。

    標(biāo)簽: 卡爾曼濾波 永磁同步電機(jī) 無(wú)位置傳感器 控制

    上傳時(shí)間: 2013-04-24

    上傳用戶:huangld

主站蜘蛛池模板: 定南县| 兖州市| 大兴区| 涞源县| 锡林郭勒盟| 陆丰市| 连山| 长丰县| 松阳县| 奈曼旗| 安吉县| 灯塔市| 察雅县| 吴旗县| 库车县| 垣曲县| 皋兰县| 长寿区| 阳信县| 莱芜市| 西华县| 北碚区| 宾川县| 韩城市| 沙田区| 中宁县| 竹山县| 江川县| 五寨县| 梨树县| 苗栗县| 沁阳市| 垦利县| 望奎县| 济宁市| 赤峰市| 陇西县| 西安市| 微山县| 瓮安县| 建始县|