亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

校驗(yàn)和

  • 基于ARM和射頻技術(shù)的工程機(jī)械遙控器的研制

    隨著我國(guó)經(jīng)濟(jì)的高速發(fā)展,各類建設(shè)工程越來(lái)越多,這導(dǎo)致了國(guó)家對(duì)工程機(jī)械的需求越來(lái)越大,要求也越來(lái)越高。在機(jī)械和液壓技術(shù)已發(fā)展成熟的今天,信息化和智能化成了工程機(jī)械進(jìn)行產(chǎn)品性能提升的新的突破口。而無(wú)線遙控技術(shù)是信息化的一個(gè)重要方面。 鑒于工程機(jī)械設(shè)備對(duì)無(wú)線遙控設(shè)備的需求,本文研制了用于工程機(jī)械的無(wú)線遙控器。因?yàn)楣こ虣C(jī)械對(duì)遙控通信的可靠性、抗干擾性和通信距離都有比較高的要求,所以本文沒(méi)有選擇紅外、藍(lán)牙等技術(shù)作為通信手段,而是選用高性能的射頻芯片ADF7020來(lái)搭建射頻模塊。在控制器方面,考慮到通信過(guò)程中需要進(jìn)行非常復(fù)雜的編解碼運(yùn)算,所以本文選用了運(yùn)算速率較快的32位ARM核微控制器LPC2119。 論文首先在對(duì)上述兩塊主芯片進(jìn)行深入研究的基礎(chǔ)上介紹了它們的功能特點(diǎn)和參數(shù)性能,與此同時(shí)還介紹了嵌入式系統(tǒng)開(kāi)發(fā)的相關(guān)知識(shí)。接著基于這兩塊芯片對(duì)遙控器的實(shí)施方案進(jìn)行了設(shè)計(jì),包括硬件系統(tǒng)和軟件系統(tǒng)兩方面的內(nèi)容,這構(gòu)成了論文的主體內(nèi)容之一。然后論文詳細(xì)深入的研究和討論了對(duì)遙控器通信性能起關(guān)鍵作用的差錯(cuò)控制系統(tǒng)。研究?jī)?nèi)容包括循環(huán)碼、CRC碼、RS碼和交織技術(shù)等一系列的信道編碼理論,并且給出了各種編解碼的實(shí)現(xiàn)方法。基于這些理論,論文設(shè)計(jì)了一種CRC碼、RS碼以及交織技術(shù)相結(jié)合的差錯(cuò)控制方法并將其應(yīng)用在遙控器中,實(shí)際測(cè)試證明該方法從很大程度上提升了遙控器的通信性能。此外,還實(shí)現(xiàn)了遙控器的跳頻功能,可以有效的抵抗同頻干擾。論文的最后簡(jiǎn)要介紹了系統(tǒng)開(kāi)發(fā)調(diào)試環(huán)境以及仿真工具,并總結(jié)了軟件實(shí)現(xiàn)過(guò)程中對(duì)一些關(guān)鍵問(wèn)題的處理辦法。

    標(biāo)簽: ARM 射頻技術(shù) 工程機(jī)械 遙控器

    上傳時(shí)間: 2013-05-18

    上傳用戶:yyyyyyyyyy

  • PLC和變頻器在灌溉節(jié)水自動(dòng)控制中的應(yīng)用

    本 文針對(duì)園林花木苗圃廠的澆水灌溉供水系統(tǒng)存在著用水量較大和自動(dòng)控制水平較低等問(wèn)題,應(yīng)用可編程控制器實(shí)現(xiàn)對(duì)灌溉供水系統(tǒng)的自動(dòng)監(jiān)控;采用變頻技術(shù),利用水壓自動(dòng)調(diào)整水泵轉(zhuǎn)速,實(shí)現(xiàn)節(jié)約水電;從而達(dá)到了灌溉供

    標(biāo)簽: PLC 變頻器 中的應(yīng)用 自動(dòng)控制

    上傳時(shí)間: 2013-05-27

    上傳用戶:zhang469965156

  • LDPC碼編碼器FPGA實(shí)現(xiàn)研究

    LDPC(低密度奇偶校驗(yàn)碼)編碼是提高通信質(zhì)量和數(shù)據(jù)傳輸速率的關(guān)鍵技術(shù)。LDPC碼應(yīng)用于實(shí)際通信系統(tǒng)是本課題的研究重點(diǎn)。實(shí)際通信要求在LDPC碼長(zhǎng)盡量短、碼率盡量高及硬件可實(shí)現(xiàn)的前提下,結(jié)合連續(xù)相位MSK調(diào)制,滿足歸一化信噪比SNR=2dB時(shí),系統(tǒng)誤碼率低于10-4。根據(jù)課題背景,本文主要研究基于FPGA的LDPC編碼器設(shè)計(jì)與實(shí)現(xiàn)。 LDPC碼的編碼復(fù)雜度往往與其幀長(zhǎng)的平方成正比,編碼復(fù)雜度大,成為編碼硬件實(shí)現(xiàn)的一個(gè)障礙;論文針對(duì)實(shí)際系統(tǒng)的預(yù)期指標(biāo),通過(guò)對(duì)多種矩陣構(gòu)造算法的預(yù)選方案及影響LDPC碼性能參數(shù)仿真分析,基于1/2碼率,1024和2048兩種幀長(zhǎng),設(shè)計(jì)了三種編碼器的備選方案,分別為直接下三角編碼器,串行準(zhǔn)循環(huán)編碼器和二階準(zhǔn)循環(huán)編碼器。 對(duì)于每種編碼器,分別設(shè)計(jì)了其整體結(jié)構(gòu),并對(duì)每種編碼器的功能模塊進(jìn)行深入研究,設(shè)計(jì)完成后利用第3方軟件MODELSIM對(duì)編碼器進(jìn)行了時(shí)序仿真;根據(jù)時(shí)序仿真結(jié)果和綜合報(bào)告對(duì)三種編碼方案進(jìn)行比較,最終選擇串行準(zhǔn)循環(huán)編碼器作為硬件實(shí)現(xiàn)的編碼方案。 最后,在FPGA中硬件實(shí)現(xiàn)了串行準(zhǔn)循環(huán)編碼器并對(duì)其進(jìn)行測(cè)試,利用MATLAB仿真程序和串口通信工具最終驗(yàn)證了這種編碼器的正確性和硬件可實(shí)現(xiàn)性。

    標(biāo)簽: LDPC FPGA 編碼器 實(shí)現(xiàn)研究

    上傳時(shí)間: 2013-08-02

    上傳用戶:林魚2016

  • 基于DSP和FPGA的四軸運(yùn)動(dòng)控制卡

    本文首先從數(shù)控系統(tǒng)的組成與特點(diǎn)進(jìn)行詳細(xì)分析,然后對(duì)運(yùn)動(dòng)控制卡在整個(gè)系統(tǒng)中承擔(dān)功能進(jìn)行了分析。根據(jù)數(shù)字型號(hào)處理器件的快速運(yùn)算能力和現(xiàn)場(chǎng)可編程門陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進(jìn)行總體設(shè)計(jì)的規(guī)劃。 本文重點(diǎn)詳細(xì)闡述了四軸運(yùn)動(dòng)控制卡硬件電路的設(shè)計(jì)。通過(guò)對(duì)現(xiàn)有部分PC總線的介紹與比較,設(shè)計(jì)選擇了PCI總線作為上位PC與運(yùn)動(dòng)控制卡的通信總線,并且選擇PCI9052芯片來(lái)設(shè)計(jì)PCI接口模塊;基于DSP器件的特點(diǎn),設(shè)計(jì)選擇了TMS320LF2407芯片為核心,進(jìn)行運(yùn)算控制單元的設(shè)計(jì),同時(shí)對(duì)其主要內(nèi)部資源進(jìn)行了分配。最后,根據(jù)硬件的原理圖,完成了具體電路板的制作。 對(duì)軟件設(shè)計(jì),文章主要對(duì)插補(bǔ)算法在DSP上的實(shí)現(xiàn)作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點(diǎn)比較法直線和圓弧插補(bǔ)算法以及數(shù)字積分插補(bǔ)原理也進(jìn)行了分析。最終,提出總體程序流程控制、速度控制算法、插補(bǔ)算法等的程序設(shè)計(jì)框架,并進(jìn)行了具體程序設(shè)計(jì)。

    標(biāo)簽: FPGA DSP 四軸 運(yùn)動(dòng)控制卡

    上傳時(shí)間: 2013-05-31

    上傳用戶:kennyplds

  • 基于DSP和FPGA的運(yùn)動(dòng)控制技術(shù)的研究

    該課題通過(guò)對(duì)開(kāi)放式數(shù)控技術(shù)的全面調(diào)研和對(duì)運(yùn)動(dòng)控制技術(shù)的深入研究,并針對(duì)國(guó)內(nèi)運(yùn)動(dòng)控制技術(shù)的研究起步較晚的現(xiàn)狀,結(jié)合激光雕刻領(lǐng)域的具體需要,緊跟當(dāng)前運(yùn)動(dòng)控制技術(shù)研究的發(fā)展趨勢(shì),吸收了世界開(kāi)放式數(shù)控技術(shù)和相關(guān)運(yùn)動(dòng)控制技術(shù)的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強(qiáng)大的、具有很大柔性的四軸多功能運(yùn)動(dòng)控制卡.該論文主要內(nèi)容如下:首先,通過(guò)對(duì)制造業(yè)、開(kāi)放式數(shù)控系統(tǒng)、運(yùn)動(dòng)控制卡等行業(yè)現(xiàn)狀的全面調(diào)研,基于對(duì)運(yùn)動(dòng)系統(tǒng)控制技術(shù)的深入學(xué)習(xí),在比較了幾種常用的運(yùn)動(dòng)控制方案的基礎(chǔ)上,確定了基于DSP和FPGA的運(yùn)動(dòng)控制設(shè)計(jì)方案,并規(guī)劃了板卡的總體結(jié)構(gòu).其次,針對(duì)運(yùn)動(dòng)控制中的一些具體問(wèn)題,如高速、高精度、運(yùn)動(dòng)平穩(wěn)性、實(shí)時(shí)控制以及多軸聯(lián)動(dòng)等,在FPGA上設(shè)計(jì)了功能相互獨(dú)立的四軸運(yùn)動(dòng)控制電路,仔細(xì)規(guī)劃并定義了各個(gè)寄存器的具體功能,設(shè)計(jì)了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個(gè)功能各異的計(jì)數(shù)器電路等,完全實(shí)現(xiàn)了S-曲線升降速運(yùn)動(dòng)、自動(dòng)降速點(diǎn)運(yùn)動(dòng)、A/B相編碼器倍頻計(jì)數(shù)電路等特殊功能.再次,介紹了DSP在運(yùn)動(dòng)控制中的作用,合理規(guī)劃了DSP指令的形成過(guò)程,并對(duì)DSP軟件的具體實(shí)現(xiàn)進(jìn)行了框架性的設(shè)計(jì).然后,根據(jù)光電隔離原理設(shè)計(jì)了數(shù)字輸入/輸出電路;結(jié)合DAC原理設(shè)計(jì)了四路模擬輸出電路;實(shí)現(xiàn)了PCI接口電路的設(shè)計(jì);并針對(duì)常見(jiàn)的干擾現(xiàn)象,提出了有效的抗干擾措施.最后,利用運(yùn)動(dòng)控制卡強(qiáng)大的運(yùn)動(dòng)控制功能,并針對(duì)激光雕刻行業(yè)進(jìn)行大幅圖形掃描時(shí)需要實(shí)時(shí)處理大量的圖形數(shù)據(jù)的特別需要,在板卡第四軸完全實(shí)現(xiàn)了激光控制功能,并基于FPGA內(nèi)部的16KBit塊RAM,開(kāi)辟了大量數(shù)據(jù)區(qū)以便進(jìn)行大幅圖形的實(shí)時(shí)處理.

    標(biāo)簽: FPGA DSP 運(yùn)動(dòng)控制

    上傳時(shí)間: 2013-06-09

    上傳用戶:youlongjian0

  • 基于FPGA的HDLC協(xié)議控制器的設(shè)計(jì)

    本文以符號(hào)多項(xiàng)式理論為基礎(chǔ),從理論上論證了任意長(zhǎng)度比特組合的CRC校驗(yàn)碼的并行算法,提出了并行CRC計(jì)算的數(shù)學(xué)模型,并且以8位二進(jìn)制序列(即一個(gè)字節(jié))為例,介紹了利用此數(shù)學(xué)模型計(jì)算校驗(yàn)碼的方法,最后給出了與此算法相對(duì)應(yīng)的VHDL模型。經(jīng)過(guò)對(duì)實(shí)驗(yàn)數(shù)據(jù)的對(duì)比分析,表明文中所提并行CRC算法的關(guān)鍵路徑延遲和硬件面積都得到了優(yōu)化,以Top-Down設(shè)計(jì)方法給出了一種HDLC協(xié)議控制器的設(shè)計(jì)方案,用VHDL語(yǔ)言進(jìn)行了行為級(jí)描述,采用Xilinx公司的FPGA產(chǎn)品進(jìn)行實(shí)現(xiàn)。

    標(biāo)簽: FPGA HDLC 協(xié)議控制器

    上傳時(shí)間: 2013-06-09

    上傳用戶:s363994250

  • WiMAX接收機(jī)中AGC的算法研究和FPGA實(shí)現(xiàn)

    用戶對(duì)寬帶無(wú)線接入業(yè)務(wù)、尤其是對(duì)于寬帶無(wú)線化以及移動(dòng)化的需求日益增加,使無(wú)線寬帶接入技術(shù)WiMAX(World interoperability for Microwave Access,即全球微波接入互操作性技術(shù))應(yīng)運(yùn)而生、迅猛發(fā)展,成為這兩年業(yè)界關(guān)注的焦點(diǎn)。除了通常的互聯(lián)網(wǎng)接入應(yīng)用外,它還將在提供IPTV和VOIP等寬帶業(yè)務(wù)方面取得成功,它還有可能成為一種先進(jìn)的4G蜂窩電話技術(shù)。WiMAX未來(lái)將進(jìn)入蜂窩電話、筆記本電腦和機(jī)頂盒等應(yīng)用中。 本文在介紹WiMAX傳輸標(biāo)準(zhǔn)802.16d基礎(chǔ)上,詳細(xì)闡述了WiMAX接收機(jī)中信道解調(diào)芯片中的自動(dòng)增益控制(Automatic Gain Control,AGC)部分。首先介紹了自動(dòng)增益控制系統(tǒng)的基本組成和其主要特性指標(biāo),通過(guò)對(duì)一個(gè)步進(jìn)式AGC的分析,得到AGC模型的輸出公式。然后針對(duì)WiMAX接收機(jī)內(nèi)AGC系統(tǒng)中的模數(shù)轉(zhuǎn)換器以及AGC電路進(jìn)行介紹和理論分析。本文采用SPW(Signal Processing WorkSystem)模型對(duì)AGC電路基本結(jié)構(gòu)的算法分析,并結(jié)合仿真結(jié)果對(duì)AGC電路做了詳盡解說(shuō)并對(duì)參數(shù)進(jìn)行了解釋說(shuō)明。 最后給出了基于SPW和FPGA(Field Programmable Gate Array)驗(yàn)證的結(jié)果。通過(guò)SPW對(duì)AGC進(jìn)行了單獨(dú)的性能測(cè)試,并結(jié)合整個(gè)系統(tǒng)的性能測(cè)試來(lái)說(shuō)明AGC可以和系統(tǒng)的其他模塊協(xié)同工作。在FPGA測(cè)試中,可以證明用Verilog實(shí)現(xiàn)后AGC也同樣能較好的工作。 本文實(shí)現(xiàn)的基于導(dǎo)頻的步進(jìn)式的數(shù)字AGC是針對(duì)WiMAX系統(tǒng)的自動(dòng)增益控制電路提出的解決方案。此算法結(jié)合WiMAX系統(tǒng)的傳輸方式,提出的算法具有迅速鎖定信號(hào)的特點(diǎn),能夠滿足WiMAX系統(tǒng)的要求。同時(shí),由于各種關(guān)鍵參數(shù)設(shè)計(jì)為寄存器可配的方式,具有很好的靈活性,也就具有了更高的移植性,可以作為一種通用的數(shù)字AGC算法。

    標(biāo)簽: WiMAX FPGA AGC 接收

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhanditian

  • 高吞吐量LDPC碼編碼構(gòu)造及其FPGA實(shí)現(xiàn)

    低密度校驗(yàn)碼(LDPC,Low Density Parity Check Code)是一種性能接近香農(nóng)極限的信道編碼,已被廣泛地采用到各種無(wú)線通信領(lǐng)域標(biāo)準(zhǔn)中,包括我國(guó)的數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)、歐洲第二代衛(wèi)星數(shù)字視頻廣播標(biāo)準(zhǔn)(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來(lái)4G通信系統(tǒng)中的核心技術(shù)之一。 當(dāng)今LDPC碼構(gòu)造的主流方向有兩個(gè),分別是結(jié)合準(zhǔn)循環(huán)(QC,Quasi Cyclic)移位結(jié)構(gòu)的單次擴(kuò)展構(gòu)造和類似重復(fù)累積(RA,Repeat Accumulate)碼構(gòu)造。相應(yīng)地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法。基于生成矩陣的編碼算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實(shí)現(xiàn)簡(jiǎn)單,但是吞吐量不高,且不容易構(gòu)造高性能的好碼。 本文在研究了上述幾種碼構(gòu)造和編碼算法之后,結(jié)合編譯碼器綜合實(shí)現(xiàn)的復(fù)雜度考慮,提出了一種切實(shí)可行的基于二次擴(kuò)展(Dex,Duplex Expansion)的QC-LDPC碼構(gòu)造方法,以實(shí)現(xiàn)高吞吐量的LDPC碼收發(fā)端;并且充分利用該類碼校驗(yàn)矩陣準(zhǔn)循環(huán)移位結(jié)構(gòu)的特點(diǎn),結(jié)合RU算法,提出了一種新編碼器的設(shè)計(jì)方案。 基于二次擴(kuò)展的QC-LDPC碼構(gòu)造方法,是通過(guò)對(duì)母矩陣先后進(jìn)行亂序擴(kuò)展(Pex,Permutation Expansion)和循環(huán)移位擴(kuò)展(CSEx,Cyclic Shift Expansion)實(shí)現(xiàn)的。在此基礎(chǔ)上,為了實(shí)現(xiàn)可變碼長(zhǎng)、可變碼率,一般編譯碼器需同時(shí)支持多個(gè)亂序擴(kuò)展和循環(huán)移位擴(kuò)展的擴(kuò)展因子。本文所述二次擴(kuò)展構(gòu)造方法的特點(diǎn)在于,固定循環(huán)移位擴(kuò)展的擴(kuò)展因子大小不變,支持多個(gè)亂序擴(kuò)展的擴(kuò)展因子,使得譯碼器結(jié)構(gòu)得以精簡(jiǎn);構(gòu)造得到的碼字具有近似規(guī)則碼的結(jié)構(gòu),便于硬件實(shí)現(xiàn);(偽)隨機(jī)生成的循環(huán)移位系數(shù)能夠提高碼字的誤碼性能,是對(duì)硬件實(shí)現(xiàn)和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復(fù)用,使得實(shí)現(xiàn)復(fù)雜度近似與碼長(zhǎng)成正比。考慮到吞吐量的要求,新編碼器結(jié)構(gòu)完全拋棄了RU算法中串行的前向替換(FS,F(xiàn)orward Substitution)模塊,同時(shí)簡(jiǎn)化了流水線結(jié)構(gòu),由原先RU算法的6級(jí)降低為4級(jí);為了縮短編碼延時(shí),設(shè)計(jì)時(shí)安排每一級(jí)流水線計(jì)算所需的時(shí)鐘數(shù)大致相同。 這種碼字構(gòu)造和編碼聯(lián)合設(shè)計(jì)方案具有以下優(yōu)勢(shì):相比RU算法,新方案對(duì)可變碼長(zhǎng)、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節(jié)省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類似重復(fù)累積碼結(jié)構(gòu)的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構(gòu)造更為方便。以上結(jié)果都在Xilinx Virtex II pro 70 FPGA上得到驗(yàn)證。 通過(guò)在實(shí)驗(yàn)板上實(shí)測(cè)表明,上述基于二次擴(kuò)展的QC-LDPC碼構(gòu)造和相應(yīng)的編碼方案能夠?qū)崿F(xiàn)高吞吐量LDPC碼收發(fā)端,在實(shí)際應(yīng)用中具有很高的價(jià)值。 目前,LDPC碼正向著非規(guī)則、自適應(yīng)、信源信道及調(diào)制聯(lián)合編碼方向發(fā)展。跨層聯(lián)合編碼的構(gòu)造方法,及其對(duì)應(yīng)的編碼算法,也必將成為信道編碼理論未來(lái)的研究重點(diǎn)。

    標(biāo)簽: LDPC FPGA 吞吐量 編碼

    上傳時(shí)間: 2013-07-26

    上傳用戶:qoovoop

  • 基于DSP和FPGA的CDMA多用戶檢測(cè)技術(shù)

    隨著社會(huì)的進(jìn)步及移動(dòng)用戶的迅猛增長(zhǎng),第三代移動(dòng)通信越來(lái)越受到各界的重視。多用戶檢測(cè)技術(shù)是第三代移動(dòng)通信中重要的技術(shù)之一;常規(guī)CDMA接收機(jī)采用匹配濾波器的結(jié)構(gòu),但是這種結(jié)構(gòu)的接收機(jī)并沒(méi)有考慮到信道中多址干擾的存在,使彼此間影響減少來(lái)提高系統(tǒng)容量;而功控的方法也沒(méi)有從接收信號(hào)中真正去除多址干擾,只能緩解這種矛盾,不能從根本上解決問(wèn)題。要想真正消除干擾,大幅度提高系統(tǒng)容量,必須通過(guò)多址對(duì)消和多用戶檢測(cè)技術(shù)。 本文首先介紹了CDMA的基本原理和多用戶檢測(cè)的基本原理。然后重點(diǎn)介紹和分析各種多用戶檢測(cè)的原理,然后依據(jù)多用戶檢測(cè)的四個(gè)技術(shù)指標(biāo)對(duì)各種多用戶檢測(cè)的方法進(jìn)行比較,從中選擇實(shí)現(xiàn)簡(jiǎn)單,性能優(yōu)越的解相關(guān)檢測(cè)器來(lái)作為實(shí)現(xiàn)的標(biāo)的算法。 然后,本文重點(diǎn)研究分析解相關(guān)檢測(cè)器的原理,給出了實(shí)現(xiàn)解相關(guān)檢測(cè)器的系統(tǒng)設(shè)計(jì)的流程,其中包括硬件電路的搭建和軟件實(shí)現(xiàn)的方法。硬件電路是基于DSP(TI公司的TMS320C5402)和FPGA(Altera公司的EP1K10Q208-3)來(lái)完成。軟件部分主要采用C語(yǔ)言來(lái)完成。 本文系統(tǒng)研究了多用戶檢測(cè)技術(shù),并實(shí)現(xiàn)了解相關(guān)算法,在理論研究和實(shí)際應(yīng)用方面都有一定的價(jià)值。

    標(biāo)簽: CDMA FPGA DSP 多用

    上傳時(shí)間: 2013-07-29

    上傳用戶:anpa

  • 諧波信號(hào)發(fā)生器的研究與設(shè)計(jì)

    隨著頻率合成理論和高速大規(guī)模集成電路的發(fā)展,信號(hào)發(fā)生器作為一類重要的儀器,在通信、檢測(cè)、導(dǎo)航等領(lǐng)域有著廣泛的應(yīng)用。特別是在高壓電力系統(tǒng)的檢測(cè)領(lǐng)域,常常需要模擬電網(wǎng)諧波的標(biāo)準(zhǔn)信號(hào)源對(duì)檢測(cè)設(shè)備的性能進(jìn)行校驗(yàn),例如高壓電力線路的相位檢測(cè),避雷器的性能檢測(cè),用戶電能表的性能校驗(yàn)等。為此,本文圍繞一種新型的參數(shù)可調(diào)諧波信號(hào)發(fā)生器進(jìn)行了研究和設(shè)計(jì),課題得到了常州市科技攻關(guān)項(xiàng)目的資助。 本文首先論述了頻率合成技術(shù)的發(fā)展,并將直接數(shù)字頻率合成技術(shù)與傳統(tǒng)的頻率合成技術(shù)進(jìn)行了比較。然后深入研究了DDS的工作原理和基本結(jié)構(gòu),從頻域角度分析了理想?yún)?shù)和實(shí)際參數(shù)兩種情況下DDS的輸出頻譜。在此基礎(chǔ)上,詳細(xì)分析了引起輸出雜散的三個(gè)主要因素,并對(duì)DDS的雜散抑制方法進(jìn)行了仿真研究。最后對(duì)參數(shù)可調(diào)諧波信號(hào)發(fā)生器進(jìn)行了軟硬件設(shè)計(jì)。 在系統(tǒng)設(shè)計(jì)的過(guò)程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2為核心,利用開(kāi)發(fā)工具M(jìn)AX+PLUSⅡ并結(jié)合硬件描述語(yǔ)言VHDL設(shè)計(jì)了一種頻率、相位、幅度、諧波比例可調(diào)的諧波信號(hào)發(fā)生器。詳細(xì)闡述了該信號(hào)發(fā)生器的體系結(jié)構(gòu),并進(jìn)行了軟硬件的設(shè)計(jì)和具體電路的實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明,系統(tǒng)的性能指標(biāo)均達(dá)到了設(shè)計(jì)要求,且具有使用簡(jiǎn)單、集成度高等特點(diǎn)。

    標(biāo)簽: 諧波 信號(hào)發(fā)生器

    上傳時(shí)間: 2013-05-20

    上傳用戶:qulele

主站蜘蛛池模板: 兴安盟| 稷山县| 镶黄旗| 宕昌县| 监利县| 凤冈县| 东台市| 辽中县| 武宣县| 乌海市| 重庆市| 苍南县| 保德县| 涪陵区| 陇南市| 黄石市| 梅州市| 钟山县| 临漳县| 达尔| 舞阳县| 肥城市| 丹东市| 邓州市| 余庆县| 民乐县| 芜湖市| 资兴市| 化德县| 喀喇沁旗| 昌邑市| 乌兰浩特市| 安顺市| 老河口市| 文化| 怀安县| 六枝特区| 金堂县| 郑州市| 星子县| 北川|