1、火車采集器V3.2版要求:您的電腦必須安裝.net framework2.0框架 附windows .net framework 2.0下載地址:http://download.microsoft.com/download/5/6/7/567758a3-759e-473e-bf8f-52154438565a/dotnetfx.exe 2、軟件一直堅持自帶配置文件,安裝及使用過程不操作注冊表及系統文件,完全綠色免安裝軟件,直接解壓軟件包即可使用。 3、如果您使用的是1.X - 2.0版本,您的電腦必須安裝.net 1.1框架。 附windows .net framework1.1下載地址:http://download.microsoft.com/download/7/b/9/7b90644d-1af0-42b9-b76d-a2770319a568/dotnetfx.exe
標簽: framework 2.0 net download
上傳時間: 2014-01-07
上傳用戶:kytqcool
文件是I2C總線讀寫測試程序;將跳線器JP6短接,使用外部22.1184MHz晶振. * 功能:定義 0 ~ 9 鍵為數字鍵, A ~ F 為功能鍵。按 A 鍵后,可按0 ~ 9 數字鍵, * 從零地址開始存儲該鍵值,并送LED數碼管上顯示該鍵值。按 B 鍵后,從零地 * 址開始讀取數據值,并送LED數碼管上顯示。讀取速度每秒一次。按 C 鍵后, * 停止任何操作。
上傳時間: 2016-06-13
上傳用戶:tedo811
用過采樣和求均值提高ADC分辨率 很多應用需要使用模/數轉換器 ADC 進行測量 這些應用所需要的分辨率取決于信號的動 態范圍 必須測量的參數的最小變化和信噪比 SNR 因此 很多系統使用較高分辨率的片外ADC 然而也可以通過使用一些技術來達到較高的分辨率和SNR 本應用筆記介紹用過采樣和求均值的方 法來提高模數轉換的分辨率和SNR 過采樣和求均值技術可以在不使用昂貴的片外ADC的情況下提 高測量分辨率 本應用筆記討論如何使用過采樣和求均值的方法來提高模/數轉換 ADC 測量的分辨率 另 外 本文最后的附錄A B和C分別給出了對ADC噪聲的深入分析 最適合過采樣技術的ADC噪聲 類型和使用過采樣和求均值技術的示例代碼
上傳時間: 2016-06-21
上傳用戶:hanli8870
sourceforge歷史版本完整下載: http://sourceforge.net/project/showfiles.php?group_id=202044 提供了基于b樹索引算法的文件數據數據庫模塊詳見storage/目錄下面的 btree.c與pager.c container目錄為常用的容器實現,如果rbtree avltree map heap list vector hashtable deque T樹 B樹, test目錄為測試程序代碼經過初步測試,比較穩定。 os_api:裝一些操作系統相關的接口函數。已完成event mutex sem thread pipe相關的封裝 advance_container:提供優先級消息隊列,普通消息隊列,定時器容器。 frame:目前提供了listerner(linux下版本,模仿ace的反應器)定時器 algorithm:補充了堆排序 與快速排序 所有代碼均已在windows linux與uclinux + arm44b0平臺下測試 歡迎交流 msn:lsccsl@163.net mail:lsccsl@tom.com
標簽: sourceforge showfiles group_id project
上傳時間: 2016-07-16
上傳用戶:lili123
7段數碼顯示譯碼器設計7段數碼是純組合電路,通常的小規模專用IC,如74或4000系列的器件只能作十進制BCD碼譯碼,然而數字系統中的數據處理和運算都是二進制的,所以輸出表達都是十六進制的,為了滿足十六進制數的譯碼顯示,最方便的方法就是利用譯碼程序在FPGA/CPLD中來實現。例子作為七段譯碼器,輸出信號LED7S的7位分別接數碼管的7個段,高位在左,低位在右。例如當LED7S輸出為“1101101”時,數碼管的7個段g、f、e、d、c、b、a分別接1、1、0、1、1、0、1;接有高電平的段發亮,于是數碼管顯示“5”。
上傳時間: 2014-01-26
上傳用戶:1427796291
CRC碼產生器與校驗器程序 Features : Executes in one clock cycle per data word Any polynomial from 4 to 32 bits Any data width from 1 to 256 bits Any initialization value Synchronous or asynchronous reset
標簽: polynomial Features Executes clock
上傳時間: 2013-12-18
上傳用戶:Ants
MSP430F149串口行實驗程序 //使用ADC12采集實驗,將采集到數據送向PC.(序列單次采集,采用定時器A作為時鐘源) //P3.4為發送,P3.5為接收 晶體使32768HZ/8MHZ. 串行波特率B/S //使用SMCLK作為波特率發器時,不能使用LPM2,LPM3!
上傳時間: 2013-12-18
上傳用戶:D&L37
功 能:定時中斷、產生2ms標志,蜂鳴器驅動,遙控接收。
上傳時間: 2014-01-05
上傳用戶:Yukiseop
小數分頻技術解決了鎖相環頻率合成器中的頻率分辨率和轉換時間的矛盾, 但是卻引入了嚴重的相位噪聲, 傳統的相位補償方法由于對Aö D 等數字器件的要求很高并具有滯后性實現難度較大。$2 調制器對噪聲具有整形的功 能, 因而將多階的$2 調制器用于小數分頻合成器中可以很好地解決他的相位噪聲的問題, 大大促進了小數分頻技術的 發展和應用。文章最后給出了在GHz 量級上實現的這種新型小數分頻合成器的應用電路, 并測得良好的相噪性能。
上傳時間: 2017-01-04
上傳用戶:498732662
--文件名:mine4.vhd。 --功能:實現4種常見波形正弦、三角、鋸齒、方波(A、B)的頻率、幅度可控輸出(方波 --A的占空比也是可控的),可以存儲任意波形特征數據并能重現該波形,還可完成 --各種波形的線形疊加輸出。 --說明: SSS(前三位)和SW信號控制4種常見波形種哪種波形輸出。4種波形的頻率、 --幅度(基準幅度A)的調節均是通過up、down、set按鍵和4個BCD碼置入器以及一 --個置入檔位控制信號(ss)完成的(AMP的調節范圍是0~5V,調節量階為1/51V)。 --其中方波的幅度還可通過u0、d0調節輸出數據的歸一化幅值(AMP0)進行進一步 --細調(調節量階為1/(51*255)V)。方波A的占空比通過zu、zp按鍵調節(調節 --量階1/64*T)。系統采用內部存儲器——RAM實現任意輸入波形的存儲,程序只支 --持鍵盤式波形特征參數置入存儲,posting 為進入任意波置入(set)、清除(clr)狀態 --控制信號,SSS控制存儲波形的輸出。P180為預留端口,
上傳時間: 2017-02-09
上傳用戶:z1191176801