亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

特殊<b>功能</b>寄存器

  • 基于STM32的多功能MP3播放器設計

    本文設計了一款基于STM32的多功能MP3,功能包括:MP3/WMA/WAV/MIDI音頻文件播放、JPEG/JPG/BMP圖片瀏覽、游戲、鬧鐘、萬年歷、電子書、調頻收音機、彩色臺燈、功率放大等。

    標簽: STM MP3 32 多功能

    上傳時間: 2013-07-13

    上傳用戶:sy_jiadeyi

  • 基于FPGA的I2C總線控制器的設計

    本文利用Verilog HDL語言在FPGA上實現IC總線的規范,又簡要介紹了Quartus Ⅱ設計環境和設計方法,以及FPGA的設計流程。在此基礎上,重點介紹了I

    標簽: FPGA I2C 總線控制器

    上傳時間: 2013-04-24

    上傳用戶:ajaxmoon

  • 基于FPGA的實時圖像融合處理系統

    隨著多媒體技術發展,數字圖像處理已經成為眾多應用系統的核心和基礎。圖像處理作為一種重要的現代技術,已經廣泛應用于軍事指揮、大視場展覽、跟蹤雷達、電視會議、導航等眾多領域。因而,實現高分辨率高幀率圖像實時處理的技術不僅具有廣泛的應用前景,而且對相關領域的發展也具有深遠意義。 大視場可視化系統由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使細節得到充分地展現。為了在曲面屏幕上正確的顯示圖像,需要在投影前實時地對圖像進行幾何校正和邊緣融合。而現場可編程門陣列(FPGA)則是用硬件處理實時圖像數據的理想選擇,基于FPGA的圖像處理技術是世界范圍內廣泛關注的研究領域。 本課題的主要工作就是設計一個以FPGA為核心的硬件系統,該系統可對高分辨率高刷新率(1024*768@60Hz)的視頻圖像實時地進行幾何校正和邊緣融合。 論文首先介紹了圖像處理的幾何原理,然后提出了基于FPGA的大視場實時圖像融合處理系統的設計方案和模塊功能劃分。系統分為算法與軟件設計,硬件電路設計和FPGA邏輯設計三個大的部分。本論文主要負責FPGA的邏輯設計。圍繞FPGA的邏輯設計,論文先介紹了系統涉及的關鍵技術,以及使用Verilog語言進行邏輯設計的基本原則。 論文重點對FPGA內部模塊設計進行了詳細的闡述。仲裁與控制模塊是頂模塊的主體部分,主要實現系統狀態機和時序控制;參數表模塊主要實現SDRAM存儲器的控制器接口,用于圖像處理時讀取參數信息。圖像處理模塊是整個系統的核心,通過調用FPGA內嵌的XtremeDSP模塊,高速地完成對圖像數據的乘累加運算。最后論文提出并實現了一種基于PicoBlaze核的12C總線接口用于配置FPGA外圍芯片。 經過對寄存器傳輸級VerilogHDL代碼的綜合和仿真,結果表明,本文所設計的系統可以應用在大視場可視化系統中完成對高分辨率高幀率圖像的實時處理。

    標簽: FPGA 實時圖像 處理系統

    上傳時間: 2013-05-19

    上傳用戶:戀天使569

  • 基于FPGA的邊界掃描控制器的設計

    隨著印制電路板功能的日益增強,結構日趨復雜,系統中各個功能單元之間的連線間距越來越細密,基于探針的電路系統測試方法已經很難滿足現在的測試需要。邊界掃描測試(BST)技術通過將邊界掃描寄存器單元安插在集成電路內部的每個引腳上,相當于設置了施加激勵和觀測響應的內建虛擬探頭,通過該技術可以大大的提高數字系統的可觀測性和可控性,降低測試難度。針對這種測試需求,本文給出了基于FPGA的邊界掃描控制器設計方法。    完整的邊界掃描測試系統主要由測試控制部分和目標器件構成,其中測試控制部分由測試圖形、數據的生成與分析及邊界掃描控制器兩部分構成。而邊界掃描控制器是整個系統的核心,它主要實現JTAG協議的自動轉換,產生符合IEEE標準的邊界掃描測試總線信號,而邊界掃描測試系統工作性能主要取決與邊界掃描控制器的工作效率。因此,設計一個能夠快速、準確的完成JTAG協議轉換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。    本文首先從邊界掃描技術的基本原理入手,分析邊界掃描測試的物理基礎、邊界掃描的測試指令及與可測性設計相關的標準,提出了邊界掃描控制器的總體設計方案。其次,采用模塊化設計思想、VHDL語言描述來完成要實現的邊界掃描控制器的硬件設計。然后,利用自頂向下的驗證方法,在對控制器內功能模塊進行基于Testbench驗證的基礎上,利用嵌入式系統的設計思想,將所設計的邊界掃描控制器集成到SOPC中,構成了基于SOPC的邊界掃描測試系統。并且對SOPC系統進行軟硬件協同仿真,實現對邊界掃描控制器的功能驗證后將其應用到實際的測試電路當中。最后,在基于SignalTapⅡ硬件調試的基礎上,軟硬件結合對整個系統可行性進行了測試。從測試結果看,達到了預期的設計目標,該邊界掃描控制器的設計方案是正確可行的。    本文設計的邊界掃描控制器具有自主知識產權,可以與其他處理器結合構成完整的邊界掃描測試系統,并且為SOPC系統提供了一個很有實用價值的組件,具有很明顯的現實意義。

    標簽: FPGA 邊界掃描 控制器

    上傳時間: 2013-07-20

    上傳用戶:hewenzhi

  • FPGA測試方法研究

    FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,FPGA的出現使得ASIC(Application Specific Integrated Circuits)產品的上市周期大大縮短,并且節省了大量的開發成本。目前FPGA的功能越來越強大,滿足了目前集成電路發展的新需求,但是其結構同益復雜,規模也越來越大,內部資源的種類也R益豐富,但同時也給測試帶來了困難,FPGA的發展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關盒布線資源的可測性設計,通過在FPGA內部加入一條移位寄存器鏈對開關盒進行配置編程,使得開關盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規模電路進行了驗證,取得了很好的結果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發的FPGA芯片FDP250K的邏輯資源進行了嚴格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結合SLICE內部兩個LC的連接關系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內部所有的邏輯單元,使得FPGA內部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達100%,測試配置由配套編程工具產生,測試取得了完滿的結果。

    標簽: FPGA 測試 方法研究

    上傳時間: 2013-06-29

    上傳用戶:Thuan

  • FPGA可配置端口電路的設計

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • AVR單片機GCC程序設計

    第一章 概述 1.1 AVR 單片機GCC 開發概述 1.2 一個簡單的例子 1.3 用MAKEFILE 管理項目 1.4 開發環境的配置 1.5 實驗板CA-M8 第二章 存儲器操作編程 2.1 AVR 單片機存儲器組織結構 2.2 I/O 寄存器操作 2.3 SRAM 內變量的使用 2.4 在程序中訪問FLASH 程序存儲器 2.5 EEPROM 數據存儲器操作 2.6 avr-gcc 段結構與再定位 2.7 外部RAM 存儲器操作 2.8 堆應用 第三章 GCC C 編譯器的使用 3.1 編譯基礎 3.2 生成靜態連接庫 第四章 AVR 功能模塊應用實驗 4.1 中斷服務程序 4.2 定時器/計數器應用 4.3 看門狗應用 4.4 UART 應用 4.5 PWM 功能編程 4.6 模擬比較器 4.7 A/D 轉換模塊編程 4.8 數碼管顯示程序設計 4.9 鍵盤程序設計 4.10 蜂鳴器控制 第五章 使用C 語言標準I/O 流調試程序 5.1 avr-libc 標準I/O 流描述 5.2 利用標準I/0 流調試程序 5.3 最小化的格式化的打印函數 第六章 CA-M8 上實現AT89S52 編程器的實現 6.1 編程原理 6.2 LuckyProg2004 概述 6.3 AT989S52 isp 功能簡介 6.4 下位機程序設計 第七章 硬件TWI 端口編程 7.1 TWI 模塊概述 7.2 主控模式操作實時時鐘DS1307 7.3 兩個Mega8 間的TWI 通信 第八章 BootLoader 功能應用 8.1 BootLoader 功能介紹 8.2 avr-libc 對BootLoader 的支持 8.3 BootLoader 應用實例 8.4 基于LuckyProg2004 的BootLoader 程序 第九章 匯編語言支持 9.1 C 代碼中內聯匯編程序 9.2 獨立的匯編語言支持 9.3 C 與匯編混合編程 第十章 C++語言支持

    標簽: AVR GCC 單片機 程序設計

    上傳時間: 2013-08-01

    上傳用戶:飛翔的胸毛

  • FPGA在數字信號處理中的應用與研究

    數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一.目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域.而數字信號處理算法的硬件實現一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術的發展,采用現場可編程門陣列FPGA進行數字信號處理得到了飛速發展,FPGA正在越來越多地代替ASIC和PDSP用作前端數字信號處理的運算.該文主要探討了基于FPGA數字信號處理的實現.首先詳細闡述了數字信號處理的理論基礎,重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風格做了一定的探討,介紹了硬件描述語言的開發環境MAXPLUSII.在此基礎上,該論文詳細闡述了數字集成系統的高層次設計方法,討論了數字系統設計層次的劃分和數字系統的自頂向下的設計方法,探討了數字集成系統的系統級設計和寄存器傳輸級設計,描述了數字集成系統的高層次綜合方法.最后該文描述了數字信號處理系統結構的實現方法,指出常見的高速、實時信號處理系統的四種結構;由于FFT算法在數字信號處理中占有重要的地位,所以該文提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖;重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度.

    標簽: FPGA 數字信號處理 中的應用

    上傳時間: 2013-05-23

    上傳用戶:Divine

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。    為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。    數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。    論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • 基于FPGA模型化設計的雷達信號

    隨著現場可編程門陣列(FPGA)在工業中的廣泛應用,使得基于FPGA數字信號處理的實現在雷達信號處理中有著重要地位。模型化設計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設計門檻,而且縮短了開發周期,提高了設計效率。這使得FPGA模型化設計成為了FPGA系統設計的發展趨勢。本文針對常見雷達信號處理模塊的FPGA模型化實現,在以下幾個方面展開研究:首先對基于FPGA的模型化設計方法進行了研究,給出了模型化設計方法的發展現狀和趨勢,并對本文中使用的模型化設計方法的軟件工具System Generator和AccelDSP進行了介紹。其次使用這兩種軟件工具對FIR濾波器進行了模型化設計并同RTL(寄存器傳輸級)設計方法進行對比,全面分析了模型化設計方法和RTL設計方法的優缺點。然后在簡明闡述雷達信號處理原理的基礎上,使用System Generator對數字下變頻(DDC)、脈沖壓縮、動目標顯示(MTI)及恒虛警(CFAR)處理等雷達信號處理模塊進行了自頂向下的模型化設計。在Simulink中進行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進行了RTL的時序仿真分析。關鍵詞:雷達信號處理 FPGA 模型化設計 System Generator AccelDSP

    標簽: FPGA 模型 雷達信號

    上傳時間: 2013-07-25

    上傳用戶:zhangsan123

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品婷婷午夜在线观看| 国产精品一二| 极品尤物久久久av免费看| 欧美va亚洲va国产综合| 99riav国产精品| 亚洲在线网站| 久久综合久久久久88| 老**午夜毛片一区二区三区| 欧美精品在线免费播放| 国产一区二区毛片| 亚洲电影专区| 亚洲欧美精品伊人久久| 午夜精品999| 欧美1区2区3区| 国产精品无人区| 亚洲国产精品久久久久久女王| 亚洲欧美中文日韩在线| 欧美另类在线观看| 亚洲国产合集| 麻豆精品在线视频| 激情亚洲网站| 午夜精品一区二区三区电影天堂| 欧美日韩亚洲视频| 亚洲人妖在线| 欧美精品导航| 亚洲国产综合91精品麻豆| 久久夜色精品国产噜噜av| 国产精品毛片高清在线完整版| 亚洲精品孕妇| 欧美另类亚洲| 日韩小视频在线观看| 欧美国产乱视频| 亚洲黄色性网站| 欧美在线网站| 狠狠爱综合网| 久久一二三国产| 在线精品观看| 牛人盗摄一区二区三区视频| 韩国女主播一区二区三区| 久久久福利视频| 国产亚洲欧洲997久久综合| 亚洲欧美日韩精品综合在线观看| 国产精品大片免费观看| 亚洲砖区区免费| 国产欧美日韩在线播放| 久久国产视频网| 狠狠88综合久久久久综合网| 久久久亚洲综合| 最新高清无码专区| 欧美婷婷久久| 欧美伊人久久久久久久久影院| 一区二区欧美在线观看| 欧美精品久久一区二区| 宅男噜噜噜66一区二区66| 国产女主播一区二区| 久久久久一本一区二区青青蜜月| 在线精品高清中文字幕| 欧美视频中文一区二区三区在线观看 | 一区二区三区黄色| 欧美午夜影院| 久久精品1区| 亚洲欧洲三级电影| 国产精品网红福利| 蜜臀久久久99精品久久久久久| 一区二区三区四区五区在线| 国产一区二区三区的电影| 欧美福利一区二区| 欧美一区2区三区4区公司二百| 在线观看欧美| 国产精品免费电影| 久久免费视频网| 亚洲美女电影在线| 国产一区视频网站| 欧美日韩日日夜夜| 久久亚洲春色中文字幕久久久| 亚洲精品综合在线| 国产一二精品视频| 欧美极品一区| 欧美一区二区福利在线| 99re成人精品视频| 在线观看91久久久久久| 欧美午夜精品久久久| 免费看亚洲片| 亚洲一区二区三区视频| 亚洲人线精品午夜| 国产一区二区日韩| 国产精品高潮久久| 美国成人毛片| 欧美色道久久88综合亚洲精品| 欧美在线一二三区| 亚洲欧美久久久| 一区二区欧美在线| 亚洲一区二区av电影| 亚洲毛片av| 亚洲麻豆视频| 亚洲三级免费观看| 国自产拍偷拍福利精品免费一| 国产精品国产福利国产秒拍| 欧美久久影院| 久久青草久久| 欧美在线观看一区二区| 日韩视频中文字幕| 一区二区三区精品视频在线观看| 黄色亚洲精品| 一区二区三区自拍| 国产一区二区看久久| 国产日韩视频| 国产亚洲精品久久久久久| 国产欧美日韩综合一区在线播放| 欧美久久久久久久久| 欧美国产精品久久| 欧美日韩国产探花| 欧美日韩中文精品| 国产精品日韩久久久| 欧美体内谢she精2性欧美| 欧美精品少妇一区二区三区| 91久久久国产精品| 亚洲天堂av在线免费| 国产一区二区主播在线| 国产亚洲欧美日韩日本| 国产精品一卡| 激情懂色av一区av二区av| 国产婷婷色一区二区三区四区| 国产精品久久久久毛片大屁完整版 | 亚洲精品国产精品国自产在线| 欧美日韩一区二区视频在线| 欧美 日韩 国产一区二区在线视频| 亚洲一区二区三区激情| 日韩亚洲不卡在线| 亚洲一区在线视频| 欧美亚洲色图校园春色| 久久精品国产免费观看| 久久精品91| 欧美成人性网| 欧美成人一区二区三区| 久久频这里精品99香蕉| 欧美国产日本在线| 欧美婷婷久久| 国产精品国产三级国产专区53 | 国产欧美高清| 国产精品一国产精品k频道56| 国产综合视频| av成人免费在线| 久久gogo国模啪啪人体图| 欧美成人精品三级在线观看| 欧美大片在线观看一区| 国产精品a久久久久久| 国产欧美日本在线| 亚洲婷婷综合色高清在线| 久久高清一区| 欧美大片免费观看在线观看网站推荐| 欧美日韩精品一区二区在线播放 | 亚洲尤物精选| 免费av成人在线| 欧美性猛交xxxx乱大交退制版| 国产在线国偷精品产拍免费yy| 一区二区三区产品免费精品久久75| 性欧美大战久久久久久久免费观看| 欧美成ee人免费视频| 国产老女人精品毛片久久| 日韩视频在线免费观看| 久久精品国产v日韩v亚洲 | 亚洲激情偷拍| 欧美一区二区三区成人 | 亚洲日本视频| 久久精品成人| 国产精品社区| 一本色道久久综合亚洲精品高清 | 国产又爽又黄的激情精品视频| av成人免费| 欧美电影电视剧在线观看| 国产一区二区中文| 午夜精品区一区二区三| 欧美日韩国产精品成人| 亚洲精品国久久99热| 久久伊人精品天天| 国内精品伊人久久久久av一坑 | 欧美日韩免费在线| 亚洲福利视频二区| 久色婷婷小香蕉久久| 国产亚洲亚洲| 久久精品国产77777蜜臀| 国产精品亚发布| 香蕉尹人综合在线观看| 国产精品一卡| 久久人人爽人人爽爽久久| 国产资源精品在线观看| 久久福利视频导航| 亚洲国产日韩欧美综合久久| 一区二区三区不卡视频在线观看 | 久久精品国产99国产精品澳门| 欧美系列亚洲系列| 日韩午夜免费| 欧美日韩一区二区三区视频| 日韩亚洲视频在线| 欧美日韩国产小视频在线观看| 正在播放亚洲一区| 国产精品久久久久久久久免费桃花 | 亚洲一区二区成人| 欧美午夜精品一区|