亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

發送到不服輸的吧

  • 基于FPGA的出租車計費器設計.rar

    本文介紹了一種采用單片FPGA 芯片進行出租車計費器的設計方法,主要闡述如何使用新興的EDA 器件取代傳統的電子設計方法,利用FPGA 的可編程性,簡潔而又多變的設計方法,縮短了研發周期,同時使出租車計費器體積更小功能更強大。本設計不僅實現了出租車計費器所需的一些基本功能,同時考慮到出租車行業的一些特殊性,更注重了把一些新的思路加入到設計中。主要包括采用了FPGA 芯片,使用VHDL 語言進行編程,使其具有了更強的移植性,更加利于產品升級;利用LCD 液晶顯示取代了傳統的LED顯示,使其在顯示時更靈活多變,可以按需要改變顯示內容而不拘泥于硬件; 靈活的計價標準設定使得油價波動等成本因數和出租車價格聯動成為可能; 同時也增加了統計功能、密碼設定、超速警報、路橋費等新的功能使得本設計更加具有實用價值。

    標簽: FPGA 出租車計費器

    上傳時間: 2013-05-25

    上傳用戶:wyc199288

  • 基于FPGA的通用加擾算法(CSA)的設計和實現.rar

    隨著數字視頻廣播的發展,觀眾將會面對越來越多綜合或專門頻道的選擇,欣賞到更高品質,更多服務的節目。而廣播業者則要為這些節目的版權購買,制作而承受更高的成本,單純的廣告收入已經不夠。要求對用戶收取一定的收視費用,而另一方面,調查也顯示用戶是愿意預付一定費用以獲得更好服務的。條件接受系統(Conditional Access system)就是為了商業目的而對某些廣播服務實施接入控制,決定一個數字接受設備能否將特定的廣播節目展現給最終用戶的系統。CA技術要求既能使用戶自由選擇收看節目又能保護廣播業者的利益,確算只有已支付了或即將支付費用的用戶才能收看到所選的電視節目。在數字電視領域中,CA系統無疑將成為發展新服務的必需條件。但是在不同的運營商可能會使用不同的CA系統,在不同的CA系統之間進行互操作所必需共同遵守的最基本條件是:通用的加擾算法。每個用戶接收設備中應集成相應的解擾模塊。在我國國家標準--數字電視條件接收系統GY/Z 175-2001的附錄H中有詳細的描述。 FPGA是英文Field Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。可以說,FPGA芯片是小批量系統提高系統集成度、可靠性的最佳選擇之一。 首先本文簡要介紹CA系統的目的和組成,FPGA的結構和原理,優勢。然后介紹了利用FPGA來實現CA系統主要組成部分即加擾的原理和步驟,分析算法,劃分邏輯結構,軟件仿真,劃分硬件模塊,硬件性能分析,驗證平臺構建,硬件實現等。 然后對以上各個部分做詳細的闡述。同時為了指導FPGA設計,給出了FPGA的結構和原理與FPGA設計的基本原則、設計的基本技巧、設計的基本流程; 最后給出了該加擾系統的測試與驗證方法以及驗證和測試結果。

    標簽: FPGA CSA 算法

    上傳時間: 2013-06-22

    上傳用戶:chongchong2016

  • 基于FPGA的多路脈沖時序控制電路設計與實現.rar

    在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產物的探測系統如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調高精度延遲、可調脈沖寬度及占空比等。論文討論了FPGA芯片結構及開發流程,著重討論了較高頻率脈沖電路的可編程實現方法,以及如何利用VHDL語言實現硬件電路軟件化設計的技巧與方法,給出了整個系統設計的原理與實現。討論了高精密電源的PWM技術原理及實現,并由此設計了FPGA所需電源系統。給出了配置電路設計、數據通信及接口電路的實現。開發了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調,調節步長為5ns。

    標簽: FPGA 多路 脈沖

    上傳時間: 2013-06-15

    上傳用戶:ZJX5201314

  • MCS51系列單片機在工程數據采集中的應用

    MCS51系列單片機在工程數據采集中的應用:隨著現代科學技術的發展,單片機已深入應用到社會發展的各個領域,如家電制造業、工程數據采集、智能儀表等。因而各芯片制造廠商紛紛推出不同系列的單片機,以滿足不同

    標簽: MCS 51 單片機 中的應用

    上傳時間: 2013-08-06

    上傳用戶:zhf1234

  • 基于FPGA/CPLD實現的FFT算法與仿真分析

    可編程邏輯器件FPGA(現場可編程門陣列)和CPLD(復雜可編程邏輯器件)越來越多的應用于數字信號處理領域,與傳統的ASIC(專用集成電路)和DSP(數字信號處理器)相比,基于FPGA和CPLD實現的數字信號處理系統具有更高的實時性和可嵌入性,能夠方便地實現系統的集成與功能擴展。 FFT的硬件結構主要包括蝶形處理器、存儲單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內引入流水線結構,提高了FFT的運算速度。同時,流水線寄存器能夠寄存蝶形運算中的公共項,這樣在設計蝶形處理器時只用到了一個乘法器和兩個加法器,降低了硬件電路的復雜度。 為了進一步提高FFT的運算速度,本文在深入研究各種乘法器算法的基礎上,為蝶形處理器設計了一個并行乘法器。在實現該乘法器時,本文采用改進的布斯算法,用以減少部分積的個數。同時,使用華萊士樹結構和4-2壓縮器對部分積并行相加。 本文以32點復數FFT為例進行設計與邏輯綜合。通過設計相應的存儲單元,地址生成單元和控制單元完成FFT電路。電路的仿真結果與軟件計算結果相符,證明了本文所提出的算法的正確性。 另外,本文還對設計結果提出了進一步的改進方案,在乘法器內加入一級流水線寄存器,使FFT的速度能夠提高到當前速度的兩倍,這在實時性要求較高的場合具有極高的實用價值。

    標簽: FPGA CPLD FFT 算法

    上傳時間: 2013-07-18

    上傳用戶:wpt

  • 采用FPGA實現基于ATCA架構的2.5Gbps串行背板接口

    當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。

    標簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 基于FPGA的高速IPSec協議實現技術研究

    隨著國際互聯網絡的迅猛發展,網絡應用的不斷豐富,Intenret已經從最初以學術交流為目的而演變為商業行為,網絡安全性需求日益增加,高速網絡安全保密成為關注的焦點,在安全得到保障的情況下,為了滿足網速無限制的追求,高速網絡硬件加密設備也必將成為需求熱點。另一方面,IPSec協議被廣泛的應用于防火墻和安全網關中,但對IPSec協議的處理會大大增加網關的負載,成為千兆網實現的瓶頸。本文便是針對上述現狀,研究基于高性能FPGA實現千兆IPSec協議的設計技術。 目前,國外IPSec協議實現已經芯片化,達到幾千兆的速率,但是國內產品多以軟件實現,速度難以提高。本文采用的基于FPGA的IPSec技術方案,采用硬件實現隧道模式下的IPSec協議,為IP分組及其上層協議數據提供機密性、數據完整性驗證以及數據源驗證等安全服務。在以VPN為實施方案的基礎上,構建了以KDIPSec為設備原型以IPSec協議為出發點的千兆網絡系統環境模型,從硬件體系結構到各個模塊的劃分以及各個模塊實現的功能這幾個方面描述了KDIPSec實現技術,最后描述了一些關鍵模塊的FPGA設計和和仿真。所有處理模塊均在Xilinx公司的FPGA芯片中實現,處理速率超過1Gb/s。

    標簽: IPSec FPGA 協議 實現技術

    上傳時間: 2013-07-03

    上傳用戶:wfl_yy

  • 基于ARMLinux的電力諧波檢測算法實現

    諧波帶來的影響已經嚴重危及到電力系統的安全、經濟、穩定運行。解決諧波污染的關鍵在于精確實時地確定諧波的成分、幅值和相位等因素。而今普通工業控制計算機已越來越不能滿足系統運行的高效性、高實時性、高穩定運行性和高可靠性等要求,給諧波的測量帶來誤差,因而開發新一代基于ARM平臺和嵌入式Linux系統的電力諧波檢測裝置來滿足這些要求顯得很重要。 同時,友好的圖形界面也已經成為人們普遍關注的一個熱點問題。電力諧波檢測裝置的圖形用戶系統更是存在著進程獨立、網絡通信能力、跨平臺等特殊需求。在眾多的圖形用戶界面軟件中,因QT/Embedded具有跨平臺、面向對象、能設計精美的人機界面等優點,系統便選取QT/Embedded作為支撐平臺,并解決了QT/Embedded跨平臺移植和中文化等問題。 因頻譜泄露和柵欄效應以及系統基本頻率的波動,普通的FFT算法不能準確測量諧波和間諧波成份。為了提高測量精度,本文先用頻域插值法確定系統的基本頻率,以及插值多項式方法重構時域采樣信號,接下來用FFT計算整數次諧波成份,以及頻域插值方法計算間諧波成份。 系統選用長沙科瑞捷機電有限公司提供的基于ARM處理器的SAM7430模塊,在此基礎上開發諧波檢測軟件,包括數據采集、FFT分析以及界面顯示程序。經初步調試系統工作穩定可靠,具有一定的實用參考價值。

    標簽: ARMLinux 電力諧波 檢測算法

    上傳時間: 2013-08-02

    上傳用戶:lijinchuan

  • 基于ARMLinux的嵌入式教學實驗平臺構建

    國內大部分普通高校實驗室的嵌入式實驗教學系統基本上是基于8位CPU的單片機,這些系統的技術已經十分成熟且實驗內容大多停留在單一的驗證性實驗,因此只能提供基礎知識的教學而不能涵蓋基礎、綜合、創新三個層次,也不能培養出市場對嵌入式系統需求的學生。而建立以ARM為內核的嵌入式處理器和嵌入式Linux操作系統相結合的實驗教學體系及實驗內容,能使學生在軟、硬件知識結合上和能力上有新的提高。 ARM是當前全球領先的16/32位RISC微處理器內核,現在大多數功能強大的嵌入式處理器都是基于ARM內核構建的,如本課題中教學實驗平臺硬件部分以IntelXscale處理器PXA270為核心,軟件部分以Linux操作系統為核心進行開發,教學實驗平臺是基于嵌入式Linux操作系統,高速的網絡型硬件平臺功能強大、復雜,起點高,適合于各高校的教學和實驗,以及各種嵌入式系統的課題和科研項目。 構建教學實驗平臺的主要工作是完成硬件的設計、實現及操作系統移植。本論文主要在闡述嵌入式概念和主要開發技術、方法的基礎上,對PXA270硬件平臺和嵌入式Linux操作系統軟件平臺作了相關介紹;詳細講述了移植Linux到硬件平臺的過程,實現ARM—Linux嵌入式系統軟硬件的結合,并在該教學實驗平臺上設計了如觸摸屏控制實驗、USB設備實驗與數字視頻接口等實驗。

    標簽: ARMLinux 嵌入式 教學實驗

    上傳時間: 2013-07-04

    上傳用戶:yyq123456789

  • 基于ARMLinux平臺的嵌入式信息管理系統的研究與實現

    隨著經濟的發展,生活節奏的加快以及信息技術的進步,人們越來越多的借助高性能的移動手持設備來完成日常工作,目前手持設備處理性能有了很大的提高,其所能處理的數據量也越來越大,傳統的文件系統管理數據方式已經越來越滿足不了需求,嵌入式數據庫就隨之誕生,為手持設備提供專業的數據管理。嵌入式數據庫的輕量級、被軟件產品包含、無需人工數據庫管理等特點使其適合被應用于各類嵌入式系統及手持設備中。使用嵌入式數據庫與使用文件系統進行客戶端數據管理相比更加靈活方便、可以高效地實時更新客戶端本地數據。使用數據庫完成大量數據的存儲和管理,同圖形界面軟件結合構成嵌入式系統應用開發的支撐系統。 SQLite數據庫作為一種開源的嵌入式數據庫,具有體積小,速度快,存儲量大,API使用方便等諸多的優點,目前已經成為被廣泛應用的嵌入式數據庫之一。同樣的,嵌入式圖形界面MINIGUI的開源版本也具有體積小,控件比較豐富,編程難度不高等優點,受到廣大嵌入式開發者的喜愛。 本文的主要任務是將MINIGUI和SQLite進行有針對的裁剪或添加部分功能后移植到開發板上,然后將圖形界面和數據庫相結合在arm—linux平臺上建立一個具有基本功能的嵌入式信息管理系統。首先分析了系統所使用的硬件平臺并研究了軟件環境的搭建過程,包括移植Bootloader、移植linux內核、建立NFS網絡文件系統進行程序調試,然后分別給出了嵌入式圖形界面MINIGUI和嵌入式數據庫SQLite移植到開發板的過程和它們各自的開發技術,最后詳細研究了如何在MINIGUI中連接SQLite數據庫,從而將二者結合起來編程以實現本系統并給出了系統在開發過程中所遇到的關鍵問題的解決方案,包括屏幕旋轉及校正、設計軟鍵盤進行屏幕輸入、利用SQLite存儲圖片文件。從而證明了當前條件下在嵌入式系統中實現一個比較簡單的信息管理系統是完全可行的。最后討論了該領域存在的一些問題和今后需要進一步研究的課題。

    標簽: ARMLinux 嵌入式 信息管理系統

    上傳時間: 2013-07-10

    上傳用戶:visit8888

主站蜘蛛池模板: 客服| 瑞昌市| 高台县| 淳化县| 安图县| 淮滨县| 连城县| 陆良县| 论坛| 临漳县| 泸西县| 衢州市| 遵义县| 无锡市| 益阳市| 洪洞县| 龙海市| 平武县| 丘北县| 班戈县| 古交市| 永宁县| 赤城县| 靖西县| 政和县| 应用必备| 麻栗坡县| 绥阳县| 荥经县| 芜湖县| 金昌市| 林州市| 庄河市| 城口县| 调兵山市| 广宗县| 安新县| 安丘市| 鱼台县| 泸州市| 长沙市|