亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

節(jié)約成本

  • 基于FPGA的JPEG實時圖像編解碼系統(tǒng)

    JPEG是聯(lián)合圖像專家組(Joint Picture Expert Group)的英文縮寫,是國際標準化組織(ISO)和CCITT聯(lián)合制定的靜態(tài)圖像壓縮編碼標準。JPEG的基于DCT變換有損壓縮具有高壓縮比特點,被廣泛應用在數(shù)據(jù)量極大的多媒體以及帶寬資源寶貴的網(wǎng)絡程序中。 動態(tài)圖像的JPEG編解碼處理要求圖像恢復質(zhì)量高、實時性強,本課題就是針對這兩個方面的要求展開的研究。該系統(tǒng)由圖像編碼服務器端和圖像解碼客戶端組成。其中,服務器端實時采集攝像頭傳送的動態(tài)圖像,進行JPEG編碼,通過網(wǎng)絡傳送碼流到客戶端;客戶端接收碼流,經(jīng)過JPEG解碼,恢復出原始圖像送VGA顯示。設計結(jié)果完全達到了實時性的要求。 本文從系統(tǒng)實現(xiàn)的角度出發(fā),首先分析了系統(tǒng)開發(fā)平臺,介紹FPGA的結(jié)構(gòu)特點以及它的設計流程和指導原則;然后從JPEG圖像壓縮技術發(fā)展的歷程出發(fā),分析JPEG標準實現(xiàn)高壓縮比高質(zhì)量圖像處理的原理;針對FPGA在算法實現(xiàn)上的特點,以及JPEG算法處理的原理,按照編碼和解碼順序,研究設計了基于改進的DA算法的FDCT和IDCT變換,以及按發(fā)生頻率進行優(yōu)化的霍夫曼查找表結(jié)構(gòu),并且從系統(tǒng)整體上對JPEG編解碼進行簡化,以提高系統(tǒng)的處理性能。最后,通過分析Nios嵌入式微處理器可定制特性,根據(jù)SOPC Builder中Avalon總線的要求,把圖像采集,JPEG圖像壓縮和網(wǎng)絡傳輸轉(zhuǎn)變成用戶自定義模塊,在SOPC Builder下把用戶自定義模塊添加到系統(tǒng)中,由Nios嵌入式軟核的控制下運行,在FPGA芯片上實現(xiàn)整個JPEG實時圖像編解碼系統(tǒng)(soc)。 在FPGA上實現(xiàn)硬件模塊化的JPEG算法,具有造價低功耗低,性能穩(wěn)定,圖像恢復后質(zhì)量高等優(yōu)點,適用于精度要求高且需要對圖像進行逐幀處理的遠程微小目標識別和跟蹤系統(tǒng)中以及廣電系統(tǒng)中前期的非線性編輯工作以及數(shù)字電影的動畫特技制作,對降低成本和提高圖像處理速度兩方面都有非常重大的現(xiàn)實意義。通過在FPGA上實現(xiàn)JPEG編解碼,進一步探索FPGA在數(shù)字圖像處理上的優(yōu)勢所在,深入了解進行此類硬件模塊設計的技術特點,是本課題的重要學術意義所在。

    標簽: FPGA JPEG 實時圖像 編解碼

    上傳時間: 2013-04-24

    上傳用戶:shangdafreya

  • 基于FPGA的PCI總線接口橋接邏輯

    隨著信息技術的發(fā)展,數(shù)字信號的采集與處理在科學研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應用,這些應用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設計了內(nèi)部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現(xiàn)其功能,因此設備驅(qū)動程序的設計是一個重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動模式的組成、開發(fā)設備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實際硬件的設備驅(qū)動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數(shù)據(jù)采集卡進行了整體方案的設計。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實現(xiàn)。

    標簽: FPGA PCI 總線接口 橋接

    上傳時間: 2013-05-22

    上傳用戶:彭玖華

  • 基于FPGA的SDRAM控制器設計及應用

    在國家重大科學工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲器作為數(shù)據(jù)緩沖存儲。同步動態(tài)隨機存儲器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強等優(yōu)勢成為最佳選擇。但是SDRAM卻具有復雜的時序,為了降低成本,所以采用目前很為流行的EDA技術,選擇可編程邏輯器件中廣泛使用的現(xiàn)場可編程門陣列FPGA,使用硬件描述語言VHDL,遵循先進的自頂向下的設計思想實現(xiàn)對SDRAM控制器的設計。 論文引言部分簡單介紹了CSR控制系統(tǒng),指出論文的課題來源與實際意義。第二章首先介紹了存儲器的概況與性能指標,其次較為詳細介紹了動態(tài)存儲器DRAM的基本時序,最后對同步動態(tài)隨機存儲器SDRAM進行詳盡論述,包括性能、特點、結(jié)構(gòu)以及最為重要的一些操作和時序。第三、四章分別論述本課題的SDRAM控制器硬件與軟件設計,重點介紹了具體芯片與FPGA設計技術。第五章為該SDRAM控制器在CsR控制系統(tǒng)中的一個經(jīng)典應用,即同步事例處理器。最后對FPGA技術進行總結(jié)與展望。 本論文完整論述了控制器的設計原理和具體實現(xiàn)。從測試的結(jié)果來看,本控制器無論從結(jié)構(gòu)上,還是軟硬件上設計均滿足了工程實際要求。

    標簽: SDRAM FPGA 制器設計

    上傳時間: 2013-07-11

    上傳用戶:hasan2015

  • 基于FPGA的電梯群控系統(tǒng)的分析與設計

    電梯群控系統(tǒng)是一種控制三臺或以上電梯的控制系統(tǒng),旨在提高對電梯乘客的服務質(zhì)量并減少成本,如:電梯的功耗。目前大多數(shù)的電梯群控系統(tǒng)采用的是“大廳呼叫指派”的方法來指派電梯去響應乘客的呼梯。在這種方法中,電梯群控系統(tǒng)將根據(jù)目前建筑內(nèi)的客流量來選擇最合適的電梯。在充分研究了當前普遍應用的電梯群控算法后,本文提出了一種基于模糊算法的電梯群控算法,該算法可根據(jù)不同的客流量模式對整個建筑中的電梯群進行派梯策略的調(diào)整,并在此基礎上,加入了經(jīng)驗調(diào)整參數(shù),使該算法增加了記憶調(diào)整功能。 本文在Matlab上對改進的算法進行了相關建模驗證。驗證結(jié)果表明,相比只是應用類似模糊算法的電梯群控算法,本算法對于客流量模式相對穩(wěn)定的大型寫字樓等對群控系統(tǒng)要求比較嚴格的樓宇更為適用,即擁有更好的應用前景。 本文還對所提出的算法在工程上采用FPGA進行應用做了一定的研究。在用C程序建立該算法的基礎上采用了在Xilinx VirtexII Pro開發(fā)板上運行MicroBlaze軟IP核的方法對該算法進行了調(diào)試并運行成功。得到的運行結(jié)果與用Matlab驗證的結(jié)果一致。證明了該算法在工程上的可應用性。

    標簽: FPGA 電梯群控系統(tǒng)

    上傳時間: 2013-07-02

    上傳用戶:壞壞的華仔

  • 基于FPGA的多功能測試儀的開發(fā)

    測試儀廣泛應用于國民經(jīng)濟和國防建設的各個領域,是科研和生產(chǎn)不可或缺的重要裝備之一。其工作原理是由信號發(fā)生裝置向被測對象發(fā)送激勵信號,同時由信號采集與處理裝置通過傳感器采集被測對象的響應信號,并送到上位機進行數(shù)據(jù)分析和處理。本文研究采用靈活的現(xiàn)場可編程邏輯陣列FPGA為核心,協(xié)調(diào)整個儀器的運轉(zhuǎn),并采用先進的USB總線技術,將信號發(fā)生、信號采集與處理有機地集成為一體的多功能測試儀。 本文的第一章介紹了測試儀及其研究應用現(xiàn)狀,根據(jù)儀器的成本、便攜性和通用性要求不斷提高的發(fā)展趨勢,提出了本課題的研究任務和關鍵技術; 第二章從硬件和軟件兩個方面討論了測試儀的總體設計方案,并且分別詳述了電源模塊、USB模塊、FPGA模塊、DSP模塊、A/D模塊、D/A模塊這六個功能模塊的硬件設計; 第三章討論了USB模塊相關的軟件設計,其中包含USB固件設計、驅(qū)動程序設計和客戶應用程序設計三個方面的內(nèi)容,詳細論述了各部分軟件的架構(gòu)和主要功能模塊的實現(xiàn)。 第四章討論了主控器FPGA的設計,是本文的核心部分。先從總體上介紹了FPGA的設計方案,然后從MCU模塊、信號采集模塊、信號發(fā)生模塊三部分具體描述了其實現(xiàn)方式。軟件設計上采用了模塊化的設計思想,使得結(jié)構(gòu)清晰,可讀性強,易于進一步開發(fā);并且靈活的使用了有限狀態(tài)機,大大提高了程序的穩(wěn)定性和運行效率。 第五章介紹了DSP模塊的設計,討論了波形生成的原理及實現(xiàn),并提出了與FPGA接口的方式。 第六章詳細描述了實驗的步驟和結(jié)果,分別從單通道采樣和多通道采樣兩方面實驗,驗證了儀器的性能和設計的可行性。

    標簽: FPGA 多功能 測試儀

    上傳時間: 2013-06-25

    上傳用戶:moqi

  • 基于FPGA的嵌入式圖像采集卡的研究

    圖像采集和處理技術在機器視覺和圖像分析等諸多領域應用十分廣泛,大部分情況下,采集卡只需將前端相機捕獲的圖像信息正確地傳回計算機即可。但是在要求較高的應用場合需要采集卡能準確控制外部光源和相機,完成圖像采集,預處理,數(shù)據(jù)傳輸。只有這樣,用戶才可以根據(jù)不同的興趣和需求對特定的某些圖像進行采集、傳輸以及處理,以達到某種分析目的。 本文根據(jù)國家985二期項目“三維粒子圖像測速系統(tǒng)”的圖像采集與處理需要,設計開發(fā)了一款以FPGA為核心控制芯片的嵌入式圖像采集卡。采集卡以FPGA為邏輯和算法實現(xiàn)的核心器件,不僅實現(xiàn)了傳統(tǒng)意義上的圖像采集,而且實現(xiàn)了CCD相機控制和激光器同步曝光功能,打破了以往單純靠增加硬件設備實現(xiàn)同步控制的方法,簡化了系統(tǒng)硬件結(jié)構(gòu)并節(jié)約系統(tǒng)成本。此外,在系統(tǒng)中嵌入了圖像增強算法和采用PCI接口與計算機連接滿足了高速采集的要求。同時,采用市場上廣泛應用的Camera Link作為采集卡的圖像輸入接口,提高了系統(tǒng)的通用性、傳輸速率和抗干擾能力,簡化圖像獲取設備和模擬攝像頭之間需要視頻解碼等連接。具有嵌入式處理功能,光源同步和相機控制的采集卡將使機器視覺系統(tǒng),圖像測速等諸多領域的圖像采集應用變得更為便捷。 論文首先對圖像采集卡系統(tǒng)的組成、整體方案和可行性進行了論證。然后給出了圖像采集卡的硬件設計。在此部分結(jié)合整體設計方案,討論芯片的選型問題。根據(jù)所選芯片的本身特點,分模塊地對圖像采集卡的硬件設計原理進行了詳細的闡述。接下來是圖像采集卡的軟件設計部分。用VHDL和原理圖結(jié)合的方法對FPGA進行編程,實現(xiàn)了圖像采集系統(tǒng)的各個功能模塊。根據(jù)圖像采集系統(tǒng)的要求用DriverWorks軟件設計了圖像采集卡的WDM底層驅(qū)動程序和上層應用程序。最后是用FPGA實現(xiàn)了帶修改參數(shù)的硬件嵌入式圖像處理算法——圖像增強。論文中使用QUARTUS軟件嵌入的邏輯分析儀SignalTap對FPGA設計的模塊進行了硬件調(diào)試,給出了調(diào)試的時序圖和調(diào)試結(jié)果,經(jīng)測試分析該采集卡滿足“三維粒子圖像測速系統(tǒng)”的要求,達到了預期目標。

    標簽: FPGA 嵌入式 圖像采集卡

    上傳時間: 2013-04-24

    上傳用戶:cazjing

  • 基于超聲波傳感器的測距系統(tǒng)設計

    超聲波傳感器 本設計主要是基于AT89S51芯片為核心的超聲波測距儀,并有超聲波處理模塊CX20106A、CD4069組成的超聲波發(fā)射電路、數(shù)碼管顯示等器件組成,包括單片機系統(tǒng)、超聲波發(fā)射電路、超聲波接收電路、單片機復位電路、LED顯示電路。主要實現(xiàn)超聲波測距并指示功能。依據(jù)實際的測量精度要求還可以添加溫度補償電路。本系統(tǒng)成本低廉,功能實用。

    標簽: 超聲波傳感器 測距系統(tǒng)

    上傳時間: 2013-07-04

    上傳用戶:heminhao

  • 中興通訊 信號完整性

    在中、大規(guī)模電子系統(tǒng)的設計中,系統(tǒng)地綜合運用信號完整性技術可以 帶來很多好處,如縮短研發(fā)周期、降低產(chǎn)品成本、降低研發(fā)成本、提高產(chǎn)品性能 、提高產(chǎn)品可靠性。 數(shù)字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設 計工程師需要通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干 擾能力精確分配給各種噪聲,經(jīng)過精心設計和權(quán)衡,控制總噪聲不超過電路的抗 干擾能力,保證產(chǎn)品性能的可靠實現(xiàn)。

    標簽: 中興通訊 信號完整性

    上傳時間: 2013-05-18

    上傳用戶:crazykook

  • Xilinx_ISE_7_1i.rar

    ISE 7.1i獨特的集成度、高速度以及易用性可以幫助設計人員解決所面臨的最緊迫的一些挑戰(zhàn)。新版工具集成了主要功耗分析、分層設計、仿真和調(diào)試等功能,還支持目前應用越來越多的基于Linux的設計環(huán)境。工具中還包括了針對在所有性能領域全球都最快的FPGA - Virtex-4系列的新速度文件。 與競爭解決方案相比,ISE 7.1i的邏輯構(gòu)造性能優(yōu)勢高達70%,同時在DSP、嵌入式處理和連接功能方面也遙遙領先。設計人員可在設計中充分享受這些優(yōu)勢。ISE 7.1i中還包括了對新推出的全球成本最低的FPGA產(chǎn)品--

    標簽: Xilinx_ISE

    上傳時間: 2013-07-14

    上傳用戶:dianxin61

  • MCS-51單片機實現(xiàn)的功率因數(shù)表

    熱穩(wěn)定性好,工作電壓動態(tài)范圍寬,成本低的多用戶功率因數(shù)表,可在相同電壓下測量 16個支路的功率因數(shù), 并可隨時動態(tài)升級單片機的數(shù)據(jù)處理程序。本文介紹了這樣的多用戶功率因數(shù)表的設計方案。

    標簽: MCS 51 單片機 功率因數(shù)

    上傳時間: 2013-06-13

    上傳用戶:a6697238

主站蜘蛛池模板: 普安县| 兴城市| 钦州市| 嵊州市| 新邵县| 墨竹工卡县| 太仓市| 阜城县| 合作市| 滕州市| 太仓市| 即墨市| 漳浦县| 安泽县| 蕲春县| 如皋市| 天祝| 安义县| 兰溪市| 灌南县| 宜城市| 厦门市| 安陆市| 铅山县| 化德县| 定日县| 麟游县| 繁昌县| 莱阳市| 夏邑县| 花莲县| 松潘县| 新宁县| 安吉县| 禄劝| 筠连县| 囊谦县| 井研县| 南丰县| 闻喜县| 涟水县|