亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

融合算法

  • 指紋識別認(rèn)證算法硬件實現(xiàn)

    指紋識別作為生物特征識別的一種,在身份識別上有著其他手段不可比擬的優(yōu)越性:人的指紋具有唯一性和穩(wěn)定性;隨著指紋傳感器性能的提高和價格的降低.指紋的采集相對容易;指紋識別算法已經(jīng)比較成熟

    標(biāo)簽: 指紋識別 算法 硬件實現(xiàn)

    上傳時間: 2013-07-28

    上傳用戶:chongcongying

  • 基于FPGA的中頻數(shù)字化若干關(guān)鍵算法

    軟件無線電技術(shù)自20世紀(jì)90年代提出以后,在許多通信系統(tǒng)中得到了廣泛應(yīng)用。本文研究了一種軟件無線電數(shù)字通信系統(tǒng)方案的設(shè)計,并著重研究了其中中頻處理單元的設(shè)計和實現(xiàn)。針對實際應(yīng)用,本文提出了一個基于FPGA和DSP的軟件無線電中頻/基帶數(shù)字化處理系統(tǒng)的設(shè)計方案。該系統(tǒng)的特點是所有的中頻信號處理算法全部由軟件實現(xiàn),它主要包括高速A/D、超大規(guī)模FPGA芯片、高速DSP芯片和外部存儲器等,其中超大規(guī)模FPGA芯片和高速的DSP芯片是系統(tǒng)的核心。DSP芯片采用的是TI公司的C6416,F(xiàn)PGA芯片采用的是Xilinx公司的XC2V2000FG676,既兼顧速度和靈活性,又具有較強(qiáng)的通用性。 本文根據(jù)“基于FPGA的中頻數(shù)字化處理平臺的建立及若干關(guān)鍵算法的實現(xiàn)”研究課題,主要完成了軟件無線電通信系統(tǒng)中頻數(shù)字化若干關(guān)鍵算法實現(xiàn)的任務(wù),具體包括通用數(shù)字中頻板的設(shè)計、中頻板上FPGA和DSP、D/A的接口設(shè)計、各種數(shù)字通信關(guān)鍵技術(shù)(數(shù)字上/下變頻、調(diào)制解調(diào)、信道編譯碼、交織解交織等)的FPGA實現(xiàn)。本文研究的系統(tǒng)分別在Matlab、ISE、Modelsim、Visual DSP++、ChipScope Pro等軟件中進(jìn)行了仿真和驗證,并已交付使用。結(jié)果表明,本文提出的方案正確可行,達(dá)到了預(yù)定要求。本文的工作對其它軟件無線電系統(tǒng)的實現(xiàn)也具有較大的參考價值。

    標(biāo)簽: FPGA 中頻數(shù)字化 關(guān)鍵算法

    上傳時間: 2013-04-24

    上傳用戶:thinode

  • 交織與解交織的算法研究及FPGA實現(xiàn)

    本文主要研究了數(shù)字聲音廣播系統(tǒng)(DAB)內(nèi)交織器與解交織器的算法及硬件實現(xiàn)方法。時間交織器與解交織器的硬件實現(xiàn)可以有幾種實現(xiàn)方案,本文對其性能進(jìn)行了分析比較,選擇了一種工程中實用的設(shè)計方案進(jìn)行設(shè)計,并將設(shè)計結(jié)果以FPGA設(shè)計驗證。時間解交織器的交織速度、電路面積、占用內(nèi)存、是設(shè)計中主要因素,文中采用了單口SRAM實現(xiàn),減少了對存儲器的使用,利用lC設(shè)計的優(yōu)化設(shè)計方法來改善電路的面積。硬件實現(xiàn)是采用工業(yè)EDA標(biāo)準(zhǔn)Top-to-Down設(shè)計思想來設(shè)計時間解交織,使用verilogHDL硬件描述語言來描述解交織器,用Cadence Nc-verilog進(jìn)行仿真,Debussy進(jìn)行debug,在Altera公司的FPGA開發(fā)板上進(jìn)行測試,然后用ASIC實現(xiàn)。測試結(jié)果證明:時間解交織器的輸出正確,實現(xiàn)速度較快,占用面積較小。

    標(biāo)簽: FPGA 算法研究

    上傳時間: 2013-04-24

    上傳用戶:梧桐

  • 連續(xù)相位調(diào)制研究及其解調(diào)算法

    本文主要研究了近年來發(fā)展很快的一種高效的調(diào)制技術(shù)——連續(xù)相位調(diào)制(CPM)。與其它調(diào)制技術(shù)相比,它具有較高的帶寬和功率利用率,這也令它在通信資源日益緊張的今天得到了越來越多的關(guān)注。CPM信號包含大量的信號形式,它們的共同特點是信號包絡(luò)恒定、相位連續(xù),尤其適合于無線通信。 本文首先介紹了CPM信號的一般表達(dá)式及其功率譜密度公式,在此基礎(chǔ)上對CPM信號特性做了分析研究,并對其功率譜密度進(jìn)行了計算機(jī)仿真,分析得出了CPM信號各調(diào)制參數(shù)的取值對其譜特性的影響;然后對CPM信號的各種解調(diào)方法進(jìn)行了深入研究,對不同方法的解調(diào)性能作了仿真,通過比較分析得出解調(diào)性能、調(diào)制參數(shù)與系統(tǒng)實現(xiàn)復(fù)雜度之間相互制約的關(guān)系;最后,在前面分析研究的基礎(chǔ)上,完成了一個實際通信系統(tǒng)中信號檢測算法的。FPGA實現(xiàn)。

    標(biāo)簽: 相位調(diào)制 解調(diào)算法

    上傳時間: 2013-05-29

    上傳用戶:baiom

  • 自適應(yīng)濾波器算法設(shè)計及其FPGA實現(xiàn)

    自適應(yīng)濾波器是智能天線技術(shù)中核心部分-自適應(yīng)波束成形器的關(guān)鍵技術(shù),算法的高效穩(wěn)定性及硬件時鐘速率的快慢是判斷波束成形器性能優(yōu)劣的主要標(biāo)準(zhǔn)。 首先選取工程領(lǐng)域最常用的自適應(yīng)橫向LMS濾波算法作為研究對象,提出了利用最小均方誤差意義下自適應(yīng)濾波器的輸出信號與主通道噪聲信號的等效關(guān)系,得到濾波器最佳自適應(yīng)參數(shù)的方法。并分析了在平穩(wěn)和非平穩(wěn)環(huán)境噪聲下,濾波器的收斂速度、權(quán)系數(shù)穩(wěn)定性、跟蹤輸入信號的能力和信噪比的改善等特性。 在分析梯度自適應(yīng)格型算法的基礎(chǔ)上,提出利用最佳反射系數(shù)的收斂性和穩(wěn)定性,得到了梯度自適應(yīng)格型濾波器的定步長改進(jìn)方法;并以改進(jìn)的梯度自適應(yīng)格型和線性組合器組成梯度自適應(yīng)格型聯(lián)合處理算法,在同樣環(huán)境噪聲下,相比自適應(yīng)橫向LMS算法,其各項性能指標(biāo)都得到了極大地改善,而且有利于節(jié)省硬件資源。 設(shè)計了自適應(yīng)橫向LMS濾波器和梯度自適應(yīng)格型聯(lián)合處理濾波器的電路模型,并用馳豫超前技術(shù)對兩類濾波器進(jìn)行了流水線優(yōu)化。利用Altera公司的CycloneⅡ系列EP2C5T144C6芯片和多種EDA工具,完成了濾波器的FPGA硬件設(shè)計與仿真實現(xiàn)。并以FPGA實現(xiàn)的3節(jié)梯度自適應(yīng)格型聯(lián)合處理器為核心,設(shè)計了一種TD-SCDMA系統(tǒng)的自適應(yīng)波束成形器,分析表明可以很好地利用系統(tǒng)提供的參考信號對下行波束進(jìn)行自適應(yīng)成形。

    標(biāo)簽: FPGA 自適應(yīng)濾波器 算法設(shè)計

    上傳時間: 2013-07-16

    上傳用戶:xyipie

  • FPGA裝箱和劃分算法研究

    隨著集成電路的設(shè)計規(guī)模越來越大,F(xiàn)PGA為了滿足這種設(shè)計需求,其規(guī)模也越做越大,傳統(tǒng)平面結(jié)構(gòu)的FPGA無法滿足實際設(shè)計需求。首先是硬件設(shè)計上的很難控制,其次就是計算機(jī)軟件面臨很大挑戰(zhàn),所有復(fù)雜問題全部集中到布局布線(P&R)這一步,而實際軟件處理過程中,P&R所占的時間比例是相當(dāng)大的。為了緩解這種軟件和硬件的設(shè)計壓力,多層次化結(jié)構(gòu)的FPGA得以采用。所謂層次化就是可配置邏輯單元內(nèi)部包含多個邏輯單元(相對于傳統(tǒng)的單一邏輯單元),并且內(nèi)部的邏輯單元之間共享連線資源,這種結(jié)構(gòu)有利于減少芯片面積和提高布通率。與此同時,F(xiàn)PGA的EDA設(shè)計流程也多了一步,那就是在工藝映射和布局之間增加了基本邏輯單元的裝箱步驟,該步驟既可以認(rèn)為是工藝映射的后處理,也可認(rèn)為是布局和布線模塊的預(yù)處理,這一步不僅需要考慮打包,還要考慮布線資源的問題。裝箱作為連接軟件前端和后端之間的橋梁,該步驟對FPGA的性能影響是相當(dāng)大的。 本文通過研究和分析影響芯片步通率的各種因素,提出新的FPGA裝箱算法,可以同時減少裝箱后可配置邏輯單元(CLB)外部的線網(wǎng)數(shù)和外部使用的引腳數(shù),從而達(dá)到減少布線所需的通道數(shù)。該算法和以前的算法相比較,無論從面積,還是通道數(shù)方面都有一定的改進(jìn)。算法的時間復(fù)雜度仍然是線性的。與此同時本文還對FPGA的可配置邏輯單元內(nèi)部連線資源做了分析,如何設(shè)計可配置邏輯單元內(nèi)部的連線資源來達(dá)到即減少面積又保證芯片的步通率,同時還可以提高運行速度。 另外,本文還提出將電路分解成為多塊,分別下載到各個芯片的解決方案。以解決FPGA由于容量限制,而無法實現(xiàn)某些特定電路原型驗證。該算法綜合考慮影響多塊芯片性能的各個因數(shù),采用較好的目標(biāo)函數(shù)來達(dá)到較優(yōu)結(jié)果。

    標(biāo)簽: FPGA 劃分算法

    上傳時間: 2013-04-24

    上傳用戶:zhaoq123

  • 基于FPGA的PID控制器研究與實現(xiàn)

    基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實現(xiàn)PID軟算法的微處理器因為強(qiáng)干擾或其他原因而出現(xiàn)故障,會引起輸出值的大幅度變化或停止響應(yīng)。而FPGA的應(yīng)用可以從本質(zhì)上解決這個問題。因此,利用FPGA開發(fā)技術(shù),實現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應(yīng)用意義。 首先分析FPGA的內(nèi)部結(jié)構(gòu)特點,總結(jié)FPGA設(shè)計技術(shù)及開發(fā)流程,指出實現(xiàn)結(jié)構(gòu)優(yōu)化設(shè)計,降低設(shè)計難度,是擴(kuò)展設(shè)計功能、提高芯片性能和產(chǎn)品性價比的關(guān)鍵。控制系統(tǒng)由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機(jī)接口。其中控制器部分為系統(tǒng)的關(guān)鍵部件。在分析FPGA設(shè)計結(jié)構(gòu)類型和特點的基礎(chǔ)上,提出一種基于FPGA改進(jìn)型并行結(jié)構(gòu)的PID溫度控制器設(shè)計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補(bǔ)碼的加法器代替減法器設(shè)計,增加整數(shù)運算結(jié)果的位擴(kuò)展處理,進(jìn)行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應(yīng)用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設(shè)計實現(xiàn)了PID控制器,用Modelsim仿真驗證了設(shè)計結(jié)果的正確性,用Synplify Pro進(jìn)行電路綜合,在Quaitus Ⅱ軟件中實現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設(shè)計完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關(guān)外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構(gòu)建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結(jié)果表明,達(dá)到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實現(xiàn)PID控制器的設(shè)計難度提供了有效的方法。

    標(biāo)簽: FPGA PID 控制器

    上傳時間: 2013-05-24

    上傳用戶:gyq

  • 改進(jìn)的圖像自嵌入水印算法及其MATLAB實現(xiàn)

    提出通過對分塊圖像的DCT 系數(shù)進(jìn)行動態(tài)范圍壓縮來改進(jìn)傳統(tǒng)的基于DCT 變換的圖像自嵌入水印算法,并結(jié)合灰度變換函數(shù)與JPEG 標(biāo)準(zhǔn)量化表重新設(shè)計了DCT 系數(shù)碼長分配表,大幅度提升了量化過程保留的圖

    標(biāo)簽: MATLAB 圖像 水印算法

    上傳時間: 2013-07-28

    上傳用戶:小鵬

  • 藍(lán)牙跳頻技術(shù)研究及其改進(jìn)算法

    本文研究了藍(lán)牙的跳頻算法,結(jié)合SystemView和Matlab兩種軟件,對其跳頻內(nèi)核進(jìn)行仿真和分析。同時,對一種特別用于藍(lán)牙的跳頻改進(jìn)方案——鏈路狀態(tài)歷史紀(jì)錄表的方法進(jìn)行研究。關(guān)鍵字: 藍(lán)牙

    標(biāo)簽: 藍(lán)牙 技術(shù)研究 改進(jìn)算法 跳頻

    上傳時間: 2013-07-06

    上傳用戶:小草123

  • 圖像處理算法研究及硬件設(shè)計

    隨著圖像分辨率的越來越高,軟件實現(xiàn)的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發(fā)展使得硬件實現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內(nèi)外的一個熱門領(lǐng)域。 本文在FPGA平臺上,用Verilog HDL實現(xiàn)了一個研究圖像處理算法的可重復(fù)配置的硬件模塊架構(gòu),架構(gòu)包括PC機(jī)預(yù)處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負(fù)責(zé)具體算法的實現(xiàn),根據(jù)不同的圖像處理算法可以獨立實現(xiàn)。架構(gòu)為計算模塊實現(xiàn)了一個可添加、移出接口,不同的算法設(shè)計只要符合該接口就可以方便的加入到模塊架構(gòu)中來進(jìn)行調(diào)試和運行。 在硬件架構(gòu)的基礎(chǔ)上本文實現(xiàn)了排序濾波,中值濾波,卷積運算及高斯濾波,形態(tài)學(xué)算子運算等經(jīng)典的圖像處理算法。討論了FPGA的圖像處理算法的設(shè)計方法及優(yōu)化策略,通過性能分析,F(xiàn)PGA實現(xiàn)圖像處理在時間上比軟件處理有了很大的提高;通過結(jié)果的比較,發(fā)現(xiàn)FPGA的處理結(jié)果達(dá)到了軟件處理幾乎同等的效果水平。最后本文在實現(xiàn)較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進(jìn),提高了算法的可用性,同時為進(jìn)一步的研究提供了更加便利的平臺。 整個設(shè)計都是在ISE8.2和ModelSim第三方仿真軟件環(huán)境下開發(fā)的,在xilinx的Spartan-3E XC3S500E硬件平臺上實現(xiàn)。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結(jié)合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實現(xiàn)FPGA為核心處理芯片的實時圖像處理系統(tǒng)有著積極的作用。

    標(biāo)簽: 圖像處理 算法研究 硬件設(shè)計

    上傳時間: 2013-05-30

    上傳用戶:水瓶kmoon5

主站蜘蛛池模板: 陆良县| 昌平区| 杂多县| 高淳县| 瑞安市| 中卫市| 安国市| 合阳县| 阿瓦提县| 建平县| 颍上县| 南木林县| 兰州市| 旬阳县| 穆棱市| 呼玛县| 金堂县| 道真| 剑阁县| 宁河县| 万年县| 大渡口区| 登封市| 上饶县| 普陀区| 海淀区| 内乡县| 赤城县| 治多县| 桂平市| 阳信县| 应用必备| 湟源县| 凭祥市| 军事| 万年县| 揭东县| 河津市| 东城区| 专栏| 石棉县|