采用等精度測頻原理的頻率計程序與仿真:4位顯示的等精度頻率計。
標簽: 等精度測頻 程序 頻率計
上傳時間: 2013-04-24
上傳用戶:xianglee
異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設計的異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸。該結構利用了GRAY變換的特點,使得整個系統可靠性高和抗干擾能力強,系統可以工作在讀寫時鐘頻率漂移達到正負300PPM的惡劣環境。并且由于采用了模塊化結構,使得系統具有良好的可擴充性。
標簽: FIFO GRAY RAM 適配
上傳時間: 2013-08-08
上傳用戶:13817753084
采用Altera公司的CycloneII芯片EP2C8的一些程序代碼。
標簽: CycloneII Altera EP2C8 芯片
上傳用戶:defghi010
采用vhdl語言實現正弦波形的生成。主要使用的dds技術。
標簽: vhdl dds 語言 正弦
上傳時間: 2013-08-09
上傳用戶:aeiouetla
基于VHDL語言的一個FFT快速傅里葉變換程序。采用4蝶形算法
標簽: VHDL FFT 語言 快速傅里葉變換
上傳時間: 2013-08-10
上傳用戶:qlpqlq
采用FPGA 實現π/ 4 DQPSK調制器--\r\n北 方 交 通 大 學 學 報
標簽: DQPSK FPGA 調制器
上傳時間: 2013-08-11
上傳用戶:stampede
采用FPGA通過BT_656接口實現傳輸4路視頻流的方法
標簽: FPGA 656 BT 接口
上傳時間: 2013-08-12
上傳用戶:壞壞的華仔
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現多路HDLC電路
標簽: Altera FPGA HDLC plus
上傳時間: 2013-08-16
上傳用戶:ommshaggar
實現8通道模擬/數字轉換和數字/模擬轉換的例子,采用ISA總線控制邏輯.
標簽: ISA 模擬 數字轉換 數字
上傳時間: 2013-08-19
上傳用戶:talenthn
基于cpld的pwm控制設計\r\n采用vhdl.verilog語言設計\r\n對大家比較有用
標簽: verilog cpld vhdl pwm
上傳時間: 2013-08-20
上傳用戶:sk5201314
蟲蟲下載站版權所有 京ICP備2021023401號-1