本文:采用了FPGA方法來模擬高動態(Global Position System GPS)信號源中的C/A碼產生器。C/A碼在GPS中實現分址、衛星信號粗捕和精碼(P碼)引導捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實現電路生成,采用MODELSIM、SYNPLIFY工具分別進行仿真和綜合。
標簽: FPGA GPS 模擬 動態
上傳時間: 2013-08-31
上傳用戶:pwcsoft
Butterworth函數的高階低通濾波器的有源設計
標簽: Butterworth 函數 低通濾波器 有源
上傳時間: 2013-11-20
上傳用戶:旗魚旗魚
共源共柵級放大器可提供較高的輸出阻抗和減少米勒效應,在放大器領域有很多的應用。本文提出一種COMS工藝下簡單的高擺幅共源共柵偏置電路,且能應用于任意電流密度。根據飽和電壓和共源共柵級電流密度的定義,本文提出器件寬長比與輸出電壓擺幅的關系,并設計一種高擺幅的共源共柵級偏置電路。
標簽: CMOS 工藝 共源共柵 偏置電路
上傳時間: 2013-10-08
上傳用戶:debuchangshi
種高精度數控直流電流源的設計與實現
標簽: 高精度 數控直流 電流源
上傳時間: 2013-10-12
上傳用戶:時代電子小智
基于LabVIEW的高精度電流源設計與實現
標簽: LabVIEW 高精度 電流源設計
上傳時間: 2013-11-11
上傳用戶:cuiyashuo
基于SMIC0.35 μm的CMOS工藝,設計了一種高電源抑制比,同時可在全工藝角下的得到低溫漂的帶隙基準電路。首先采用一個具有高電源抑制比的基準電壓,通過電壓放大器放大得到穩定的電壓,以提供給帶隙核心電路作為供電電源,從而提高了電源抑制比。另外,將電路中的關鍵電阻設置為可調電阻,從而可以改變正溫度電壓的系數,以適應不同工藝下負溫度系數的變化,最終得到在全工藝角下低溫漂的基準電壓。Cadence virtuoso仿真表明:在27 ℃下,10 Hz時電源抑制比(PSRR)-109 dB,10 kHz時(PSRR)達到-64 dB;在4 V電源電壓下,在-40~80 ℃范圍內的不同工藝角下,溫度系數均可達到5.6×10-6 V/℃以下。
標簽: CMOS 高電源抑制 工藝 基準電壓源
上傳時間: 2014-12-03
上傳用戶:88mao
0-50V高精度可程控直流精密電壓源
標簽: 50 高精度 程控 直流
上傳時間: 2013-11-22
上傳用戶:jackandlee
在傳統正溫度系數電流基礎上,增加兩種不同材料的電阻以實現帶隙基準的二階溫度補償,采用具有反饋偏置的折疊共源共柵運算放大器,使得所設計的帶隙基準電路,具有較高的精度和溫度穩定性。
標簽: 高精度 帶隙基準源
上傳時間: 2013-10-18
上傳用戶:604759954
超低漏失線性穩壓器的技術關鍵,是基準源模塊的設計,在對雙極型LDO穩壓器進行分析的基礎上,提出了對其關鍵模塊基準電壓源進行高精度的設計的方案。
標簽: LDO 穩壓器 電壓基準源 分
上傳時間: 2013-12-07
上傳用戶:guojin_0704
摘要:采用共源共柵運算放大器作為驅動,設計了一種高電源抑制比和低溫度系數的帶隙基準電壓源電路,并在TSMC0.18Um CMOS工藝下,采用HSPICE進行了仿真.仿真結果表明:在-25耀115益溫度范圍內電路的溫漂系數為9.69伊10-6/益,電源抑制比達到-100dB,電源電壓在2.5耀4.5V之間時輸出電壓Vref的擺動為0.2mV,是一種有效的基準電壓實現方法.關鍵詞:帶隙基準電壓源;電源抑制比;溫度系數
標簽: 高電源抑制 帶隙基準 電壓源
上傳時間: 2013-11-19
上傳用戶:王成林。
蟲蟲下載站版權所有 京ICP備2021023401號-1