亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA-CPLD

  • Altera FPGA CPLD設(shè)計高級篇電子書籍

    AlteraFPGACPLD設(shè)計高級篇電子書籍

    標(biāo)簽: Altera FPGA CPLD 電子

    上傳時間: 2013-08-14

    上傳用戶:哇哇哇哇哇

  • FPGACPLD數(shù)字電路設(shè)計經(jīng)驗

    FPGA CPLD已成為業(yè)界焦點,這篇經(jīng)驗總結(jié)出自高人之手

    標(biāo)簽: FPGACPLD 數(shù)字電路 設(shè)計經(jīng)驗

    上傳時間: 2013-11-24

    上傳用戶:liangrb

  • VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計

    FPGA/CPLD學(xué)習(xí)資料

    標(biāo)簽: VHDL 硬件描述語言 數(shù)字邏輯 電路設(shè)計

    上傳時間: 2014-12-28

    上傳用戶:zhaiye

  • 基于Altera FPGA CPLD的電子系統(tǒng)設(shè)計及工程實踐

    講解到位,工程例子很全,適合下載學(xué)習(xí)。

    標(biāo)簽: Altera FPGA CPLD 電子系統(tǒng)設(shè)計

    上傳時間: 2013-10-29

    上傳用戶:Pzj

  • FPGA/CPLD與USB技術(shù)的無損圖像采集卡

    介紹了外置式USB無損圖像采集卡的設(shè)計和實現(xiàn)方案,它用于特殊場合的圖像處理及其相關(guān)領(lǐng)域。針對圖像傳輸?shù)奶攸c,結(jié)合FPCA/CPLD和USB技術(shù),給出了硬件實現(xiàn)框圖,同時給出了PPGA/CPLD內(nèi)部時序控制圖和USB程序流程圖,結(jié)合框圖和部分程序源代碼,具體講述了課題中遇到的難點和相應(yīng)的解決方案。

    標(biāo)簽: FPGA CPLD USB 圖像采集卡

    上傳時間: 2013-10-29

    上傳用戶:qw12

  • ARM,DSP,FPGA的區(qū)別:詳細(xì)介紹了ARM

    ARM,DSP,FPGA的區(qū)別:詳細(xì)介紹了ARM,DSP,F(xiàn)PGA/CPLD的異同。

    標(biāo)簽: ARM FPGA DSP 詳細(xì)介紹

    上傳時間: 2014-01-26

    上傳用戶:aig85

  • fpga cpldXILINXCPLD-JTAG fpga cpldXILINXCPLD-JTAG

    \fpga cpld\XILINXCPLD-JTAG \fpga cpld\XILINXCPLD-JTAG

    標(biāo)簽: cpldXILINXCPLD-JTAG fpga

    上傳時間: 2013-12-24

    上傳用戶:netwolf

  • Verilog HDl語言實現(xiàn)CPLD-EPC240與電腦的串口通訊QUARTUS邏輯工程源碼

    Verilog HDl語言實現(xiàn)CPLD-EPC240與電腦的串口通訊QUARTUS邏輯工程源碼 //本模塊的功能是驗證實現(xiàn)和PC機進(jìn)行基本的串口通信的功能。需要在//PC機上安裝一個串口調(diào)試工具來驗證程序的功能。//程序?qū)崿F(xiàn)了一個收發(fā)一幀10個bit(即無奇偶校驗位)的串口控//制器,10個bit是1位起始位,8個數(shù)據(jù)位,1個結(jié)束//位。串口的波特律由程序中定義的div_par參數(shù)決定,更改該參數(shù)可以實//現(xiàn)相應(yīng)的波特率。程序當(dāng)前設(shè)定的div_par 的值是0x145,對應(yīng)的波特率是//9600。用一個8倍波特率的時鐘將發(fā)送或接受每一位bit的周期時間//劃分為8個時隙以使通信同步.//程序的工作過程是:串口處于全雙工工作狀態(tài),按動key1,F(xiàn)PGA/CPLD向PC發(fā)送“21 EDA"//字符串(串口調(diào)試工具設(shè)成按ASCII碼接受方式);PC可隨時向FPGA/CPLD發(fā)送0-F的十六進(jìn)制

    標(biāo)簽: verilog hdl cpld 串口通訊 quartus

    上傳時間: 2022-02-18

    上傳用戶:

  • Quartus II的FPGA CPLD開發(fā)

    1Quartus II軟件的安裝2Quartus II軟件的使用、開發(fā)板的使用本章將通過3個完整的例子,一步一步的手把手的方式完成設(shè)計,完成這3個設(shè)計,并得到正確的結(jié)果,將會快速、有效的掌握在Altera Quartusll軟件環(huán)境下進(jìn)行FPGA設(shè)計與開發(fā)的方法、流程,并熟悉開發(fā)板的使用。2.1原理圖方式設(shè)計3-8譯碼器一、設(shè)計目的1、通過設(shè)計一個3-8譯碼器,掌握祝組合邏輯電路設(shè)計的方法。2、初步了解Quartusll采用原理圖方式進(jìn)行設(shè)計的流程。3、初步掌握FPGA開發(fā)的流程以及基本的設(shè)計方法、基本的仿真分析方法。二、設(shè)計原理三、設(shè)計內(nèi)容四、設(shè)計步驟1、建立工程文件1)雙擊桌面上的Quartus II的圖標(biāo)運行此軟件。

    標(biāo)簽: fpga cpld

    上傳時間: 2022-07-18

    上傳用戶:

  • uart_verilog.zip

    這是UART的verilog源代碼,對FPGA/CPLD及IC設(shè)計開發(fā)者極具參考價值。

    標(biāo)簽: uart_verilog zip

    上傳時間: 2013-07-23

    上傳用戶:ccclll

主站蜘蛛池模板: 化州市| 泰顺县| 嘉善县| 开平市| 衡阳县| 宜城市| 德阳市| 台北市| 武强县| 普格县| 辽阳市| 铁岭市| 绥德县| 霸州市| 朝阳县| 肇州县| 古田县| 荆门市| 太仆寺旗| 吉木乃县| 沁源县| 会同县| 普定县| 邹平县| 武鸣县| 吉林市| 台南县| 桦川县| 根河市| 香河县| 石楼县| 家居| 台山市| 泽普县| 天峻县| 德庆县| 青浦区| 淳安县| 兴义市| 铜川市| 五莲县|