亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Multiple-Output

  • 基于FPGA設計的字符VGA LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明

    基于FPGA設計的字符VGA  LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明,通過字符轉換工具將字符轉換為 8 進制 mif 文件存放到單端口的 ROM IP 核中,再從ROM 中把轉換后的數據讀取出來顯示到 VGA 上,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_hs;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .hs                    (video_hs                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .pclk                  (video_clk                  ), .i_hs                  (video_hs                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_hs                  (osd_hs                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    標簽: fpga vga lcd

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的sdram讀寫測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明 DR

    基于FPGA設計的sdram讀寫測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,DRAM選用海力士公司的 HY57V2562 型號,容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數據寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號都是時鐘信號。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,output[1:0]                  led,output                       sdram_clk,     //sdram clockoutput                       sdram_cke,     //sdram clock enableoutput                       sdram_cs_n,    //sdram chip selectoutput                       sdram_we_n,    //sdram write enableoutput                       sdram_cas_n,   //sdram column address strobeoutput                       sdram_ras_n,   //sdram row address strobeoutput[1:0]                  sdram_dqm,     //sdram data enable output[1:0]                  sdram_ba,      //sdram bank addressoutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    標簽: fpga sdram verilog quartus

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的vga顯示測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明 FPGA

    基于FPGA設計的vga顯示測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r  = video_r[7:3]; //discard low bit dataassign vga_out_g  = video_g[7:2]; //discard low bit dataassign vga_out_b  = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule

    標簽: fpga vga顯示 verilog quartus

    上傳時間: 2021-12-19

    上傳用戶:kingwide

  • MIPI DSI to eDP converter

    Texas instruments MIPI DSI to eDP converter. Input supports 2 channel, 4 lanes each, up to 1.5GBit/s. Total input bandwidth is 12Gbit/s. Output eDP 1.4 1,2 or 4 lanes up to 5.4Gbit/s. output up to 4096x2304 60fps. 

    標簽: mipi dsi

    上傳時間: 2021-12-22

    上傳用戶:

  • 高通(Qualcomm)藍牙芯片QCC5151_硬件設計詳細指導書(官方內部培訓手冊)

    高通(Qualcomm)藍牙芯片QCC5151_硬件設計詳細指導書(官方內部培訓手冊)共52頁其內容是針對硬件設計、部分重要元器件選擇(ESD,Filter)及走線注意事項的詳細說明。2 Power management 2.1 SMPS 2.1.1 Components specification 2.1.2 Input power supply selection 2.1.3 Minimize SMPS EMI emissions 2.1.4 Internal LDOs and digital core decoupling 2.1.5 Powering external components 2.2 Charger 2.2.1 Charger connections.2.2.2 General charger operation2.2.3 Temperature measurement during charging 2.3 SYS_CTRL 3 Bluetooth radio3.1 RF PSU component choice 3.2 RF band-pass filter3.3 Layout (天線 走線的注意事項)4 Audio4.1 Audio bypass capacitors 4.2 Earphone speaker output4.3 Line/Mic input 4.4 Headphone output optimizition5 LED pads 5.1 LED driver 5.2 Digital/Button input 5.3 Analog input5.4 Disabled 6 Reset pin (Reset#)7 QSPIinterface 8 USB interfaces 8.1 USB device port8.1.1 USB connections8.1.2 Layout notes8.1.3 USB charger detection

    標簽: qualcomm 藍牙芯片 qcc5151

    上傳時間: 2022-01-24

    上傳用戶:XuVshu

  • ADS8329 Verilog fpga 驅動源碼 2.7V 至 5.5V 16 位 1MSPS 串

    ADS8329 Verilog fpga 驅動源碼,2.7V 至 5.5V 16 位 1MSPS 串行模數轉換器 ADC芯片ADS8329數據采集的verilog代碼,已經用在工程中,可以做為你的設計參考。( input clock,  input timer_clk_r, input reset,  output reg sample_over,  output reg ad_convn,  input ad_eocn,  output reg ad_csn,  output reg ad_clk,  input ad_dout,  output reg ad_din,  output reg [15:0] ad_data_lock);reg [15:0] ad_data_old;reg [15:0] ad_data_new;  reg [19:0] ad_data_temp; reg [15:0] ad_data;reg [4:0]  ad_data_cnt;reg [4:0]  ad_spi_cnt; reg [5:0]  time_dly_cnt;   parameter [3:0] state_mac_IDLE = 0,                state_mac_0 = 1,                state_mac_1 = 2,                state_mac_2 = 3,                state_mac_3 = 4,                state_mac_4 = 5,                state_mac_5 = 6,                state_mac_6 = 7,     state_mac_7 = 8,                state_mac_8 = 9,                state_mac_9 = 10,     state_mac_10 = 11,                state_mac_11 = 12,                state_mac_12 = 13,     state_mac_13 = 14,                state_mac_14 = 15; reg [3:0] state_curr;reg [3:0] state_next;

    標簽: ads8329 verilog fpga 驅動

    上傳時間: 2022-01-30

    上傳用戶:1208020161

  • FPGA Verilog HDL設計溫度傳感器ds18b20溫度讀取并通過lcd1620和數碼管顯示

    FPGA Verilog HDL設計溫度傳感器ds18b20溫度讀取并通過lcd1620和8位LED數碼管顯示的QUARTUS II 12.0工程文件,包括完整的設計文件.V源碼,可以做為你的學習及設計參考。module ds18b20lcd1602display ( Clk, Rst,      DQ,   //18B20數據端口 Txd,  //串口發送端口 LCD_Data, //lcd LCD_RS, LCD_RW, LCD_En, SMData, //數碼管段碼 SMCom   //數碼管位碼 );input Rst,Clk;output Txd,LCD_RS,LCD_En,LCD_RW;inout DQ;output[7:0] LCD_Data;output[7:0] SMData;output[3:0] SMCom;wire DataReady;//測溫完成信號wire [15:0] MeasureResult;//DS18B20測溫結果reg  [15:0] Temperature;//產生LCD的位碼和段碼LCD1602Display Gen_LCD(.resetin(Rst),.clkin(Clk),.Data16bIn(Temperature),.lcd_data(LCD_Data),.lcd_rs(LCD_RS),.lcd_rw(LCD_RW),.lcd_e(LCD_En)/*,.SMCom(SMCom)*/);//DS18B20測溫和發送  DS18B20 TmpMeasureAndTx(.Rst(Rst),.Clk(Clk),.DQ(DQ),.Txd(Txd),.FinishFlag(DataReady),.Data16b(MeasureResult));//產生數碼管的位碼和段碼SMDisplay Gen_SM(.Rst(Rst),.

    標簽: fpga verilog hdl 溫度傳感器 ds18b20 lcd1620 數碼顯示

    上傳時間: 2022-01-30

    上傳用戶:

  • AD8605/AD8606/AD8608 運算放大器DataSheet

    Precision, Low Noise, CMOS, Rail-to-Rail, Input/Output Operational Amplifiers Data Sheet AD8605/AD8606/AD8608The AD8605, AD8606, and AD86081 are single, dual, and quad rail-to-rail input and output, single-supply amplifiers. They feature very low offset voltage, low input voltage and current noise, and wide signal bandwidth. They use the Analog Devices, Inc. patented DigiTrim? trimming technique, which achieves

    標簽: 運算放大器

    上傳時間: 2022-02-02

    上傳用戶:

  • spi 通信的master部分使用的verilog語言實現

    spi 通信的master部分使用的verilog語言實現,可以做為你的設計參考。module spi_master(rstb,clk,mlb,start,tdat,cdiv,din, ss,sck,dout,done,rdata);    input rstb,clk,mlb,start;    input [7:0] tdat;  //transmit data    input [1:0] cdiv;  //clock divider input din; output reg ss;  output reg sck;  output reg dout;     output reg done; output reg [7:0] rdata; //received dataparameter idle=2'b00; parameter send=2'b10; parameter finish=2'b11; reg [1:0] cur,nxt; reg [7:0] treg,rreg; reg [3:0] nbit; reg [4:0] mid,cnt; reg shift,clr;

    標簽: spi 通信 master verilog

    上傳時間: 2022-02-03

    上傳用戶:

  • verilog實現I2C通信的slave模塊源碼狀態機設位計可做I2C接口的仿真模型

    verilog實現I2C通信的slave模塊源碼狀態機設位計可做I2C接口的仿真模型//`timescale 1ns/1psmodule I2C_slv (input [6:0] slv_id,input       RESET,input       scl_i,      //I2C clkinput       sda_i,      //I2C data ininput [7:0] I2C_RDDATA,////////////////////////output reg       sda_o,     //I2C data outoutput reg       reg_w,     //reg write enable pulse (1T of scl_i)output reg [7:0] I2C_ADDR,output reg [7:0] I2C_DATA);  parameter ST_ADDR    = 4'd0;  parameter ST_ACK     = 4'd1;  parameter ST_WDATA1  = 4'd2;  parameter ST_WACK1   = 4'd3;  parameter ST_WDATA2  = 4'd4;  parameter ST_WACK2   = 4'd5;  parameter ST_WDATA3  = 4'd6;  parameter ST_WACK3   = 4'd7;  parameter ST_RDATA1  = 4'd8;  parameter ST_RACK1   = 4'd9;  parameter ST_IDLE    = 4'd15;//---------------------------------------------------------------------------// Signal Declaration//---------------------------------------------------------------------------  reg        i2c_start_n, i2c_stop_n;  //wire       RESET_scl;  wire       i2c_stp_n, i2c_RESET;  reg [3:0]  i2c_cs, i2c_ns;  reg [3:0]  cnt_bit;  reg [7:0]  d_vec;  reg        i2c_rd, i2c_ack;  reg [7:0]  I2C_RDDATA_latch;

    標簽: verilog i2c 通信 slave

    上傳時間: 2022-02-03

    上傳用戶:

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产亚洲精品成人av久久ww| 久久亚洲精品中文字幕冲田杏梨| 最新日韩欧美| 欧美专区中文字幕| 国产欧美视频一区二区三区| 久久成人一区| 亚洲成人资源| 欧美日韩精品二区| 亚洲欧美日本伦理| 国产一区视频观看| 免费在线看一区| 99综合视频| 国产日韩欧美亚洲一区| 久久免费少妇高潮久久精品99| 亚洲成人中文| 欧美婷婷久久| 久久久噜噜噜久久久| 91久久在线播放| 国产精品三上| 久久综合一区| av成人福利| 国产一区二区三区丝袜 | 国内精品久久久久久| 久久精品国产精品| 亚洲第一偷拍| 欧美日韩在线电影| 欧美中文字幕| 最新国产乱人伦偷精品免费网站| 欧美 日韩 国产一区二区在线视频| 一区二区欧美精品| 国产日韩欧美制服另类| 久久亚洲图片| 日韩视频一区二区在线观看 | 日韩视频在线一区二区| 欧美精品首页| 亚洲一区二区三区在线观看视频 | 久久久精品国产免费观看同学| 国产视频一区二区三区在线观看| 久久精品国产综合精品| 亚洲国产欧美一区二区三区同亚洲| 欧美黄色影院| 亚洲欧美成人| 亚洲国产高潮在线观看| 欧美色图首页| 欧美在线看片a免费观看| 亚洲国产精品久久人人爱蜜臀 | 一区二区三区**美女毛片| 国产精品视频一区二区三区| 久久久亚洲高清| 中文精品99久久国产香蕉| 国产精品欧美激情| 久久全球大尺度高清视频| 极品av少妇一区二区| 欧美大片专区| 欧美一二区视频| 亚洲美女啪啪| 在线观看成人av| 欧美日韩高清不卡| 校园春色综合网| 亚洲国产精品传媒在线观看| 国产日产精品一区二区三区四区的观看方式 | 国产综合网站| 欧美三级在线视频| 久久综合五月天婷婷伊人| 99pao成人国产永久免费视频| 国产精品视频免费在线观看| 欧美成人激情在线| 久久久www成人免费毛片麻豆| 一区二区精品在线观看| 黄色欧美日韩| 狠狠干狠狠久久| 国产美女精品视频免费观看| 欧美日本精品| 欧美国产精品一区| 久久久噜噜噜久噜久久| 午夜精品网站| 亚洲一区二区动漫| 亚洲视频一区二区| 一区二区91| 日韩午夜激情av| 日韩亚洲一区二区| 亚洲人成人一区二区三区| 一区免费在线| 精品不卡一区| 国产综合视频| 在线观看一区视频| 在线观看亚洲精品视频| 国产有码一区二区| 一区二区在线免费观看| 很黄很黄激情成人| 激情一区二区| 亚洲丁香婷深爱综合| 在线观看三级视频欧美| 亚洲国产精品一区制服丝袜| 亚洲精品1区2区| 亚洲国产裸拍裸体视频在线观看乱了中文 | 国产香蕉久久精品综合网| 国产精品色网| 国产一区二区三区无遮挡| 国产自产精品| 狠狠爱综合网| 亚洲欧洲美洲综合色网| 日韩一级大片在线| 一区二区高清在线观看| 亚洲午夜91| 欧美一区二区在线看| 久久九九免费视频| 老司机午夜精品视频| 免费成人小视频| 欧美色道久久88综合亚洲精品| 欧美色中文字幕| 好吊日精品视频| 日韩一区二区福利| 欧美在线观看天堂一区二区三区| 鲁大师成人一区二区三区| 欧美日本国产一区| 国产精品一区二区视频| 精品不卡视频| 在线亚洲一区| 美国十次成人| 国产精品久久久久久久久久久久| 国产精品资源| 亚洲人体一区| 欧美一区二区福利在线| 久久精品免费播放| 麻豆精品精品国产自在97香蕉| 久久激情一区| 欧美激情亚洲一区| 国产噜噜噜噜噜久久久久久久久| 亚洲国产精品久久久久秋霞蜜臀| 亚洲性视频h| 欧美a一区二区| 国产伪娘ts一区| 亚洲天堂免费观看| 欧美精品123区| 国产午夜精品一区二区三区欧美| 在线视频欧美日韩精品| 久久国产精品久久久久久电车| 欧美日韩免费看| 亚洲国产日韩欧美| 久久国产手机看片| 欧美午夜www高清视频| 亚洲国产精品一区二区第一页| 亚洲调教视频在线观看| 欧美精品一区二| 国产精品区二区三区日本| 在线不卡免费欧美| 最新精品在线| 乱中年女人伦av一区二区| 国产偷自视频区视频一区二区| 亚洲一区二区三区国产| 欧美人在线观看| 亚洲精品自在久久| 久久一区中文字幕| 国产一区二区久久久| 午夜国产精品视频免费体验区| 欧美激情综合网| 亚洲国产高清视频| 久久久久久久国产| 精久久久久久久久久久| 久久精品视频免费播放| 国产亚洲欧洲一区高清在线观看| 午夜久久久久久| 国产女人精品视频| 午夜久久资源| 国产亚洲综合在线| 欧美自拍偷拍午夜视频| 国产亚洲美州欧州综合国| 久久国产成人| 国产一区二区三区在线免费观看| 欧美一区2区三区4区公司二百| 欧美理论电影网| 欧美日韩午夜视频在线观看| 欧美在线播放高清精品| 国产欧美一区二区三区在线看蜜臀 | 欧美成人精品激情在线观看| 久久综合综合久久综合| 国产精品99免费看| 久久久久久香蕉网| 亚洲第一主播视频| 欧美日韩a区| 亚洲在线观看视频| 国产亚洲精品高潮| 免费视频一区| 一本大道久久a久久精品综合| 欧美视频在线视频| 欧美在线观看一区二区三区| 在线观看福利一区| 欧美日韩一区二区三区在线看| 日韩午夜激情| 国产丝袜一区二区| 欧美va天堂在线| 亚洲视频一区在线观看| 韩国女主播一区| 欧美精品一区二区久久婷婷| 亚洲视频久久| 韩国av一区| 欧美日韩国产成人在线| 久久精品国产一区二区电影| 国内精品久久久久久影视8|