亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

verilog HDL

  • verilog HDL編寫的ADRAM core

    經過測試可用,大家可以試試,挺好用的,啦啦啦啦啦

    標簽: Verilog ADRAM

    上傳時間: 2015-08-14

    上傳用戶:15170786351

  • 高級FPGA教學實驗指導書-邏輯設計

    第一章、ALTERA QUATUSII 5.0 使用介紹...................................... 3 1. 概述.................................................................. 3 2. QUATUSII 設計過程..................................................... 5 2.1. 建立工程.......................................................... 5 2.2. 建立設計.......................................................... 6 2.2.1 使用QUATUSII BLOCK EDITOR 建立原理圖文件.............................. 7 2.2、2 使用 QUARTUS II TEXT EDITOR .......................................... 8 2.2.3 使用 verilog HDL、VHDL 與 AHDL ...................................... 9 3. 編譯綜合設計.......................................................... 9 4. 仿真工程............................................................. 11 5. 分配設備與管腳....................................................... 12 6. 程序下載............................................................. 15 7. 調試與軟件邏輯分析儀的使用........................................... 16 7.1. 設置和運行 SIGNALTAP II 邏輯分析器................................. 17 7.2. 設置觸發器: ..................................................... 18 第二章 FPGA 試驗平臺介紹................................................. 19 1 簡介................................................................... 19 2 主要的器件和特性....................................................... 19 3 LED,撥碼開關和按鍵................................................... 21 3.1 十二個發光二極管(LED)七段數碼顯示器.............................. 21 3.2 四位撥碼開關和兩個功能按鍵......................................... 24 4 RS-232 串口............................................................ 24 5 PS/2 鼠標、鍵盤接口.................................................... 26 6 VGA 接口.............................................................. 26 7 USB1.1 接口........................................................... 26 8 LCD 接口.............................................................. 27 9 高速,異步SRAM ....................................................... 27 10 高速,同步SDRAM ...................................................... 33 11 大容量,快速FLASH .................................................... 35 12 USB2.0 芯片接口....................................................... 38 13 編程和調試接口....................................................... 39 14 時鐘源............................................................... 39 15 電源方案............................................................. 41 16 復位電路............................................................. 42 17 擴展板接口........................................................... 42 第三章 數字電路與數字系統試驗........................................... 45 第一部分 基礎試驗....................................................... 45 實驗一 3/8 譯碼器....................................................... 45 實驗二 分頻器........................................................... 47 實驗三 BCD 七段顯示譯碼器實驗............................................ 47 實驗四 模擬74LS160 計數器實驗........................................... 50 實驗五 交通燈控制器..................................................... 51 實驗六 乒乓球游戲機..................................................... 52 試驗七 掃描數碼顯示器................................................... 54 試驗八 頻率計........................................................... 56 第二部分 接口控制器試驗................................................. 58 試驗九 RS-232 串口控制器................................................. 58 試驗十 LCD 顯示試驗...................................................... 60 試驗十一 VGA 控制輸出試驗............................................... 64 試驗十二 PS/2 鍵盤控制器試驗............................................ 66 試驗十三 接口互連試驗................................................... 69

    標簽: FPGA

    上傳時間: 2015-10-08

    上傳用戶:shzweh1234

  • 夏宇聞數字邏輯設計

    國內最早推廣VERILOG設計方法,有豐富工程實踐經驗,曾獲得包括國家發明二等獎在內的多項國家級獎勵,是業界公認的大師。 夏宇聞老師為VERILOG設計方法在中國的推廣和應用做了大量工作,曾編寫和翻譯的著作有《Verilog 數字系統設計教程》、《verilog HDL 數字設計與綜合》、《SystemVerilog 驗證方法學》和《數字邏輯基礎與Verilog設計》等,為VERILOG設計方法在中國的推廣和發展作出了卓越的貢獻。夏老師嚴謹負責,離休后仍貢獻余熱,擔任北京至芯FPGA培訓中心顧問。

    標簽: 夏宇聞 verilog 邏輯設計

    上傳時間: 2015-10-22

    上傳用戶:xlrenxuanwei

  • FIR數字濾波器的FPGA實現研究

    采用verilog HDL語言分剮實現了FIR數字濾波器的改進的串行結構、 并行結構以及DA結構,并在ModelSim仿真驗證平臺中仿真了實現設計。

    標簽: FIR數字濾波器 FPGA

    上傳時間: 2015-12-22

    上傳用戶:shikg1245

  • FPGA使用

    第一講:Quartus II 安裝及工程建立。 第二講:verilog HDL語言的運用及仿真。 第三講:原理圖方式編程及IP核調用。 第四講:程序下載。

    標簽: FPGA

    上傳時間: 2016-11-07

    上傳用戶:825858099

  • eda大作業 簡易計算器

    在掌握常用數字電路功能和原理的基礎上,根據EDA技術課程所學知識,利用硬件描述語言verilog HDL、EDA軟件Quartus II和硬件平臺Cyclone/Cyclone II FPGA進行電路系統的設計。本次實驗我完成的內容是簡單計算器的設計

    標簽: eda 計算器

    上傳時間: 2016-12-04

    上傳用戶:925912853

  • FPGA交通的設計

    基于FPGA的交通燈的設計 有verilog HDL 源碼,僅供參考

    標簽: FPGA

    上傳時間: 2017-04-12

    上傳用戶:yytuyhu

  • 交通燈設計,FPGA

    基于FPGA的交通燈的設計 有verilog HDL代碼

    標簽: FPGA 交通燈

    上傳時間: 2017-04-12

    上傳用戶:yytuyhu

  • 自己設計的CPU

    自己設計的CPU verilog HDL語言實現的 基于MIPS架構

    標簽: CPU

    上傳時間: 2017-05-22

    上傳用戶:Fan_Luo

  • CAN控制器

    FPGA實現CAN控制器,verilog HDL編寫代碼

    標簽: CAN 控制器

    上傳時間: 2018-12-19

    上傳用戶:魚塘好多魚

主站蜘蛛池模板: 德清县| 瑞昌市| 江津市| 高清| 岑巩县| 介休市| 宁强县| 衡水市| 九龙坡区| 佛学| 阳东县| 金湖县| 墨江| 陕西省| 叶城县| 鄂托克前旗| 曲靖市| 虎林市| 尚志市| 肇州县| 封开县| 松溪县| 玉树县| 阿荣旗| 托里县| 库尔勒市| 靖州| 桐乡市| 南和县| 确山县| 泽普县| 五河县| 镇雄县| 临安市| 汝城县| 辉县市| 桂东县| 綦江县| 景东| 临漳县| 平昌县|