基于XilinxFPGA的高速Viterbi回溯譯碼器
資源簡(jiǎn)介:基于XilinxFPGA的高速Viterbi回溯譯碼器
上傳時(shí)間: 2014-01-17
上傳用戶:yyyyyyyyyy
資源簡(jiǎn)介:基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)
上傳時(shí)間: 2013-06-13
上傳用戶:ippler8
資源簡(jiǎn)介:基于PLD的RS碼編譯碼器設(shè)計(jì),用VHDL語(yǔ)言編寫(xiě),編譯通過(guò),測(cè)試結(jié)果正確。
上傳時(shí)間: 2016-01-17
上傳用戶:13188549192
資源簡(jiǎn)介:基于SystemView的漢明碼編譯碼器的仿真
上傳時(shí)間: 2013-12-22
上傳用戶:wlcaption
資源簡(jiǎn)介:本文以Turbo碼編譯碼器的FPGA實(shí)現(xiàn)為目標(biāo),對(duì)Turbo碼的編譯碼算法和用硬件語(yǔ)言將其實(shí)現(xiàn)進(jìn)行了深入的研究。 首先,在理論上對(duì)Turbo碼的編譯碼原理進(jìn)行了介紹,確定了Max-log-MAF算法的譯碼算法,結(jié)合CCSDS標(biāo)準(zhǔn),在實(shí)現(xiàn)編碼器時(shí),針對(duì)標(biāo)準(zhǔn)中給定的幀長(zhǎng)、碼率與交...
上傳時(shí)間: 2013-04-24
上傳用戶:haohaoxuexi
資源簡(jiǎn)介:三篇關(guān)于Viterbi FPGA編譯碼器的優(yōu)化設(shè)計(jì)文檔: 1、Viterbi譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn)與優(yōu)化.pdf 2、Viterbi譯碼器的低功耗設(shè)計(jì).pdf 3、基于FPGA的高速并行Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
上傳時(shí)間: 2013-11-27
上傳用戶:邶刖
資源簡(jiǎn)介:卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡(jiǎn)單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)...
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
資源簡(jiǎn)介:基于FPGA自適應(yīng)高速RS編譯碼器的IP核設(shè)計(jì)
上傳時(shí)間: 2016-05-10
上傳用戶:asdkin
資源簡(jiǎn)介:在數(shù)字通信中,采用差錯(cuò)控制技術(shù)(糾錯(cuò)碼)是提高信號(hào)傳輸可靠性的有效手段,并發(fā)揮著越來(lái)越重要的作用。糾錯(cuò)碼主要有分組碼和卷積碼兩種。在碼率和編碼器復(fù)雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼...
上傳時(shí)間: 2013-04-24
上傳用戶:tedo811
資源簡(jiǎn)介:在數(shù)字通信中,采用差錯(cuò)控制技術(shù)(糾錯(cuò)碼)是提高信號(hào)傳輸可靠性的有效手段,并發(fā)揮著越來(lái)越重要的作用。糾錯(cuò)碼主要有分組碼和卷積碼兩種。在碼率和編碼器復(fù)雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼...
上傳時(shí)間: 2013-04-24
上傳用戶:zhenyushaw
資源簡(jiǎn)介:基于VHDL語(yǔ)言的HDB3碼編譯碼器的設(shè)計(jì) HDB3 碼的全稱(chēng)是三階高密度雙極性碼,它是數(shù)字基帶傳輸中的一種重要碼型,具有頻譜中無(wú)直流分量、能量集中、提取位同步信息方便等優(yōu)點(diǎn)。HDB3 碼是在AMI碼(極性交替轉(zhuǎn)換碼)的基礎(chǔ)上發(fā)展起來(lái)的,解決了AMI碼在連0碼過(guò)多時(shí)...
上傳時(shí)間: 2015-12-21
上傳用戶:jeffery
資源簡(jiǎn)介:作為性能優(yōu)異的糾錯(cuò)編碼,Turbo碼自誕生以來(lái)就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國(guó)擁有自主知識(shí)產(chǎn)權(quán)的3G通信標(biāo)準(zhǔn),該標(biāo)準(zhǔn)把Turbo碼是作為前向糾錯(cuò)體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時(shí)大,譯碼速度慢...
上傳時(shí)間: 2013-05-31
上傳用戶:huyiming139
資源簡(jiǎn)介:研制發(fā)射微小衛(wèi)星,是我國(guó)利用空間技術(shù)服務(wù)經(jīng)濟(jì)建設(shè)、造福人類(lèi)的重要途徑。現(xiàn)代微小衛(wèi)星在短短20年里能取得長(zhǎng)足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點(diǎn):重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信...
上傳時(shí)間: 2013-08-01
上傳用戶:lili123
資源簡(jiǎn)介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開(kāi)發(fā)平臺(tái)構(gòu)建了一個(gè)高速串行數(shù)據(jù)傳輸系統(tǒng),重點(diǎn)說(shuō)明了該系統(tǒng)采用RocketIO實(shí)現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計(jì)方案。實(shí)現(xiàn)并驗(yàn)證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA...
上傳時(shí)間: 2013-11-22
上傳用戶:lingzhichao
資源簡(jiǎn)介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開(kāi)發(fā)平臺(tái)構(gòu)建了一個(gè)高速串行數(shù)據(jù)傳輸系統(tǒng),重點(diǎn)說(shuō)明了該系統(tǒng)采用RocketIO實(shí)現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計(jì)方案。實(shí)現(xiàn)并驗(yàn)證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA...
上傳時(shí)間: 2013-10-22
上傳用戶:semi1981
資源簡(jiǎn)介:基于51MCU的IDE硬盤(pán)語(yǔ)音記錄器.是使用AT89C52 2個(gè)51 MCU制作的語(yǔ)音記錄器,在系統(tǒng)中不需要地址鎖存器,也不需要譯碼器。系統(tǒng)設(shè)計(jì)有IDE接口,128*64 LCD接口,紅外遙控,語(yǔ)音聲卡接口。
上傳時(shí)間: 2015-05-03
上傳用戶:huangld
資源簡(jiǎn)介:針對(duì)NBA比賽規(guī)則,提出了一種基于Proteus的籃球賽24秒倒計(jì)時(shí)器總體方案,詳細(xì)設(shè)計(jì)了各個(gè)模塊電路,分析了電路的工作原理。通過(guò)設(shè)計(jì)秒脈沖信號(hào)發(fā)生器電路、遞減計(jì)數(shù)器電路、譯碼顯示電路,完成了對(duì)籃球賽24秒倒計(jì)時(shí)器的電路設(shè)計(jì)。基于Proteus完成籃球賽24秒倒計(jì)時(shí)...
上傳時(shí)間: 2022-04-03
上傳用戶:d1997wayne
資源簡(jiǎn)介:基于DSP28035的高速永磁無(wú)刷直流電機(jī)驅(qū)動(dòng)系統(tǒng),包括論文和軟硬設(shè)計(jì)資料。摘要參賽作品為基于DSP28035的高速永磁無(wú)刷直流電機(jī)驅(qū)動(dòng)系統(tǒng)。該系統(tǒng)以一臺(tái)額定轉(zhuǎn)速60 krpm的高速永磁無(wú)刷直流電機(jī)、交錯(cuò)并聯(lián)的Buck電路以及全橋電路為硬件平臺(tái),以DSP28035為控制核心...
上傳時(shí)間: 2022-05-08
上傳用戶:bluedrops
資源簡(jiǎn)介:本論文設(shè)計(jì)了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實(shí)現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進(jìn)制,采樣頻率為10MHz。 論文首先簡(jiǎn)要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的...
上傳時(shí)間: 2013-05-24
上傳用戶:qiaoyue
資源簡(jiǎn)介:現(xiàn)代自動(dòng)化生產(chǎn)技術(shù)迅猛發(fā)展,對(duì)保證其產(chǎn)品質(zhì)量的檢測(cè)技術(shù)也提出了更高的要求,許多傳統(tǒng)的檢測(cè)手段已不能滿足現(xiàn)代化大生產(chǎn)的需求.而在計(jì)算機(jī)視覺(jué)理論基礎(chǔ)上發(fā)展起來(lái)的視覺(jué)檢測(cè)技術(shù)以其高精度、非接觸、自動(dòng)化程度高等優(yōu)點(diǎn)滿足了現(xiàn)代生產(chǎn)過(guò)程在線檢測(cè)的要求,逐漸...
上傳時(shí)間: 2013-04-24
上傳用戶:tb_6877751
資源簡(jiǎn)介:基于STM32的雙極性逆變器軟件,用于對(duì)逆變電源的研究,里面有雙極性SPWM數(shù)組的計(jì)算公式
上傳時(shí)間: 2013-05-24
上傳用戶:lx9076
資源簡(jiǎn)介:本論文設(shè)計(jì)了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實(shí)現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進(jìn)制,采樣頻率為10MHz。 論文首先簡(jiǎn)要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的...
上傳時(shí)間: 2013-07-15
上傳用戶:lanwei
資源簡(jiǎn)介:·基于Matlab的貝葉斯分類(lèi)器實(shí)驗(yàn)平臺(tái)MBNC
上傳時(shí)間: 2013-04-24
上傳用戶:1043041441
資源簡(jiǎn)介:基于FPGA的高速FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2013-08-07
上傳用戶:asdkin
資源簡(jiǎn)介:基于FPGA的軟件無(wú)線電調(diào)制解調(diào)器的設(shè)計(jì)和實(shí)現(xiàn)
上傳時(shí)間: 2013-08-14
上傳用戶:ifree2016
資源簡(jiǎn)介:基于FPGA的高速圖像采集和處理卡 能用于視覺(jué)檢測(cè)系統(tǒng)
上傳時(shí)間: 2013-08-28
上傳用戶:Shaikh
資源簡(jiǎn)介:針對(duì)混頻器在接收機(jī)電路中的重要性,設(shè)計(jì)實(shí)現(xiàn)了一種基于F1596的乘積型混頻器電路。為使該電路能夠輸出頻率穩(wěn)定的信號(hào),在電路設(shè)計(jì)中采用鑒頻器取樣控制VCO產(chǎn)生的本振信號(hào),使該電路具有頻譜純凈、失真度小、輸出穩(wěn)定等優(yōu)點(diǎn),滿足了接收機(jī)混頻器的使用要求。
上傳時(shí)間: 2014-01-18
上傳用戶:shen954166632
資源簡(jiǎn)介:基于FPGA的高速圖像數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2014-12-26
上傳用戶:devin_zhong
資源簡(jiǎn)介:基于18B20的雙路溫度采集器設(shè)計(jì)
上傳時(shí)間: 2013-11-19
上傳用戶:zhichenglu
資源簡(jiǎn)介:Viterbi 編譯碼器C源程序,rate=1/2 N=7
上傳時(shí)間: 2015-06-14
上傳用戶:gundan