數字移相信號發生器設計,采用quartus2平臺
資源簡介:數字移相信號發生器設計,采用quartus2平臺
上傳時間: 2013-12-26
上傳用戶:dbs012280
資源簡介:VHDL 實現DDS的數字移相信號發生器的設計代碼.直接解壓打開就可以運行..自己寫的代碼
上傳時間: 2014-01-08
上傳用戶:xcy122677
資源簡介:一個經過DE2板驗證的數字移相信號發生器的HDL原代碼!曾經能夠獲獎的,工程設計的好東西!
上傳時間: 2015-11-27
上傳用戶:wang5829
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA數字移相信號發生器
上傳時間: 2016-02-04
上傳用戶:牛布牛
資源簡介:dds數字移相信號發生器,功能齊全通過驗證
上傳時間: 2016-10-18
上傳用戶:古谷仁美
資源簡介:設計了一基于現場可編程門陣列(FPGA)的低頻數字式相位測量儀。該測量儀包括數字式移相信號發生器和相位測量儀兩部分,分別完成移相信號的發生及其頻率、相位差的預置及數字顯示、發生信號的移相以及移相后信號相位差和頻率的測量與顯示幾個功能。其中數字式...
上傳時間: 2016-06-18
上傳用戶:zhliu007
資源簡介:低頻數字式相位測量儀; 此系統由相位測量儀、數字式移相信號發生器和移相網絡三部分組成。為使系統更加穩定,使系統整體精度得以保障,本電路兩塊T89C52為核心控制器件分別控制相位測量、數字式移相信號發生,在數字式移相信號發生部分采用了鎖相技術、CPLD...
上傳時間: 2015-04-10
上傳用戶:ggwz258
資源簡介:數字式移相信號發生器可以產生預置頻率的正弦信號,也可產生預置相位差的兩路同頻正弦信號,并能顯示預置頻率或相位差值;
上傳時間: 2014-01-07
上傳用戶:lingzhichao
資源簡介:實現低頻率的移相信號發生器,才用DDS技術直接的合成
上傳時間: 2016-08-02
上傳用戶:jjj0202
資源簡介:dds移相信號發生器 VHDL語言代碼
上傳時間: 2013-12-07
上傳用戶:libinxny
資源簡介:基于DD的數字移相正弦信號發生器設計 EDA技術在全國大學生設計競賽中的應用
上傳時間: 2013-12-02
上傳用戶:D&L37
資源簡介:基于DDS的數字移相正弦信號發生器設計,EDA技術在全國大學生電子設計競賽中的應用
上傳時間: 2014-12-02
上傳用戶:aig85
資源簡介:數字程控信號發生器設計 基于51單片機和模擬電子 用C語言編寫
上傳時間: 2013-12-29
上傳用戶:569342831
資源簡介:基于C語言和單片機的數字移相設計 C語言程序設計,相位檢測,濾波移位 CPLD和51單片機
上傳時間: 2014-01-07
上傳用戶:zhliu007
資源簡介:基于FPGA 的直接數字頻率合成信號發生器(DDS)設計
上傳時間: 2017-09-14
上傳用戶:拔絲土豆
資源簡介:2006altera大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技術。系統以 ALTERA公司的 Cyclone 系列 FPGA 為數字平臺,將微處理器、總線、數字頻率合成器、存儲器和 I/O 接口等硬件設備集中在一片 FPGA 上...
上傳時間: 2015-09-02
上傳用戶:coeus
資源簡介:基于FPGA的三相正弦信號發生器設計.rar
上傳時間: 2013-06-15
上傳用戶:zq70996813
資源簡介:信號發生器設計以C8051F121 單片機為核心,采用串口通信和D/A 轉換,通過在VB可視化操作界面下參數化調節信號的幅值、脈寬、頻率、持續時間,可以得到任意波形。數據通過串口傳給單片機,單片機經過
上傳時間: 2013-05-28
上傳用戶:qb1993225
資源簡介:基于CPLD的多功能信號發生器設計.PDF
上傳時間: 2013-09-02
上傳用戶:lnnn30
資源簡介:目前利用DDS技術產生信號源的方法得到了廣泛的應用,dds技術已經成為頻率合成技術的發展的主流方向!
上傳時間: 2013-10-16
上傳用戶:xcy122677
資源簡介:基于FPGA和DDS技術的正弦信號發生器設計
上傳時間: 2014-01-18
上傳用戶:hzakao
資源簡介:基于DDS的多波形信號發生器設計
上傳時間: 2013-11-08
上傳用戶:kqc13037348641
資源簡介:DDS的多功能正弦信號發生器設計下載
上傳時間: 2013-10-31
上傳用戶:894898248
資源簡介:目前利用DDS技術產生信號源的方法得到了廣泛的應用,dds技術已經成為頻率合成技術的發展的主流方向!
上傳時間: 2013-11-05
上傳用戶:wyiman
資源簡介:基于FPGA和DDS技術的正弦信號發生器設計
上傳時間: 2013-10-23
上傳用戶:cjf0304
資源簡介:基于DDS的多波形信號發生器設計
上傳時間: 2013-10-15
上傳用戶:zhishenglu
資源簡介:FPGA數字移相器,編程環境為QUIRTE2,編程語言采用硬件描述語言vhdl
上傳時間: 2013-12-19
上傳用戶:songrui
資源簡介:基于CPLD的多功能信號發生器設計.PDF
上傳時間: 2014-01-14
上傳用戶:cursor
資源簡介:比較好的技術文章《基于VHDL的全數字鎖相環的設計》有關鍵部分的源代碼。
上傳時間: 2013-12-24
上傳用戶:362279997
資源簡介:智能全數字鎖相環的設計用VHDL語言在CPLD上實現串行通信
上傳時間: 2014-01-08
上傳用戶:weiwolkt