兩個4bit超前進位加法器實現8bit加法器
資源簡介:兩個4bit超前進位加法器實現8bit加法器
上傳時間: 2016-06-20
上傳用戶:zhaiye
資源簡介:基于Verilog HDL的16位超前進位加法器 分為3個功能子模塊
上傳時間: 2014-01-07
上傳用戶:yyyyyyyyyy
資源簡介:超前進位加法器的設計
上傳時間: 2013-10-19
上傳用戶:shen_dafa
資源簡介:VHDL實現的超前進位加法器
上傳時間: 2015-03-04
上傳用戶:leehom61
資源簡介:11,13,16位超前進位加法器的Verilog HDL源代碼。
上傳時間: 2013-12-28
上傳用戶:ouyangtongze
資源簡介:超前進位加法器的例子,包括源碼和測試文件,壓縮包,無密碼.
上傳時間: 2015-06-12
上傳用戶:希醬大魔王
資源簡介:本文件提供了用verilog HDL語言實現的8位超前進位加法器,充分說明了超前進位加法器和普通加法器之間的區別.
上傳時間: 2013-12-17
上傳用戶:ynwbosss
資源簡介:十六位超前進位加法器,Verilog HDL
上傳時間: 2015-09-21
上傳用戶:wff
資源簡介:一個超前進位加法器的Verilog實現,內含測試文件,可以綜合,非常有參考價值
上傳時間: 2014-01-04
上傳用戶:stella2015
資源簡介:用Verilog語言實現了一個8bit的超前進位加法器,其中包括測試文件。
上傳時間: 2013-12-19
上傳用戶:alan-ee
資源簡介:超前進位加法器得VHDL實現小點資料代碼
上傳時間: 2016-02-06
上傳用戶:gaojiao1999
資源簡介:8位超前進位加法器 就是使各位的進位直接由加數和被加數來決定,而不需要依賴低位進位
上傳時間: 2016-04-25
上傳用戶:王小奇
資源簡介:一個超前進位加法器(及其testbench) .v文件
上傳時間: 2013-12-18
上傳用戶:chenbhdt
資源簡介:超前進位加法器是通常數字設計所必備的,本程序為32位超前進位加法器
上傳時間: 2016-11-23
上傳用戶:fredguo
資源簡介:18bit的booth乘法器 采用booth2編碼 Wallace壓縮樹 以及超前進位結合進位選擇的36bit高性能加法器
上傳時間: 2017-01-13
上傳用戶:firstbyte
資源簡介:Verilog寫的 8 位超前進位加法器
上傳時間: 2017-07-01
上傳用戶:hustfanenze
資源簡介:運用VHDL語言實現四位超前進位加法器。
上傳時間: 2017-07-18
上傳用戶:66666
資源簡介:這兩個分別是8位乘法器的VHDL語言的實現,并經過個人用QUARTUS的驗證,另外一個是奔騰處理器的設計思想
上傳時間: 2016-12-26
上傳用戶:kr770906
資源簡介:一、本程序完成功能要求: 完成兩個壓縮的8位多字節無符號BCD數相加的程序段。要求提供調試通過的源代碼、可執行程序和編程小結readme.txt文件。 兩個操作數可以由鍵盤輸入。輸出要求:在屏幕上顯示出參與運算的兩個加數和結果和。 二、使用說明: 點...
上傳時間: 2013-12-21
上傳用戶:qweqweqwe
資源簡介:從鍵盤輸入兩個十六進制數(長度小于4),計算它們的和然后輸出,如輸入的兩個數為1111,abcd,則顯示結果為:1111+abcd=bcde
上傳時間: 2017-01-24
上傳用戶:wang0123456789
資源簡介:計算兩個可達2000位長的大數之和,輸入兩個大數,顯示整個加法
上傳時間: 2017-03-05
上傳用戶:ZJX5201314
資源簡介:計算兩個矩陣的乘法,利用c語言實現
上傳時間: 2015-03-08
上傳用戶:txfyddz
資源簡介:自己做的關于兩個棧在一個數組的實現方式,僅供參考
上傳時間: 2015-08-10
上傳用戶:米卡
資源簡介:內存管理 編寫一個包含兩個線程的進程,一個線程用于模擬內存分配活動,一個線程用于跟蹤第一個線程的內存行為,并且要求兩個線程之間通過信號量實現同步.模擬內存活動的線程,可以從一個文件中讀出要進行的內存操作.
上傳時間: 2014-01-18
上傳用戶:zhanditian
資源簡介:利用java實現串口通信,兩個用戶可以通過一條線實現數據的發送
上傳時間: 2016-05-31
上傳用戶:wxhwjf
資源簡介:實現一個或兩個發光二極管依次點亮;實現發光二極管從兩邊向中間點亮,再從中間向兩邊熄滅及調整閃亮的時間
上傳時間: 2016-08-06
上傳用戶:13681659100
資源簡介:內共有兩個程序:1.用Mallat算法實現一維小波變換;2.用DWT實現二維小波變換。 從仿真圖可以加深對小波概念及小波變換的原理。
上傳時間: 2013-12-24
上傳用戶:txfyddz
資源簡介:矩陣類加法的設計與實現 輸入兩個二維4*4的矩陣 實現這兩個矩陣的加法
上傳時間: 2013-12-16
上傳用戶:yuzsu
資源簡介:該設計要完成的是簡易水溫控制器的設計。實現滿足題目要求的溫度測量控制系統需要解決以下兩個方面的問題:一是實現精度大于1℃的溫度測量電路及其數據處理的實現,另一個控制方法及其控制電路實現的研究。
上傳時間: 2013-12-20
上傳用戶:FreeSky
資源簡介:為了縮短加法電路運行時間,提高FPGA運行效率,利用選擇進位算法和差額分組算法用硬件電路實現32位加法器,差額分組中的加法單元是利用一種改進的超前進位算法實現,選擇進位算法可使不同的分組單元并行運算,利用低位的運算結果選擇高位的進位為1或者進位為...
上傳時間: 2013-12-19
上傳用戶:jshailingzzh