FPGA內(nèi),通過Verilog語言,實(shí)現(xiàn)冒泡法數(shù)據(jù)排序。僅供參考!
資源簡介:這樣就可以在FPGA內(nèi)實(shí)現(xiàn)雙口RAM了...
上傳時間: 2013-08-12
上傳用戶:squershop
資源簡介:FPGA內(nèi)NIOSII核的并口,串口的初始化及其開發(fā)
上傳時間: 2014-07-02
上傳用戶:huangld
資源簡介:FPGA與DSP的EMIFA口接口程序.在FPGA內(nèi)分配了兩塊雙BUFFER與DSP進(jìn)行通信.
上傳時間: 2015-06-23
上傳用戶:fhzm5658
資源簡介:FPGA內(nèi)嵌的BRAM資源很少,此代碼為DRAM代碼風(fēng)格,可以極大程度上減少FPGA內(nèi)嵌資源的消耗。txt文檔中含源代碼,直接粘成vhdl即可
上傳時間: 2015-11-29
上傳用戶:asddsd
資源簡介: 介紹了一種基于大規(guī)模FPGA及高性能DSP芯片的機(jī)載雷達(dá)信號處理嵌入式系統(tǒng)的設(shè)計方案及設(shè)計實(shí)現(xiàn)。 采用標(biāo)準(zhǔn)的VME總線及基于FPGA內(nèi)嵌MGT的高速串行互連技術(shù),具有實(shí)時性強(qiáng)、集成度高以及軟硬件可編程易于系統(tǒng) 擴(kuò)展及重構(gòu)的特點(diǎn)。
上傳時間: 2016-05-11
上傳用戶:youmo81
資源簡介:針對高頻感應(yīng)加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問題,提出一種非常適合于高頻感應(yīng)加熱的 新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來實(shí)現(xiàn)。最后利 用仿真波形驗證該設(shè)計的合理性和有效性。整...
上傳時間: 2014-01-11
上傳用戶:AbuGe
資源簡介:在FPGA內(nèi)實(shí)現(xiàn)mc8051內(nèi)核的技術(shù)文檔,具有很好的參考價值。
上傳時間: 2014-11-12
上傳用戶:jing911003
資源簡介:和眾達(dá)DM642EVM上FPGA內(nèi)的程序!
上傳時間: 2017-01-02
上傳用戶:zhaiye
資源簡介:FPGA內(nèi)AM調(diào)制工程。內(nèi)帶調(diào)制波、載波生成。關(guān)鍵詞:FPGA verilog AM DDS
上傳時間: 2013-12-24
上傳用戶:時代電子小智
資源簡介:用Verilog語言在FPGA內(nèi)實(shí)現(xiàn)一256個采樣點(diǎn)的正弦波,已嘗試,挺好用的~~~
上傳時間: 2017-03-18
上傳用戶:685
資源簡介:這樣就可以在FPGA內(nèi)實(shí)現(xiàn)雙口RAM了...
上傳時間: 2013-12-13
上傳用戶:tb_6877751
資源簡介:FPGA內(nèi),通過Verilog語言,實(shí)現(xiàn)冒泡法數(shù)據(jù)排序。僅供參考!
上傳時間: 2017-05-19
上傳用戶:tianyi223
資源簡介:現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費(fèi)類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質(zhì)量變的越...
上傳時間: 2013-06-10
上傳用戶:yd19890720
資源簡介:基于高速數(shù)字信號處理器(DSP) 和大規(guī)模現(xiàn)場可編程門陣列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的實(shí)時視頻采集、處理和顯示平臺. 其中的DSP 負(fù)責(zé)圖像處理,其外圍的全部數(shù)字邏輯功能都集成在一片F(xiàn)PGA 內(nèi),包括高速視頻流FIFO、同步時序產(chǎn)生與控制、接口邏輯...
上傳時間: 2013-08-08
上傳用戶:PresidentHuang
資源簡介:為解決目前高速信號處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號,穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時鐘...
上傳時間: 2013-10-30
上傳用戶:zhishenglu
資源簡介:高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實(shí)現(xiàn)了多個ADC測試過程的并行化和實(shí)時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實(shí)現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參...
上傳時間: 2013-07-11
上傳用戶:tdyoung
資源簡介:虛擬儀器技術(shù)是以傳感器、信號測量與處理、微型計算機(jī)等技術(shù)為基礎(chǔ)而形成的一門綜合應(yīng)用技術(shù)。目前虛擬儀器大部分是基于PC機(jī),利用PCI等總線技術(shù)傳輸數(shù)據(jù),數(shù)據(jù)卡插拔不便,便攜性差。隨著嵌入式技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)平臺已經(jīng)應(yīng)用到各個領(lǐng)域,而市場上...
上傳時間: 2013-04-24
上傳用戶:shwjl
資源簡介:便攜式B型超聲診斷儀具有無創(chuàng)傷、簡便易行、相對價廉等優(yōu)勢,在臨床中越來越得到廣泛的應(yīng)用。它將超聲波技術(shù)、微電子技術(shù)、計算機(jī)技術(shù)、機(jī)械設(shè)計與制造及生物醫(yī)學(xué)工程等技術(shù)融合在一起。開展該課題的研究對提高臨床診斷能力和促進(jìn)我國醫(yī)療事業(yè)的發(fā)展具有重要...
上傳時間: 2013-05-18
上傳用戶:helmos
資源簡介:國家863項目“飛行控制計算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個項目的進(jìn)一步引伸,用于設(shè)計SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計算機(jī)系統(tǒng)間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進(jìn)行研究...
上傳時間: 2013-04-24
上傳用戶:竺羽翎2222
資源簡介:本文研究特種LCD的圖像處理方法和FPGA實(shí)現(xiàn)方案,并研制出基于FPGA的若干實(shí)際應(yīng)用系統(tǒng),有效地解決目前存在的問題。本文主要研究內(nèi)容為: (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實(shí)現(xiàn)亮度和色度分離,避免了RGB空間兩者同時變化造成偏色...
上傳時間: 2013-06-12
上傳用戶:ivan-mtk
資源簡介:軟件無線電是二十世紀(jì)九十年代提出的一種實(shí)現(xiàn)無線通信的體系結(jié)構(gòu),被認(rèn)為是繼模擬通信、數(shù)字通信之后的第三代無線電通信技術(shù)。它的中心思想是:構(gòu)造一個開放性、標(biāo)準(zhǔn)化、模塊化的通用硬件平臺,并使寬帶模數(shù)和數(shù)模轉(zhuǎn)換器盡可能靠近天線,從而將各種功能,如工...
上傳時間: 2013-06-10
上傳用戶:xhz1993
資源簡介:FPGA器件在通信、消費(fèi)類電子等領(lǐng)域應(yīng)用越來越廣泛,隨著FPGA規(guī)模的增大、功能的加強(qiáng)對時鐘的要求也越來越高。在FPGA中嵌入時鐘發(fā)生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環(huán)時鐘發(fā)生器的體系結(jié)構(gòu)、組成單元及各單元的非理想特性...
上傳時間: 2013-04-24
上傳用戶:變形金剛
資源簡介:軟件無線電是二十世紀(jì)九十年代提出的一種實(shí)現(xiàn)無線通信的體系結(jié)構(gòu),被認(rèn)為是繼模擬通信、數(shù)字通信之后的第三代無線電通信技術(shù)。它的中心思想是:構(gòu)造一個開放性、標(biāo)準(zhǔn)化、模塊化的通用硬件平臺,并使寬帶模數(shù)和數(shù)模轉(zhuǎn)換器盡可能靠近天線,從而將各種功能,如工...
上傳時間: 2013-04-24
上傳用戶:libenshu01
資源簡介:數(shù)字存儲示波器(DSO)上世紀(jì)八十年代開始出現(xiàn),由于當(dāng)時它的帶寬和分辨率較低,實(shí)時性較差,沒有具備模擬示波器的某些特點(diǎn),因此并沒有受到人們的重視。隨著數(shù)字電路、大規(guī)模集成電路及微處理器技術(shù)的發(fā)展,尤其是高速模/數(shù)(A/D)轉(zhuǎn)換器及半導(dǎo)體存儲器(RAM...
上傳時間: 2013-07-07
上傳用戶:asdkin
資源簡介:隨著多媒體技術(shù)發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。圖像處理作為一種重要的現(xiàn)代技術(shù),已經(jīng)廣泛應(yīng)用于軍事指揮、大視場展覽、跟蹤雷達(dá)、電視會議、導(dǎo)航等眾多領(lǐng)域。因而,實(shí)現(xiàn)高分辨率高幀率圖像實(shí)時處理的技術(shù)不僅具有廣泛的應(yīng)用前景,而且...
上傳時間: 2013-05-19
上傳用戶:戀天使569
資源簡介:高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實(shí)現(xiàn)了多個ADC測試過程的并行化和實(shí)時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參...
上傳時間: 2013-06-07
上傳用戶:gps6888
資源簡介:隨著科學(xué)技術(shù)水平的不斷提高,數(shù)字集成電路被廣泛應(yīng)用。通用串行總線USB(Universal Serial Bus)是計算機(jī)與外圍設(shè)備互連的標(biāo)準(zhǔn)接口之一,是一種點(diǎn)對點(diǎn)的通信接口,可同時支持多個外圍設(shè)備。USB2.0規(guī)范的通信速率非常高,其峰值可達(dá)480Mbit/s,使得它已經(jīng)成為目...
上傳時間: 2013-07-26
上傳用戶:xz85592677
資源簡介:針對高頻感應(yīng)加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問題,提出一種非常適合于高頻感應(yīng)加熱的\r\n新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來實(shí)現(xiàn)。最后利\r\n用仿真波形驗證該設(shè)計的合理性和有效性...
上傳時間: 2013-08-22
上傳用戶:nairui21
資源簡介:PCI Express 協(xié)議由于其高速串行、系統(tǒng)拓?fù)浜唵蔚忍攸c(diǎn)被廣泛用于各種領(lǐng)域。Altera公司的Arria II GX FPGA內(nèi)集成了支持鏈?zhǔn)紻MA傳輸功能的PCI Express硬核,適應(yīng)了PCI Express總線高速度的要求。文中利用Jungo公司的WinDriver軟件實(shí)現(xiàn)了鏈?zhǔn)紻MA的上層應(yīng)用設(shè)計。...
上傳用戶:hanwudadi
資源簡介:為解決目前高速信號處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號,穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時鐘...
上傳時間: 2013-11-25
上傳用戶:爺?shù)臍赓|(zhì)