利用FPGA進行分頻期的設計,包括小數,分數等分頻
資源簡介:利用FPGA進行分頻期的設計,包括小數,分數等分頻
上傳時間: 2017-07-17
上傳用戶:lhc9102
資源簡介:本文介紹了兩種分頻系數為整數或半整數的可控分頻器的設計方法。其中之一可以實現50%的奇數分頻。利用VHDL語言編程,并用QUARTERS||4.0進行仿真,用 FPGA 芯片實現。 關鍵詞:半整數,可控分頻器,VHDL, FPGA
上傳時間: 2015-11-27
上傳用戶:tyler
資源簡介:基于CPLD-FPGA的半整數分頻器的設計,用于設計EDA
上傳時間: 2013-09-03
上傳用戶:pioneer_lvbo
資源簡介:用VerilogHDL實現基于FPGA的通用分頻器的設計
上傳時間: 2013-10-28
上傳用戶:xiaoxiang
資源簡介:用VerilogHDL實現基于FPGA的通用分頻器的設計
上傳時間: 2015-01-02
上傳用戶:oooool
資源簡介:基于CPLD-FPGA的半整數分頻器的設計,用于設計EDA
上傳時間: 2015-04-09
上傳用戶:凌云御清風
資源簡介:一個基于CPLD/FPGA的半整數分頻器的設計的文檔資料
上傳時間: 2016-07-13
上傳用戶:CHENKAI
資源簡介:該文檔為基于FPGA的分頻器的設計與實現簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-15
上傳用戶:
資源簡介:該文檔為FPGA_ASIC-基于CPLD、FPGA的半整數分頻器的設計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-02-26
上傳用戶:slq1234567890
資源簡介:4位可逆計數器:將50MHz的時鐘進行 分頻后的結果作為時鐘控制,根據輸入進行條件判斷,再通過設置一個四位的向量將結果輸出,利用數碼管顯示在實驗板上
上傳時間: 2017-06-18
上傳用戶:lanjisu111
資源簡介:第7章數字系統設計實例 7.1 半整數分頻器的設計 7.2 音樂發生器 7.3 2FSK/2PSK信號產生器 7.4 實用多功能電子表 7.5 交通燈控制器 7.6 數字頻率計
上傳時間: 2015-06-23
上傳用戶:tianyi223
資源簡介:這是一個匯編語言文件,利用單片機進行溫度巡測的設計.
上傳時間: 2015-08-07
上傳用戶:yuchunhai1990
資源簡介:這是一個匯編語言文件,利用8051進行串行通信的設計.
上傳時間: 2014-01-18
上傳用戶:410805624
資源簡介:了解減法分頻電路的設計。 (2)內容:分析例2.8程序的原理,給出其仿真結果,說明語句的功能。可以改變程序中的分頻比。引腳鎖定可參考圖2.9。 (3)說明:將CLK2的跳線冒連在2Hz上 。LED1指示輸入頻率,LED2分頻后的結果。可以看到LED1每閃爍6下,LED2閃...
上傳時間: 2013-12-20
上傳用戶:R50974
資源簡介:數控分頻器的設計數控分頻器的功能就是當在輸入端給定不同輸入數據時,將對輸入的時鐘信號有不同的分頻比,數控分頻器就是用計數值可并行預置的加法計數器設計完成的,方法是將計數溢出位與預置數加載輸入信號相接即可。
上傳時間: 2016-10-13
上傳用戶:wangzhen1990
資源簡介:數控分頻器的設計 數控分頻器的功能就是當在輸入端給定不同輸入數據時,將對輸入的時鐘信號有不同的分頻比,例3的數控分頻器就是用計數值可并行預置的加法計數器設計完成的,方法是將計數溢出位與預置數加載輸入信號相接即可。
上傳時間: 2013-12-11
上傳用戶:黑漆漆
資源簡介:半整數分頻器的設計 請不要上傳有版權爭議的內容和木馬病毒代碼
上傳時間: 2014-08-16
上傳用戶:trepb001
資源簡介:介紹了各種分頻器的設計,VHDL描述。包括偶數分頻器,奇數分頻器,辦整數分頻器
上傳時間: 2017-05-18
上傳用戶:haohaoxuexi
資源簡介:本書介紹了利用MFC進行計算機串口的設計,具有十分實用的價值。
上傳時間: 2013-12-08
上傳用戶:qiaoyue
資源簡介:利用計數器和分頻器設計一個實時的時鐘。一共需要1個模24計數器、2個模6計數器、2個模10計數器、一個生成1Hz的分頻器和6個數碼管解碼器。最終用HEX5~HEX4顯示小時(0~23),用HEX3~HEX2顯示分鐘(0~59),用HEX1~HEX0顯示秒鐘(0~59)。
上傳時間: 2014-12-20
上傳用戶:dbs012280
資源簡介:利用FPGA進行運動檢測的論文,思想不錯,可以借鑒
上傳時間: 2013-08-14
上傳用戶:王者A
資源簡介:PCI是一種高性能的局部總線規范,可實現各種功能標準的PCI總線卡。本文簡要介紹了PCI總線的特點、信號與命令,提出了一種利用高速FPGA實現PCI總線接口的設計方案。\r\n
上傳時間: 2013-08-30
上傳用戶:brain kung
資源簡介:本文主要介紹了50%占空比三分頻器的三種設計方法,并給出了圖形設計、VHDL設計、編譯結果和仿真結果。設計中采用EPM7064AETC44-7 CPLD,在QUARTUSⅡ4.2軟件平臺上進行。
上傳時間: 2014-01-25
上傳用戶:凌云御清風
資源簡介:本文使用實例描述了在 FPGA/CPLD 上使用 VHDL 進行分頻器設 計,包括偶數分頻、非 50%占空比和 50%占空比的奇數分頻、半整數 (N+0.5)分頻、小數分頻、分數分頻以及積分分頻。所有實現均可 通過 Synplify Pro 或 FPGA 生產廠商的綜合器進行綜合,形成可...
上傳時間: 2013-12-15
上傳用戶:從此走出陰霾
資源簡介:對外部輸入的高頻脈沖信號進行分頻,應用于FPGA/CPLD .
上傳時間: 2017-01-17
上傳用戶:exxxds
資源簡介:數控分頻器的輸出信號頻率為輸入數據的函數。用傳統的方法設計,其設計過程和電路都比較復雜,且設計成 果的可修改性和可移植性都較差。基于VHDL 的數控分頻器設計,整個過程簡單、快捷,極易修改,可移植性強。他可利用 并行預置數的加法計數器和減法計數器實現...
上傳時間: 2014-11-29
上傳用戶:1051290259
資源簡介:介紹了采用protel 99se進行射頻電路pcb設計的設計流程為了保證電路的性能。在進行射頻電路pcb設計時應考慮電磁兼容性,因而重點討論了元器件的布局與布線原則來達到電磁兼容的目的.關鍵詞?射頻電路 電磁兼容 布局
上傳時間: 2013-11-14
上傳用戶:竺羽翎2222
資源簡介:介紹了采用protel 99se進行射頻電路pcb設計的設計流程為了保證電路的性能。在進行射頻電路pcb設計時應考慮電磁兼容性,因而重點討論了元器件的布局與布線原則來達到電磁兼容的目的.關鍵詞?射頻電路 電磁兼容 布局
上傳時間: 2013-10-17
上傳用戶:yupw24
資源簡介:計時程序,對8253進行分頻,使用二個計數器,使第二個計數器的OUT作為中斷源,送到8259產生中斷,在LED上顯示時間
上傳時間: 2015-04-15
上傳用戶:pompey
資源簡介:帶分頻器的bcd計數電路設計,verilog源碼
上傳時間: 2014-01-14
上傳用戶:s363994250