本文提出基于FPGA的高速AD采樣設計,給出了基于FPGA的高速采樣時鐘設 計方案以及FPGA對時鐘芯片AD9516_4與ADC的配置設置,并對采樣結果有效位數進行測定。 結果證明該設計靈活、簡單、通用性強。
資源簡介:本論文設計了一種基于FPGA的高速FIR數字濾波器,濾波器實現低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數據為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數字濾波器的基本原理和線性FIR數字濾波器的性質、結構,根據濾波器的...
上傳時間: 2013-05-24
上傳用戶:qiaoyue
資源簡介:本論文設計了一種基于FPGA的高速FIR數字濾波器,濾波器實現低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數據為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數字濾波器的基本原理和線性FIR數字濾波器的性質、結構,根據濾波器的...
上傳時間: 2013-07-15
上傳用戶:lanwei
資源簡介:基于FPGA的高速FFT處理器的設計與實現
上傳時間: 2013-08-07
上傳用戶:asdkin
資源簡介:基于FPGA的高速圖像數據采集系統設計
上傳時間: 2014-12-26
上傳用戶:devin_zhong
資源簡介:三篇關于Viterbi FPGA編譯碼器的優化設計文檔: 1、Viterbi譯碼器的FPGA設計實現與優化.pdf 2、Viterbi譯碼器的低功耗設計.pdf 3、基于FPGA的高速并行Viterbi譯碼器的設計與實現.pdf
上傳時間: 2013-11-27
上傳用戶:邶刖
資源簡介:論文基于FPGA的高速實時FFT處理器設計,給出了詳細的設計流程!
上傳時間: 2014-01-04
上傳用戶:zm7516678
資源簡介:Design of High Speed Multichannel Data Gathering System Based on FPGA基于FPGA的高速多通道數據采集系統的設計
上傳時間: 2016-10-10
上傳用戶:chenbhdt
資源簡介:基于FPGA的高速FFT處理器的設計與實現
上傳時間: 2013-12-26
上傳用戶:1583060504
資源簡介:基于FPGA的A_D轉換采樣控制模塊的設計
上傳時間: 2013-12-27
上傳用戶:nanfeicui
資源簡介:該文檔為基于FPGA的高速實時數據采集系統設計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-22
上傳用戶:
資源簡介:該文檔為基于FPGA的高速數據采集系統詳細設計概述文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-26
上傳用戶:
資源簡介:基于FPGA的高速異步FIFO的設計與實現? ??
上傳時間: 2022-07-10
上傳用戶:zhanglei193
資源簡介:卷積碼是廣泛應用于衛星通信、無線通信等多種通信系統的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發展,使用FPGA實現Viterbi譯碼器的設...
上傳時間: 2013-06-24
上傳用戶:myworkpost
資源簡介:現代自動化生產技術迅猛發展,對保證其產品質量的檢測技術也提出了更高的要求,許多傳統的檢測手段已不能滿足現代化大生產的需求.而在計算機視覺理論基礎上發展起來的視覺檢測技術以其高精度、非接觸、自動化程度高等優點滿足了現代生產過程在線檢測的要求,逐漸...
上傳時間: 2013-04-24
上傳用戶:tb_6877751
資源簡介:基于FPGA的LCD&VGA控制器設計 字數不夠
上傳時間: 2013-08-05
上傳用戶:ginani
資源簡介:基于FPGA的樂曲發生器電路設計 附含源代碼(quartersii環境下運行)
上傳時間: 2013-08-07
上傳用戶:pwcsoft
資源簡介:優秀碩士論文,基于FPGA的雷達信號模擬器設計,對學FPGA的,特別是學雷達的同學有很好的參考價值
上傳時間: 2013-08-10
上傳用戶:dianxin61
資源簡介:基于FPGA的高速圖像采集和處理卡 能用于視覺檢測系統
上傳時間: 2013-08-28
上傳用戶:Shaikh
資源簡介:為了滿足對隨機數性能有一定要求的系統能夠實時檢測隨機數性能的需求,提出了一種基于FPGA的隨機數性能檢測設計方案。根據NIST的測試標準,采用基于統計的方法,在FPGA內部實現了對隨機序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣...
上傳時間: 2013-11-13
上傳用戶:lliuhhui
資源簡介:基于FPGA的數字濾波系統設計
上傳時間: 2013-11-07
上傳用戶:erkuizhang
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:基于FPGA的高速AD采樣設計,pdf教程
上傳時間: 2017-12-09
上傳用戶:lgd1
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-05-26
上傳用戶:teddysha
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-04-24
上傳用戶:siguazgb
資源簡介:基于FPGA的誤碼率測試儀設計基于FPGA的誤碼率測試儀設計
上傳時間: 2013-08-02
上傳用戶:1159797854
資源簡介:為了滿足對隨機數性能有一定要求的系統能夠實時檢測隨機數性能的需求,提出了一種基于FPGA的隨機數性能檢測設計方案。根據NIST的測試標準,采用基于統計的方法,在FPGA內部實現了對隨機序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣...
上傳時間: 2015-01-01
上傳用戶:瓦力瓦力hong
資源簡介:基于FPGA的數字濾波系統設計
上傳時間: 2015-01-01
上傳用戶:fudong911
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-12-22
上傳用戶:forzalife
資源簡介:UCLINUX2.6核下的vga驅動。基于framebuffer機理。硬件設計采用基于FPGA的軟核NIOSII設計。
上傳時間: 2015-10-03
上傳用戶:拔絲土豆
資源簡介:基于FPGA的分頻器設計,已經通過了仿真(VHDL語言編寫)
上傳時間: 2013-12-14
上傳用戶:haoxiyizhong