基于FPGA的分頻器設計,已經通過了仿真(VHDL語言編寫)
資源簡介:基于FPGA的分頻器設計,已經通過了仿真(VHDL語言編寫)
上傳時間: 2013-12-14
上傳用戶:haoxiyizhong
資源簡介:該文檔為基于FPGA的分頻器的設計與實現簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-15
上傳用戶:
資源簡介:基于FPGA的分頻器,可以根據更改參數,實現不同倍數的分頻.
上傳時間: 2013-08-15
上傳用戶:llwap
資源簡介:《分頻器設計》絕對好用的EDA實驗程序!已經通過測試。VHDL語言編寫
上傳時間: 2013-11-29
上傳用戶:star_in_rain
資源簡介:基于FPGA的分頻器,可以根據更改參數,實現不同倍數的分頻.
上傳時間: 2014-11-18
上傳用戶:songnanhua
資源簡介:該文檔為一種基于FPGA的分頻器的實現講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-01
上傳用戶:
資源簡介:基于VHDL的分頻器設計,這是源碼希望對大家有用。
上傳時間: 2014-01-25
上傳用戶:watch100
資源簡介:基于VHDL的分頻器設計,分頻器在數字系統設計中應用頻繁
上傳時間: 2017-03-31
上傳用戶:腳趾頭
資源簡介:利用Verilog_HDL實現基于FPGA的分頻方法
上傳時間: 2013-10-18
上傳用戶:feitian920
資源簡介:利用Verilog_HDL實現基于FPGA的分頻方法
上傳時間: 2013-11-20
上傳用戶:atdawn
資源簡介:好的分頻器設計程序,有三個,二分頻,八分頻隨便改,比較實用
上傳時間: 2016-07-15
上傳用戶:songyue1991
資源簡介:基于FPGA的交織編碼器設計,主要講敘如何在FPGA上實現交織編碼器。
上傳時間: 2017-05-28
上傳用戶:xjz632
資源簡介:該文檔為基于FPGA的MSK調制器設計與實現總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-03-16
上傳用戶:
資源簡介:該文檔為基于FPGA的數字積分器設計總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-04-20
上傳用戶:slq1234567890
資源簡介:該文檔為基于FPGA的音樂播放器設計總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-05-01
上傳用戶:d1997wayne
資源簡介:基于MATLAB的DC_DC變換器設計與閉環仿真
上傳時間: 2022-02-14
上傳用戶:
資源簡介:《出租車計費器》絕對好用的EDA程序!已經通過測試!VHDL語言編寫
上傳時間: 2015-10-25
上傳用戶:hj_18
資源簡介:《序列檢測器》絕對好用的EDA實驗程序,已經通過測試!VHDL語言編寫
上傳時間: 2014-01-14
上傳用戶:caiiicc
資源簡介:介紹了MSK信號的優點,并分析了其實現原理,提出一種MSK高性能數字調制器的FPGA實現方案;采用自頂向下的設計思想,將系統分成串/并變換器、差分編碼器、數控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數控振蕩器的實現...
上傳時間: 2013-11-23
上傳用戶:dvfeng
資源簡介:基于FPGA的SD轉換器的設計與實現,已經在實際項目中測試過,完全OK!
上傳時間: 2013-08-23
上傳用戶:box2000
資源簡介:基于VHDL的數控分頻器設計的源代碼及仿真
上傳時間: 2016-02-11
上傳用戶:410805624
資源簡介:數控分頻器的輸出信號頻率為輸入數據的函數。用傳統的方法設計,其設計過程和電路都比較復雜,且設計成 果的可修改性和可移植性都較差。基于VHDL 的數控分頻器設計,整個過程簡單、快捷,極易修改,可移植性強。他可利用 并行預置數的加法計數器和減法計數器實現...
上傳時間: 2014-11-29
上傳用戶:1051290259
資源簡介:基于FPGA的SD轉換器的設計與實現,已經在實際項目中測試過,完全OK!
上傳時間: 2016-04-30
上傳用戶:stewart·
資源簡介:此為基于FPGA的射頻熱療系統的設計,包括溫度測量模塊,指定溫度設計模塊,模糊控制器模塊,溫度顯示及分頻模塊等。
上傳時間: 2014-07-06
上傳用戶:xuanjie
資源簡介:卷積碼是廣泛應用于衛星通信、無線通信等多種通信系統的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發展,使用FPGA實現Viterbi譯碼器的設...
上傳時間: 2013-06-24
上傳用戶:myworkpost
資源簡介:FPGA里面的分頻器相關資料
上傳時間: 2016-03-29
上傳用戶:Miyuki
資源簡介:利用計數器和分頻器設計一個實時的時鐘。一共需要1個模24計數器、2個模6計數器、2個模10計數器、一個生成1Hz的分頻器和6個數碼管解碼器。最終用HEX5~HEX4顯示小時(0~23),用HEX3~HEX2顯示分鐘(0~59),用HEX1~HEX0顯示秒鐘(0~59)。
上傳時間: 2014-12-20
上傳用戶:dbs012280
資源簡介:此為EDA設計的分頻器模塊。可以實現三種不同的頻率信號,可以通過使用者自由設置頻率大小
上傳時間: 2013-12-22
上傳用戶:671145514
資源簡介:基于FPGA的PCM編碼器與解碼器的設計
上傳時間: 2014-12-03
上傳用戶:yangbo69
資源簡介:基于FPGA的PCM編碼器與解碼器的設計
上傳時間: 2017-06-11
上傳用戶:拔絲土豆