FPGA時鐘分析,包括門控時鐘與時鐘偏儀分析,邏輯設計時鐘分析,毛刺分析.
資源簡介:FPGA時鐘分析,包括門控時鐘與時鐘偏儀分析,邏輯設計時鐘分析,毛刺分析.
上傳時間: 2013-08-30
上傳用戶:432234
資源簡介:FPGA時鐘分析,包括門控時鐘與時鐘偏儀分析,邏輯設計時鐘分析,毛刺分析.
上傳時間: 2015-10-14
上傳用戶:lps11188
資源簡介:FPGA時序分析文檔。不錯,應該有幫助。喜歡的朋友下載看看
上傳時間: 2013-05-19
上傳用戶:yyq123456789
資源簡介:FPGA時鐘設計程序代碼,可調整時間,六位顯示。
上傳時間: 2015-12-23
上傳用戶:稀世之寶039
資源簡介:EP2C CYCONLY 系列的FPGA時鐘測試程序,是由內部時鐘分頻后,點亮數碼顯示燈來證明的。絕對好用的程序。編寫的執行效率很高
上傳時間: 2014-01-13
上傳用戶:leehom61
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-10-09
上傳用戶:ssj927211
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-11-21
上傳用戶:himbly
資源簡介:本文內容來源于實際工程項目,屬于FPGA技術在航空電子系統中的應用范疇。該項目的主要任務是通過設計—總線適配器將嵌入式航路控制器接入航電總線,使之成為航空電子系統的一部分。本文主要介紹航電總線適配器的設計,包括總線適配器接口協議分析、系統總體規...
上傳時間: 2013-05-22
上傳用戶:小強mmmm
資源簡介:在數字化、信息化的時代,數字集成電路應用得非常廣泛。隨著微電子技術和工藝的發展,數字集成電路從電子管、晶體管、中小規模集成電路、超大規模集成電路(VLSIC)逐步發展到今天的專用集成電路(ASIC)。但是ASIC因其設計周期長,改版投資大,靈活性差等缺陷制...
上傳時間: 2013-07-05
上傳用戶:acon
資源簡介:現場可編程門陣列(FPGA)能夠減少電子系統的開發風險和開發成本,縮短上市時間,降低維護升級成本,故廣泛地應用在電子系統中。最新的FPGA都采用了層次化的布線資源結構,與以前的結構發生了很大的變化。由于FPGA布線資源的固定性和有限性,因此需要開發適用于...
上傳時間: 2013-04-24
上傳用戶:long14578
資源簡介:FPGA核心知識詳解與開發技巧對初級FPGA工程師而言,必須掌握FPGA相關基礎知識、精通硬件描述語言、熟練數字電路設計、加強工程項目的實踐。應廣大初級FPGA工程師/FPGA愛好者之需,電子發燒友網策劃整合并隆重推出FPGA核心知識詳解與開發技巧電子書,以后會陸...
上傳時間: 2022-05-02
上傳用戶:XuVshu
資源簡介:本書系統講解通信網絡領域Xilinx FPGA內部的IP硬核。以流行的Xilinx Virtex-6型號芯片舉例,涵蓋Xilinx FPGA在通信領域主流的IP核,闡述Xilinx FPGA時鐘資源和DCM、PLL和MMCM時鐘管理器的特性和使用方法;介紹基于Block RAM資源生成ROM、RAM、FIFO和CAM核...
上傳時間: 2022-06-11
上傳用戶:
資源簡介:DSP的使用正呈爆炸式發展。OFDM、GPS相關器、FFT、FIR濾波器或H.264之類計算密集型算法在從移動電話到汽車的各種應用中都很常見。設計人員實現DSP有三種選擇:他們可以使用DSP處理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其極...
上傳時間: 2013-10-29
上傳用戶:xymbian
資源簡介:隨著電子技術的快速發展,各種電子設備對時間精度的要求日益提升。在衛星發射、導航、導彈控制、潛艇定位、各種觀測、通信等方面,時鐘同步技術都發揮著極其重要的作用,得到了廣泛的推廣。對于分布式采集系統來說,中心主站需要對來自于不同采集設備的采集數...
上傳時間: 2013-08-05
上傳用戶:lz4v4
資源簡介:FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性...
上傳時間: 2013-04-24
上傳用戶:變形金剛
資源簡介:用FPGA實現FFT的算法分析,硬件介紹!
上傳時間: 2013-08-05
上傳用戶:qq1604324866
資源簡介:影響FPGA設計中時鐘因素的探討,能幫組FPGA的設計
上傳時間: 2013-08-05
上傳用戶:wkxiian
資源簡介:高速FPGA系統的信號完整性測試和分析,能幫助學習FPGA
上傳時間: 2013-08-05
上傳用戶:妄想演繹師
資源簡介:基于FPGA和PLL的函數信號發生器時鐘部分的實現
上傳時間: 2013-08-08
上傳用戶:xzt
資源簡介:FPGAcpld結構分析 pga的EDA設計方法 FPGA中的微程序設計 復雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應用和實現數字邏 一種使用FPGA設計的DRAM控制器 用cpld器件實現24位同步計數器的設計
上傳時間: 2013-08-10
上傳用戶:yph853211
資源簡介:大型設計中FPGA的多時鐘設計策略,希望有需要的人喜歡
上傳時間: 2013-08-14
上傳用戶:zhichenglu
資源簡介:分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設計中優點,\\r\\n然后結合FSK 信號的產生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發生器模\\r\\n型,以及對FSK 信號發生器模型進行算法級仿真和生成VHDL 語言的方法,并在modelsim\\r\\n中對...
上傳時間: 2013-08-20
上傳用戶:herog3
資源簡介:FPGA異步時鐘設計中的同步策略,需要
上傳時間: 2013-08-23
上傳用戶:540750247
資源簡介:通過FPGA產生時鐘的VHDL源碼,QII7.1下調試通過
上傳時間: 2013-08-24
上傳用戶:wtrl
資源簡介:FPGA輸出數據的時頻域分析GUI界面,\r\n可觀察信號的時域頻域波形,星座圖眼圖等特性
上傳時間: 2013-08-27
上傳用戶:ommshaggar
資源簡介:FPGA的靜態分析,很不錯,只是我自己也沒有弄的十分明白
上傳時間: 2013-08-28
上傳用戶:zhangyi99104144
資源簡介:基于FPGA的新型數據位同步時鐘提取(CDR)實現方法
上傳時間: 2013-08-28
上傳用戶:huyahui
資源簡介:FPGA的時鐘詳細講解,可以讓你更加熟悉的了解FPGA的時鐘設計。
上傳時間: 2013-08-29
上傳用戶:1101055045
資源簡介:CPLD/FPGA設計中的時鐘應用講解 及其實例
上傳時間: 2013-09-01
上傳用戶:3到15
資源簡介:基于FPGA的直接數字合成器的設計與分析的代碼程序,代碼格式為VHDL
上傳時間: 2013-09-02
上傳用戶:ifree2016