亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

反饋移位寄存器

  • 本軟件包含了學習匯編語言的全部內(nèi)容。Emu8086集源代碼編輯器

    本軟件包含了學習匯編語言的全部內(nèi)容。Emu8086集源代碼編輯器,匯編/反匯編工具以及可以運行debug的模擬器(虛擬機器)于一身,此外,還有循序漸進的教程。這套軟件對于剛開始學習匯編語言的朋友非常有幫助.它能夠編譯源代碼,并在模擬器上一步一步的執(zhí)行. 可視化界面令操作易如翻掌.可以在執(zhí)行程序的同時可觀察寄存器,標志位和內(nèi)存.算術和邏輯運算單元(ALU)顯示中央處理器內(nèi)部的工作情況. 注意這是注冊版的 可以消除很多限制!

    標簽: 8086 Emu 軟件包 匯編語言

    上傳時間: 2013-12-25

    上傳用戶:270189020

  • 點亮P10單元板單片機源程序

    /*================================================================= 4掃16*16下入上出C語言程序, 低位起筆,數(shù)據(jù)反相。 預定義 **************************************************************/ #include #include //可使用其中定義的宏來訪問絕對地址? bit ture=1; // 使能正反相位選擇 bit false=0; // 使能反相 sbit SCK=P3^6; // EQU 0B6H ; 移位 sbit RCK=P3^5; //EQU 0B5H ; 并行鎖存 //sbit P1_3=P1^3; //外RAM擴展讀寫控制,不能重復申明 sbit EN1=P1^7; //BIT sbit FB=0xD8; // FB作為標志 sfr BUS_SPEED=0xA1; //訪問片外RAM速度設置寄存器 sfr P4SW=0xBB; //P4SW寄存器設置P4.4,P4.5,P4.6的功能 sfr P4=0xC0; // P4 EQU 0C0H sbit NC=P4^4; sbit CS=P4^6; //片選 sfr WDT_CONTR=0xC1; // 0C1H ;看門狗寄存器 sfr AUXR=0x8E; // EQU 08EH ;附件功能控制寄存器 sfr16 DPTR=0x82; sfr CLK_DIV=0x97 ; //時鐘分頻寄存器 const unsigned int code All_zk =256 ; // 0E11H ;原數(shù)據(jù)總字節(jié) const unsigned int code am_zk =128 ; // 0E13H ;單幕數(shù)據(jù)量 const unsigned char code asp = 255; // asp數(shù)據(jù)相位字,如果是正相字,那么asp=0 bit basp=1; // asp數(shù)據(jù)相位字標記,如果是正相字,那么basp=0 const unsigned char code font[]= // 晶科電子LED數(shù)碼(反相字) {0xBD,0x81,0xEF,0xFF,0xBD,0x81,0xF7,0xFF,0xEF,0xEB,0x80,0x9F,0xEF,0x8F,0xEF,0xEF,0x7F,0x7B,0x7B,0x7F,0xBF,0xEF,0xEF,0xFF,0x7F,0x00,0xFF,0xFF,0xFF,0x80,0xFE,0xFF, 0x81,0xBD,0x0F,0x0F,0x81,0xBD,0xF0,0xF0,0xEF,0xED,0xE7,0xE1,0xEF,0xE1,0xEE,0xEE,0x7F,0x7B,0x7B,0x7F,0xBF,0xEF,0xEF,0xFF,0x7F,0x7F,0x7F,0x03,0xFF,0xFF,0xFF,0xF0, 0xBD,0x81,0xEF,0xEF,0xBD,0x81,0xF7,0xF7,0xEF,0x2E,0xC7,0xEF,0xEF,0xEE,0xED,0xED,0xFF,0x03,0x03,0x7F,0x80,0xE0,0xE0,0xFF,0x5F,0x7F,0x7F,0xFF,0xFF,0xFF,0xFF,0xFB, 0xFF,0xBD,0xFF,0x0F,0xFF,0xBD,0xFF,0xF0,0xEF,0xEF,0xAB,0xEF,0xEF,0xEF,0xED,0xED,0xFF,0x7B,0x7B,0x03,0xFF,0xEF,0xEF,0xE0,0xBF,0x7F,0x7F,0xFF,0xFF,0xFF,0xDF,0xFD, 0xBD,0xFD,0xFD,0xFF,0xBD,0xED,0xBD,0xFF,0xDD,0xBD,0xDD,0xFF,0xFF,0xFF,0xFF,0xFF,0xCF,0xEF,0x00,0xEF,0xEB,0xEB,0x81,0xFB,0xC3,0xDA,0xF7,0xFF,0xDF,0xDF,0xEE,0xFF, 0x80,0xFD,0xFD,0xFF,0xC0,0xED,0xED,0xFF,0xE0,0xBD,0xBD,0xFF,0xFF,0xFF,0xFF,0xFF,0xB3,0x00,0xC7,0x6D,0x8D,0xEB,0xDD,0xF3,0xDB,0xDB,0xFB,0x40,0xDF,0xDF,0xEE,0xE0, 0xFF,0xFD,0xFD,0xFF,0xFF,0xFD,0xED,0xFF,0xFF,0xBD,0xBD,0xFF,0xFF,0xFF,0xFF,0xFF,0xFC,0xB7,0x2B,0xAB,0xDE,0xF7,0xDD,0xFB,0xFB,0x5B,0xC3,0xF7,0xEB,0xD0,0xEE,0xEF, 0xFF,0xFD,0xFD,0xF8,0xFF,0xBD,0xE1,0xC0,0xFF,0xBD,0xBD,0xE0,0xFF,0xFF,0xFF,0xFF,0xFF,0xD3,0xED,0xC7,0xFF,0xF7,0xDC,0xFB,0xFF,0xDB,0xD9,0xF7,0xF7,0xDF,0xC0,0xEE}; const unsigned char data xzL_data =0x08; //0603H;一幕一行字節(jié)數(shù) const unsigned int data aL_data =0x20; //單幕單號線(單組線)數(shù)據(jù)量 const unsigned char data mov =0x03A ; //移動速度 const unsigned int data t_T =0x040A ; //0E0AH ; 05FAH; ;停留時間 const unsigned char data mu_num=0x02 ; //0602H ;幕數(shù) unsigned int m; //m幕長變量<=am_zk unsigned char data_z; //數(shù)據(jù)寄存器 unsigned int xd; //數(shù)據(jù)指針寄存器 /*********************************************************************** 數(shù)據(jù)轉移子函數(shù) ===============================================================*/ char MOVD() { unsigned char f,nm; //nm幕數(shù)控制 unsigned char code *dptr; unsigned char xdata *xdptr = 0; f = asp ; for (m=0; m

    標簽: P10 單元板 單片機源程序

    上傳時間: 2017-05-04

    上傳用戶:sbfd010

  • 基于LTspice的反激式變換器設計與仿真

    進年來,脈沖功率裝置的使用愈來愈廣泛。由于高功率脈沖電變換器源能夠為脈沖功率裝置的負載提供能量,是構成脈沖功率裝置的主體。本文采用LT3751為核心,采用電容、電感儲能、并通過電力電子器件配合脈沖變壓器設計了反激式功率變換器電路,并通過基于LTspice進行電路瞬態(tài)分析,以得到最佳的電路模型。LTspice IV是一款高性能Spice Il仿真器、電路圖捕獲和波形觀測器,并為簡化開關穩(wěn)壓器的仿真提供了改進和模型。凌力爾特(LINEAR)對Spice所做的改進使得開關穩(wěn)壓器的仿真速度極快,較之標準的Spice仿真器有了大幅度的提高,并且LTspice IV帶有80%的凌力爾特開關穩(wěn)壓器的Spice和Macro Model(宏模型),200多種運算放大器模型以及電阻器、晶體管和MOSFET模型,使得我們在進行電路設計仿真,特別是開關電路的設計與仿真時更加輕松。

    標簽: ltspice 反激式變換器

    上傳時間: 2022-06-22

    上傳用戶:

  • 隔離升壓全橋DCDC變換器拓撲理論和控制技術研究.rar

    隔離升壓DC-DC變換器在電動汽車、儲能系統(tǒng)、可再生能源發(fā)電以及超導儲能系統(tǒng)等領域有廣闊的應用前景。本文以隔離升壓全橋變換器(Isolated Boost Full Bridge Converter,簡稱IBFBC)為研究對象,針對隔離升壓型變換器的拓撲結構、起動問題、隔離變壓器漏感問題、軟開關問題和輸入電感磁復位問題等進行了系統(tǒng)深入的研究,解決了這一類拓撲所共有技術問題。 提出了隔離升壓DC-DC變換器拓撲族,分析比較了各種拓撲的特點,確定了以IBFBC為研究對象。對IBFBC進行了詳細的穩(wěn)態(tài)分析和小信號建模分析,為其分析、設計和搭建實驗平臺提供了電路理論基礎。 理論上分析了IBFBC起動時存在電流沖擊的原因。提出了二種數(shù)字化軟起動方案,該方案對主電路進行了改造,利用DSP能靈活產(chǎn)生PWM波的特點采用了新的控制策略,成功實現(xiàn)了該系統(tǒng)的軟起動。 理論上分析了IBFBC隔離變壓器漏感引起功率開關管關斷電壓尖峰的原因,采用了有源箝位的方法,有效的解決電壓尖峰問題。提出了帶有源箝位IBFBC的九種PWM控制策略,提出了一種控制型軟PWM方法,在不增加主電路元器件的基礎上,通過控制PWM的發(fā)生方法,實現(xiàn)了有源箝位功率開關管和橋臂功率開關管的零電壓開通。 從理論上分析了IBFBC輸入電感磁復位問題。在正常停機時提出了一種數(shù)字化軟停止的方法,控制變換器由Boost工作狀態(tài)逐漸過渡到Buck工作狀態(tài),讓輸入電感存儲的能量逐漸釋放掉,最后停止工作。對于故障保護停機,采用了繞組磁復位的方法,把輸入電感設計成反激式變換器形式,突然停機時,電感中存儲的能量通過反激式繞組釋放到輸出端,這樣保護了變換器不會損壞。 給出了主電路關鍵器件參數(shù)的設計方法,設計了以DSP-TMS320F2407為核心的數(shù)字控制單元,編寫了DSP控制程序和CPLD邏輯處理程序。研制了一臺輸出功率5KW,輸入電壓直流24V,輸出電壓直流300V的IBFBC,通過全面的性能實驗驗證了理論分析和仿真結果。 本文立足于IBFBC的關鍵技術要求,并充分考慮工程應用中的實際因素,進行了理論分析和實驗研究,為實際系統(tǒng)方案設計提供理論依據(jù),并已經(jīng)在實際應用中得到驗證。

    標簽: DCDC 隔離 升壓

    上傳時間: 2013-04-24

    上傳用戶:lifevast

  • 基于TMS320F2808的高效雙向DCDC變換器.rar

    雙向DC/DC變換器(Bi-directionalDC/DCconverters)是能夠根據(jù)需要調(diào)節(jié)能量雙向傳輸?shù)闹绷?直流變換器。隨著科技的發(fā)展,雙向DC/DC變換器的應用需求越來越多,正逐步應用到無軌電車、地鐵、列車、電動車等直流電機驅動系統(tǒng),直流不間斷電源系統(tǒng),航天電源等場合。一方面,雙向DC/DC變換器為這些系統(tǒng)提供能量,另一方面,又使可回收能量反向給供電端充電,從而節(jié)約能量。 大多數(shù)雙向DC/DC變換器采用復雜的輔助網(wǎng)絡來實現(xiàn)軟開關技術,本文所研究的Buck/Boost雙向的DC/DC變換器從拓撲上解決器件軟開關的問題;由于Buck/Boost雙向DC/DC變換器的電流紋波較大,這會帶來嚴重的電磁干擾,本文結合Buck/Boost雙向DC/DC變換器拓撲與磁耦合技術使電感電流紋波減小;由于在同一頻率下不同負載時電流紋波不同,本文在控制時根據(jù)負載改變PWM頻率,從而使輕載時的電流紋波均較小。 本文所研究的雙向DC/DC變換器采用DSP處理器進行控制,其原因在于:目前沒有專門用于控制該Buck/Boost雙向DC/DC變換器的控制芯片,而DSP具有多路的高分辨率PWM,通過對DSP寄存器的配置可以實現(xiàn)Buck/Boost雙向DC/DC變換器的控制PWM;DSP具有多路高速的A/D轉換接口,并可以通過配合PWM完成對反饋采樣,具備一定的濾波功能。 本文所研究的數(shù)字雙向DC/DC變換器實現(xiàn)了在Buck模式下功率MOSFET的零電壓開通及零電壓關斷,電感電流的交迭使其電感輸出端電流紋波明顯變小,輕載時PWM頻率的提升也使得電流紋波變小。

    標簽: F2808 2808 320F DCDC

    上傳時間: 2013-06-08

    上傳用戶:cy_ewhat

  • 匯編語言教程.rar

    一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識  1.1 匯編語言的由來及其特點   1 機器語言   2 匯編語言   3 匯編程序   4 匯編語言的主要特點   5 匯編語言的使用領域  1.2 數(shù)據(jù)的表示和類型   1 數(shù)值數(shù)據(jù)的表示   2 非數(shù)值數(shù)據(jù)的表示   3 基本的數(shù)據(jù)類型  1.3 習題 第2章 CPU資源和存儲器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲器的管理模式   1 16位微機的內(nèi)存管理模式   2 32位微機的內(nèi)存管理模式  2.3 習題 第3章 操作數(shù)的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對尋址方式  3.6 基址加變址尋址方式  3.7 相對基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數(shù)尋址方式的小結  3.10 習題 第4章 標識符和表達式  4.1 標識符  4.2 簡單內(nèi)存變量的定義   1 內(nèi)存變量定義的一般形式   2 字節(jié)變量   3 字變量   4 雙字變量   5 六字節(jié)變量   6 八字節(jié)變量   7 十字節(jié)變量  4.3 調(diào)整偏移量偽指令   1 偶對齊偽指令   2 對齊偽指令   3 調(diào)整偏移量偽指令   4 偏移量計數(shù)器的值  4.4 復合內(nèi)存變量的定義   1 重復說明符   2 結構類型的定義   3 聯(lián)合類型的定義   4 記錄類型的定義   5 數(shù)據(jù)類型的自定義  4.5 標號  4.6 內(nèi)存變量和標號的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長度屬性操作符   5 容量屬性操作符   6 強制屬性操作符   7 存儲單元別名操作符  4.7 表達式   1 進制偽指令   2 數(shù)值表達式   3 地址表達式  4.8 符號定義語句   1 等價語句   2 等號語句   3 符號名定義語句  4.9 習題 第5章 微機CPU的指令系統(tǒng)  5.1 匯編語言指令格式   1 指令格式   2 了解指令的幾個方面  5.2 指令系統(tǒng)   1 數(shù)據(jù)傳送指令   2 標志位操作指令   3 算術運算指令   4 邏輯運算指令   5 移位操作指令   6 位操作指令   7 比較運算指令   8 循環(huán)指令   9 轉移指令   10 條件設置字節(jié)指令   11 字符串操作指令   12 ASCII-BCD碼調(diào)整指令   13 處理器指令  5.3 習題 第6章 程序的基本結構  6.1 程序的基本組成   1 段的定義   2 段寄存器的說明語句   3 堆棧段的說明   4 源程序的結構  6.2 程序的基本結構   1 順序結構   2 分支結構   3 循環(huán)結構  6.3 段的基本屬性   1 對齊類型   2 組合類型   3 類別   4 段組  6.4 簡化的段定義   1 存儲模型說明偽指令   2 簡化段定義偽指令   3 簡化段段名的引用  6.5 源程序的輔助說明偽指令   1 模塊名定義偽指令   2 頁面定義偽指令   3 標題定義偽指令   4 子標題定義偽指令  6.6 習題 第7章 子程序和庫  7.1 子程序的定義  7.2 子程序的調(diào)用和返回指令   1 調(diào)用指令   2 返回指令  7.3 子程序的參數(shù)傳遞   1 寄存器傳遞參數(shù)   2 存儲單元傳遞參數(shù)   3 堆棧傳遞參數(shù)  7.4 寄存器的保護與恢復  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語言類型   4 子程序的可見性   5 子程序的起始和結束操作   6 寄存器的保護和恢復   7 子程序的參數(shù)傳遞   8 子程序的原型說明   9 子程序的調(diào)用偽指令   10 局部變量的定義  7.6 子程序庫   1 建立庫文件命令   2 建立庫文件舉例   3 庫文件的應用   4 庫文件的好處  7.7 習題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標的中斷功能   6 目錄和文件的中斷功能   7 內(nèi)存管理的中斷功能   8 讀取和設置中斷向量  8.4 習題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數(shù)傳遞方式   4 宏的嵌套定義   5 宏與子程序的區(qū)別  9.2 宏參數(shù)的特殊運算符   1 連接運算符   2 字符串整體傳遞運算符   3 字符轉義運算符   4 計算表達式運算符  9.3 與宏有關的偽指令   1 局部標號偽指令   2 取消宏定義偽指令   3 中止宏擴展偽指令  9.4 重復匯編偽指令   1 偽指令REPT   2 偽指令IRP   3 偽指令IRPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴充   1 宏定義形式   2 重復偽指令REPEAT   3 循環(huán)偽指令WHILE   4 循環(huán)偽指令FOR   5 循環(huán)偽指令FORC   6 轉移偽指令GOTO   7 宏擴充的舉例   8 系統(tǒng)定義的宏  9.7 習題 第10章 應用程序的設計  10.1 字符串的處理程序  10.2 數(shù)據(jù)的分類統(tǒng)計程序  10.3 數(shù)據(jù)轉換程序  10.4 文件操作程序  10.5 動態(tài)數(shù)據(jù)的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應用   1 程序段前綴的字段含義   2 程序段前綴的應用  10.9 習題 第11章 數(shù)值運算協(xié)處理器  11.1 協(xié)處理器的數(shù)據(jù)格式   1 有符號整數(shù)   2 BCD碼數(shù)據(jù)   3 浮點數(shù)  11.2 協(xié)處理器的結構  11.3 協(xié)處理器的指令系統(tǒng)   1 操作符的命名規(guī)則   2 數(shù)據(jù)傳送指令   3 數(shù)學運算指令   4 比較運算指令   5 超越函數(shù)運算指令   6 常數(shù)操作指令   7 協(xié)處理器控制指令  11.4 協(xié)處理器的編程舉例  11.5 習題 第12章 匯編語言和C語言  12.1 匯編語言的嵌入  12.2 C語言程序的匯編輸出  12.3 一個具體的例子  12.4 習題 附錄

    標簽: 匯編語言 教程

    上傳時間: 2013-07-05

    上傳用戶:hw1688888

  • 基于FPGA的通用異步收發(fā)器的設計.rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應用于微機和外設之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱龊希匾木褪撬鼈兌季哂胁豢梢浦残裕虼艘眠@些芯片來實現(xiàn)PC機和FPGA芯片之間的通信,勢必會增加接口連線的復雜程度以及降低整個系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對UART的特點以及FPGA設計具有可移植性的優(yōu)勢,提出了一種基于FPGA芯片的嵌入式UART設計方法,其中主要包括狀態(tài)機的描述形式以及自頂向下的設計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點而且同時也使整個系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設計的LIART支持標準的RS-232C傳輸協(xié)議,主要設計有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗方式,還有多種中斷源、中斷優(yōu)先級、較強的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復用技術設計數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場合,因此可以達到資源利用的最大化。 在具體的設計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對各個功能模塊進行綜合優(yōu)化、仿真驗證以及下載實現(xiàn)。各項數(shù)據(jù)結果表明,本課題中所設計的UART滿足預期設計目標。

    標簽: FPGA 異步收發(fā)器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

  • FPGA可配置端口電路的設計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉換的控制,對16種狀態(tài)機的轉換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結構來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • 單電源低功耗A/D轉換器AD7714及其應用

    介紹單電源、低功耗、高精度 A/D轉換器 AD7714的特點、內(nèi)部寄存器結構和外部接口;詳細闡述 AD7714與單片機 AT89C51的接口技術。

    標簽: 7714 AD 單電源 低功耗

    上傳時間: 2013-06-30

    上傳用戶:CSUSheep

  • 基于以太網(wǎng)接口的ARMJTAG仿真器設計

    在嵌入式系統(tǒng)的開發(fā)過程中,仿真器是一個必不可少的開發(fā)工具。特別是對于初級嵌入式系統(tǒng)開發(fā)工程師,借助一個功能強大的仿真器進行開發(fā)工作,可以達到事半功倍的效果。一個嵌入式仿真、調(diào)試系統(tǒng)支持單步執(zhí)行、設置斷點、觀察變量內(nèi)容及寄存器內(nèi)容等功能。開發(fā)人員可以通過各類調(diào)試功能觀察變量和寄存器的變化,從而可以很清楚的了解整個程序運行的狀況,及時的調(diào)整和修改程序,并不需要反復的向芯片燒寫程序,就可以完成對于程序的調(diào)試工作。 @@ 本文在分析了目前市場上常用仿真器的設計原理的基礎上,提出了以三星公司的S3C44BO ARM7處理器為主CPU,通過以太網(wǎng)接口進行數(shù)據(jù)傳輸?shù)腁RMJTAT仿真器的設計方案。利用這種仿真器進行程序調(diào)試,不僅可以大幅度的提高下載速度,還可以實現(xiàn)仿真器資源的共享,而且調(diào)試時程序是在目標板上運行,仿真更接近于目標硬件。 @@ 文中首先對于傳統(tǒng)仿真器的設計原理、作用、存在的問題進行了研究,然后提出了基于S3C44BO的以太網(wǎng)接口的ARM-JTAG仿真器的設計。該仿真器的設計主要分為以下幾步:第一,提出總體設計方案,包括硬件的設計及軟件的設計。第二,詳細介紹該仿真器的硬件結構設計和程序開發(fā)過程,其中特別對以太網(wǎng)接口的設計進行了研究。第三,總結了該仿真器的功能、特點。 @@關鍵詞:仿真器;S3C44BO;以太網(wǎng)接口;JTAG;LwIP

    標簽: ARMJTAG 以太網(wǎng)接口 仿真器

    上傳時間: 2013-06-16

    上傳用戶:253189838

主站蜘蛛池模板: 七台河市| 茶陵县| 天水市| 宝山区| 勃利县| 九台市| 武城县| 金昌市| 竹北市| 太谷县| 宿迁市| 鸡西市| 泌阳县| 东明县| 翁源县| 廊坊市| 武威市| 安义县| 曲水县| 漠河县| 宁陵县| 探索| 谷城县| 濮阳市| 琼中| 北京市| 昭平县| 应用必备| 大渡口区| 平罗县| 通化县| 稷山县| 遂宁市| 绍兴县| 马关县| 万载县| 昭苏县| 罗甸县| 井冈山市| 威远县| 上饶市|