亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

同步協議

  • 基于FPGA的新型數據位同步時鐘提取(CDR)實現方法

    基于FPGA的新型數據位同步時鐘提取(CDR)實現方法

    標簽: FPGA CDR 數據 位同步時鐘

    上傳時間: 2013-08-28

    上傳用戶:huyahui

  • 基于FPGA 的OFDM 寬帶數據通信同步系統設計與實現

    這是篇, 覺得甚是有用,大家共同學學。

    標簽: FPGA OFDM 寬帶數據 同步系統

    上傳時間: 2013-08-31

    上傳用戶:ming52900

  • FPGA同步設計技術

    FPGA同步設計技術,對在FPGA設計中出現的同步問題,毛刺的處理等問題,給出了相應的對策

    標簽: FPGA 同步設計

    上傳時間: 2013-09-03

    上傳用戶:lijianyu172

  • 同步復位和異步復位,FPGA設計

    同步復位和異步復位,FPGA設計

    標簽: FPGA 同步復位 異步復位

    上傳時間: 2013-09-05

    上傳用戶:swaylong

  • 一種改進的基于時間戳的空間音視頻同步方法

    空間多媒體通信過程中存在的不可預測的分組數據丟失、亂序,可變的鏈路傳輸及處理時延抖動以及收發端時鐘不同步與漂移等問題,這可能導致接收端在對音視頻數據進行顯示播放時產生音視頻不同步現象。為了解決此問題,提出了一種改進的基于時間戳的空間音視頻同步方法,該方法采用一種相對時間戳映射模型,結合接收端同步檢測和緩沖設計,能夠在無需全網時鐘和反饋通道的情況下,實現空間通信中的音視頻同步傳輸,并在接收端進行同步播放顯示。對該方法進行了仿真,結果表明了設計的可行性。同步前的均方根誤差SPD值平均在150 ms左右,最大能達到176.1 ms。文中方法能將SPD值控制在60 ms左右,不僅能實現音視頻同步傳輸,并且開銷很小,可應用在空間多媒體通信中。

    標簽: 音視頻

    上傳時間: 2013-11-21

    上傳用戶:comer1123

  • 同步多個1 GSPS直接數字頻率合成器AD9910

    多個DDS器件同步后,就可以在多個頻率載波實現相位和幅度的精確數字調諧控制。這種控制在雷達應用和用于邊帶抑制的正交(I/Q)上變頻中很有用。

    標簽: GSPS 9910 AD 數字頻率合成器

    上傳時間: 2013-11-13

    上傳用戶:lingzhichao

  • 同步RS觸發器工作特性的Multisim仿真

    給出了具有置0、置1功能及不確定輸出狀態的同步RS觸發器的Multisim仿真方法,即用字組產生器產生所需的各類輸入信號,用四蹤示波器同步顯示輸入信號及狀態輸出信號的波形,可直觀描述觸發器的置0、置1過程及不確定狀態的產生過程。分析了同步RS觸發器不確定輸出狀態的Multisim仿真方案。所述方法的創新點是解決了同步RS觸發器的工作波形無法用電子實驗儀器進行分析驗證的問題。

    標簽: Multisim 同步RS觸發器 仿真

    上傳時間: 2013-10-12

    上傳用戶:米卡

  • STD標準中信號模型同步和門控機制研究

    隨著對IEEE1641標準研究的逐漸深入,信號的構建成為了研究重點。對信號模型進行同步和門控控制,可以影響到TSF(測試信號框架)模型的輸出,從而達到控制信號的目的,使測試需求更加完善以及測試過程更加精確。

    標簽: STD 標準 信號模型 門控機制

    上傳時間: 2014-01-01

    上傳用戶:YUANQINHUI

  • 一種載波同步鎖相環設計方案

    研究了一種利用corid 算法的矢量及旋轉模式對載波同步中相位偏移進行估計并校正的方法.設計并實現了基于corid 算法的數字鎖相環.通過仿真驗證了設計的有效性和高效性.

    標簽: 載波同步 設計方案 鎖相環

    上傳時間: 2013-11-21

    上傳用戶:吾學吾舞

  • 使用時鐘PLL的源同步系統時序分析

    使用時鐘PLL的源同步系統時序分析一)回顧源同步時序計算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數的意義:Etch Delay:與常說的飛行時間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結果的后處理得來。請看下面圖示:圖一為實際電路,激勵源從輸出端,經過互連到達接收端,傳輸延時如圖示Rmin,Rmax,Fmin,Fmax。圖二為對應輸出端的測試負載電路,測試負載延時如圖示Rising,Falling。通過這兩組值就可以計算得到Etch Delay 的最大和最小值。

    標簽: PLL 時鐘 同步系統 時序分析

    上傳時間: 2013-11-05

    上傳用戶:VRMMO

主站蜘蛛池模板: 木兰县| 肇庆市| 民乐县| 土默特左旗| 施甸县| 太谷县| 临漳县| 绍兴县| 读书| 武定县| 武义县| 林口县| 兴隆县| 新绛县| 大竹县| 龙门县| 宁国市| 淮北市| 太康县| 会宁县| 宁夏| 无锡市| 九台市| 哈密市| 普宁市| 廊坊市| 东至县| 封开县| 汶川县| 洛浦县| 麟游县| 库尔勒市| 玉山县| 精河县| 汕尾市| 台南县| 确山县| 临城县| 霍城县| 石狮市| 临邑县|