N位加法器源代碼,通用的,通過xilinx驗證,希望對大家有用。
標簽: 加法器 源代碼
上傳時間: 2015-06-06
上傳用戶:zhangzhenyu
相應加法器的測試向量(test bench)
標簽: bench test 加法器 測試
上傳時間: 2014-01-06
上傳用戶:siguazgb
vhdl和verling hdl 的加法器
標簽: verling vhdl hdl 加法器
上傳時間: 2015-06-10
上傳用戶:qiaoyue
用vhdl語言設計CPU中的一部分:加法器的設計,包括多種加法器的設計方法!內容為英文
標簽: vhdl CPU 語言 分
上傳時間: 2015-06-11
上傳用戶:xiaohuanhuan
超前進位加法器的例子,包括源碼和測試文件,壓縮包,無密碼.
標簽: 進位 加法器 源碼 測試
上傳時間: 2015-06-12
上傳用戶:希醬大魔王
浮點加法器的VHDL算法設計 浮點加法器的VHDL算法設計
標簽: VHDL 浮點 加法器 算法設計
上傳時間: 2014-01-13
上傳用戶:z754970244
介紹了vhdl語言的知識,包括元件,加法器,計數器等的編程
標簽: vhdl 語言 元件 加法器
上傳時間: 2014-01-12
上傳用戶:qazxsw
實現四位加法器的VHDL代碼,里面含有全加器的代碼
標簽: VHDL 加法器 代碼
上傳時間: 2013-12-22
上傳用戶:stvnash
%直接型到并聯型的轉換 % %[C,B,A]=dir2par(b,a) %C為當b的長度大于a時的多項式部分 %B為包含各bk的K乘2維實系數矩陣 %A為包含各ak的K乘3維實系數矩陣 %b為直接型分子多項式系數 %a為直接型分母多項式系數 %
標簽: dir par 系數 矩陣
上傳時間: 2014-01-20
上傳用戶:lizhen9880
直接型到級聯型的形式轉換 % [b0,B,A]=dir2cas(b,a) %b 為直接型的分子多項式系數 %a 為直接型的分母多項式系數 %b0為增益系數 %B 為包含各bk的K乘3維實系數矩陣 %A 為包含各ak的K乘3維實系數矩陣 %
標簽: 系數 dir cas 多項式
上傳時間: 2013-12-30
上傳用戶:agent
蟲蟲下載站版權所有 京ICP備2021023401號-1