亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

載波<b>相移</b>

  • VK3604A/B小體積藍牙音箱4鍵觸摸觸控檢測芯片多種輸出方式選擇:鎖存/直接輸出

    產品型號:VK3604A 產品品牌:VINKA/永嘉微電 封裝形式:SOP16 產品年份:新年份 聯 系 人:陳銳鴻 Q Q:361 888 5898 聯系手機:188 2466 2436(信) 概述: VK3604/VK3604A具有4個觸摸按鍵,可用來檢測外部觸摸按鍵上人手的觸摸動作。該芯片具有較高的 集成度,僅需極少的外部組件便可實現觸摸按鍵的檢測。 提供了4路輸出功能,可通過IO腳選擇輸出電平,輸出模式,輸出腳結構,單鍵/多鍵和最 長輸出時間。芯片內部采用特殊的集成電路,具有高電源電壓抑制比,可減少按鍵檢測錯誤的 發生,此特性保證在不利環境條件的應用中芯片仍具有很高的可靠性。 此觸摸芯片具有自動校準功能,低待機電流,抗電壓波動等特性,為各種觸摸按鍵+IO輸 出的應用提供了一種簡單而又有效的實現方法。 特點: ? 工作電壓 2.4-5.5V ? 待機電流7uA/3.3V,14uA/5V ? 上電復位功能(POR) ? 低壓復位功能(LVR)  ? 觸摸輸出響應時間:工作模式 48mS ,待機模式160mS ? 通過AHLB腳選擇輸出電平:高電平有效或者低電平有效 ? 通過TOG腳選擇輸出模式:直接輸出或者鎖存輸出 ? 通過SOD腳選擇輸出方式:CMOS輸出或者開漏輸出 ? 通過SM腳選擇輸出:多鍵有效或者單鍵有效 ? 通過MOT腳有效鍵最長輸出時間:無窮大或者16S ? 通過CS腳接對地電容調節整體靈敏度(1-47nF)  ? 各觸摸通道單獨接對地小電容微調靈敏度(0-50pF) ? 上電0.25S內為穩定時間,禁止觸摸 ? 上電后4S內自校準周期為64mS,4S無觸摸后自校準周期為1S ? 封裝SOP16(150mil)(9.9mm x 3.9mm PP=1.27mm) ———————————————— 產品型號:VK3604B 產品品牌:VINKA/永嘉微電 封裝形式:TSSOP16 產品年份:新年份 聯 系 人:陳銳鴻 1.概述 VK3604B具有4個觸摸按鍵,可用來檢測外部觸摸按鍵上人手的觸摸動作。該芯片具有 較高的集成度,僅需極少的外部組件便可實現觸摸按鍵的檢測。 提供了4路直接輸出功能。芯片內部采用特殊的集成電路,具有高電源電壓抑制比,可 減少按鍵檢測錯誤的發生,此特性保證在不利環境條件的應用中芯片仍具有很高的可靠性。 此觸摸芯片具有自動校準功能,低待機電流,抗電壓波動等特性,為各種觸摸按鍵+IO 輸出的應用提供了一種簡單而又有效的實現方法。   特點  ? 工作電壓 2.4-5.5V ? 待機電流7uA/3.3V,14uA/5V ? 上電復位功能(POR) ? 低壓復位功能(LVR)  ? 觸摸輸出響應時間:  工作模式 48mS 待機模式160mS ? CMOS輸出,低電平有效,支持多鍵  ? 有效鍵最長輸出16S ? 無觸摸4S自動校準  ? 專用腳接對地電容調節靈敏度(1-47nF)  ? 各觸摸通道單獨接對地小電容微調靈敏度(0-50pF). ? 上電0.25S內為穩定時間,禁止觸摸. ? 封裝 TSSOP16L(4.9mm x 3.9mm PP=1.00mm) KPP841 標準觸控IC-電池供電系列: VKD223EB --- 工作電壓/電流:2.0V-5.5V/5uA-3V   感應通道數:1    通訊界面  最長回應時間快速模式60mS,低功耗模式220ms    封裝:SOT23-6 VKD223B ---  工作電壓/電流:2.0V-5.5V/5uA-3V   感應通道數:1    通訊界面   最長回應時間快速模式60mS,低功耗模式220ms    封裝:SOT23-6 VKD233DB --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:SOT23-6   通訊界面:直接輸出,鎖存(toggle)輸出  低功耗模式電流2.5uA-3V VKD233DH ---工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:SOT23-6  通訊界面:直接輸出,鎖存(toggle)輸出  有效鍵最長時間檢測16S VKD233DS --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:DFN6(2*2超小封裝) 通訊界面:直接輸出,鎖存(toggle)輸出  低功耗模式電流2.5uA-3V VKD233DR --- 工作電壓/電流:2.4V-5.5V/1.5uA-3V  1感應按鍵  封裝:DFN6(2*2超小封裝) 通訊界面:直接輸出,鎖存(toggle)輸出  低功耗模式電流1.5uA-3V VKD233DG --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:DFN6(2*2超小封裝) 通訊界面:直接輸出,鎖存(toggle)輸出   低功耗模式電流2.5uA-3V  VKD233DQ --- 工作電壓/電流:2.4V-5.5V/5uA-3V  1感應按鍵  封裝:SOT23-6 通訊界面:直接輸出,鎖存(toggle)輸出    低功耗模式電流5uA-3V  VKD233DM --- 工作電壓/電流:2.4V-5.5V/5uA-3V  1感應按鍵  封裝:SOT23-6 (開漏輸出) 通訊界面:開漏輸出,鎖存(toggle)輸出    低功耗模式電流5uA-3V  VKD232C  --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V   感應通道數:2  封裝:SOT23-6   通訊界面:直接輸出,低電平有效  固定為多鍵輸出模式,內建穩壓電路 MTP觸摸IC——VK36N系列抗電源輻射及手機干擾: VK3601L  --- 工作電壓/電流:2.4V-5.5V/4UA-3V3  感應通道數:1  1對1直接輸出 待機電流小,抗電源及手機干擾,可通過CAP調節靈敏  封裝:SOT23-6 VK36N1D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:1  1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏封裝:SOT23-6 VK36N2P --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:2    脈沖輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏封裝:SOT23-6 VK3602XS ---工作電壓/電流:2.4V-5.5V/60UA-3V  感應通道數:2  2對2鎖存輸出 低功耗模式電流8uA-3V,抗電源輻射干擾,寬供電電壓   封裝:SOP8 VK3602K --- 工作電壓/電流:2.4V-5.5V/60UA-3V   感應通道數:2   2對2直接輸出 低功耗模式電流8uA-3V,抗電源輻射干擾,寬供電電壓   封裝:SOP8 VK36N2D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:2   1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏封裝:SOP8 VK36N3BT ---工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  BCD碼鎖存輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏  封裝:SOP8 VK36N3BD ---工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  BCD碼直接輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏  封裝:SOP8 VK36N3BO ---工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  BCD碼開漏輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP8/DFN8(超小超薄體積) VK36N3D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N4B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:4    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N4I---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:4    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N5D ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:5   1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N5B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:5    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N5I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:5    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N6D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:6   1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N6B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:6    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N6I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:6    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N7B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:7    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N7I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:7    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N8B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:8    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N8I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:8    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N9I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:9    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N10I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:10    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) 1-8點高靈敏度液體水位檢測IC——VK36W系列 VK36W1D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:1 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOT23-6 備注:1. 開漏輸出低電平有效  2、適合需要抗干擾性好的應用 VK36W2D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:2 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP8 備注:1.  1對1直接輸出   2、輸出模式/輸出電平可通過IO選擇 VK36W4D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:4 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP16/DFN16 備注:1.  1對1直接輸出   2、輸出模式/輸出電平可通過IO選擇 VK36W6D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:6 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP16/DFN16 備注:1.  1對1直接輸出    2、輸出模式/輸出電平可通過IO選擇 VK36W8I  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  I2C輸出    水位檢測通道:8 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP16/DFN16 備注:1.  IIC+INT輸出     2、輸出模式/輸出電平可通過IO選擇  KPP841

    標簽: 3604 輸出 VK 體積 藍牙音箱 檢測 方式 芯片 觸控 鎖存

    上傳時間: 2022-04-11

    上傳用戶:shubashushi66

  • AD630的鎖相放大器的設計與分析

    本文針對傳統放大器信噪分離能力弱,無法檢測微弱信號這一現狀,設計了一個基于AD630的鎖相放大器。系統以開關式相關器為鎖相放大器的核心部分進行設計,具有電路簡單、運行速度快、線性度高、動態范圍大、抗過載能力強等優點。本文設計的鎖相放大器硬件主要包括信號通道模塊、參考通道模塊、相關器模塊、電源模塊、電壓檢測模塊、顯示模塊等部分。信號通道模塊的輸入級通過并聯多個放大器的方式有效降低了噪聲,通過跟蹤帶通濾波電路提高了信噪比;參考通道模塊包含參考電壓放大器、鎖相環電路和相移器電路三個部分,可以將輸入信號放大10~10000倍:相關器模塊是鎖相放大器的核心部分,采用高信噪比的AD630芯片進行電路設計,包括相敏檢波電路(PSD)和低通濾波電路;電源模塊由集成三端穩壓器構成,通過模擬電源和數字電源隔離的方式有效降低了電源紋波:電壓檢測模塊通過電阻分壓的方式提高了可檢測范圍;顯示模塊為數字電壓表ZF5135-DC2V,直觀顯示被檢測信號。本文利用Altium Designer軟件繪制PCB板對電路進行了測試,結果表明系統能夠準確檢測到uV級別的信號,并且信噪比較高。相位差在0~360°范圍內連續調節時,能夠將較微弱的信號從噪聲的背景中提取出來并進行放大。同時該系統各級電路之間采用直接耦合的方式,對于頻率較低的信號,仍然能進行鎖相放大。設計中對鎖相放大器理想和非理想模型進行了仿真對比,結果表明在未摻雜噪聲時,信號通道將輸入信號放大10倍,相位改變180°。最后根據行為級建模和電路實物焊接兩種方法進一步分析驗證了鎖相放大器的工作機理。

    標簽: ad630 鎖相放大器

    上傳時間: 2022-07-11

    上傳用戶:

  • STM32-PMSM-SDK-V4.2使用指南中文版

    ·SDK V4.2軟件包包含:PMSM FOC固件庫和STMC Workbench(GUI),允許用戶使用STM32進行單或雙PMSM馬達的FOC的驅動,其支持STM32F0Xx,STM32F1xx,STM32F2XX,STM32F3xX及STM32F4xx·相電流采樣支持:·1-SHUNT:采樣電阻放在DCBUS上·ST專利的算法·僅需要1個電阻/運放:成本較低·電流采樣算法可能會帶來力矩紋波·3-SHUNT:采樣電阻放在3個下橋臂上·電流采樣精度高·不會有電流紋波產生·ICS:2個隔離的電流傳感器·放在A/B相繞組上·適用于相電流較大的場合:無功耗·成本較/LCO

    標簽: stm32 PMSM

    上傳時間: 2022-07-27

    上傳用戶:kent

  • 基于FPGA的PCI接口運動控制卡的研究.rar

    運動控制技術是機電一體化的核心部分,提高運動控制技術水平對于提高我國的機電一體化技術具有至關重要的作用。運動控制技術的發展是制造自動化前進的旋律,是推動新的產業革命的關鍵技術。對于數控系統來說,最重要的是控制各個電機軸的運動,這是運動控制器接收并依照數控裝置的指令來控制各個電機軸運動從而實現數控加工的,數據加工中的定位控制精度、速度調節的性能等重要指標都與運動控制器直接相關。目前對數控系統的研究都集中在插入PC的NC控制器的研究上,而其核心部分就是對步進、伺服電機進行控制的運動控制卡的研究。對PC-NC來說,運動控制卡的性能很大程度上決定了整個數控系統的性能,而微電子和數字信號處理技術的發展及其應用,使運動控制卡的性能得到了不斷改進,集成度和可靠性大大提高。 本課題通過對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合當前運動控制領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了數控技術和相關運動控制技術的最新成果,提出了基于PCI和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡。 本課題的具體研究主要有以下幾方面: 首先,通過對運動控制卡及運動控制系統等行業現狀的全面調研,和對運動控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,提出了基于FPGA的運動控制設計方案,并規劃了板卡的總體設計。 其次,根據總體設計,規劃了板卡的結構,詳細劃分并實現了FPGA各部分的功能;利用光電隔離原理設計了數字輸入/輸出電路。 再次,利用FPGA的資源實現了PCI從設備接口,達到跟控制卡通信的目的,針對運動控制中的一些具體問題,如運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了四軸運動控制電路,定義了各個寄存器的具體功能,設計了功能齊全的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能。最后,進行了本運動控制卡的測試,從測試和應用結果來看,該卡達到預期的要求。

    標簽: FPGA PCI 接口

    上傳時間: 2013-07-27

    上傳用戶:zgu489

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 基于DSP和FPGA的運動控制技術的研究

    該課題通過對開放式數控技術的全面調研和對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合激光雕刻領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了世界開放式數控技術和相關運動控制技術的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡.該論文主要內容如下:首先,通過對制造業、開放式數控系統、運動控制卡等行業現狀的全面調研,基于對運動系統控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,確定了基于DSP和FPGA的運動控制設計方案,并規劃了板卡的總體結構.其次,針對運動控制中的一些具體問題,如高速、高精度、運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了功能相互獨立的四軸運動控制電路,仔細規劃并定義了各個寄存器的具體功能,設計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,完全實現了S-曲線升降速運動、自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能.再次,介紹了DSP在運動控制中的作用,合理規劃了DSP指令的形成過程,并對DSP軟件的具體實現進行了框架性的設計.然后,根據光電隔離原理設計了數字輸入/輸出電路;結合DAC原理設計了四路模擬輸出電路;實現了PCI接口電路的設計;并針對常見的干擾現象,提出了有效的抗干擾措施.最后,利用運動控制卡強大的運動控制功能,并針對激光雕刻行業進行大幅圖形掃描時需要實時處理大量的圖形數據的特別需要,在板卡第四軸完全實現了激光控制功能,并基于FPGA內部的16KBit塊RAM,開辟了大量數據區以便進行大幅圖形的實時處理.

    標簽: FPGA DSP 運動控制

    上傳時間: 2013-06-09

    上傳用戶:youlongjian0

  • 應用于十萬門FPGA的全數字鎖相環設計

    在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。

    標簽: FPGA 應用于 全數字 鎖相環

    上傳時間: 2013-07-06

    上傳用戶:LouieWu

  • 波形發生程序

    實現4種常見波形正弦、三角、鋸齒、方波(A、B)的頻率、幅度可控輸出(方波A的占空比也是可控的),可以存儲任意波形特征數據并能重現該波形,還可完成各種波形的線形疊加輸出。

    標簽: 波形發生 程序

    上傳時間: 2013-04-24

    上傳用戶:vendy

  • 基于ATF54143平衡式低噪聲放大器的設計

    基于低噪聲放大器(LNA)的噪聲系數和駐波比之間的矛盾,本文采用安捷倫公司的ATF54143晶體管計了一款工作于890~960 MHz平衡式低噪聲放大器。該設計分為兩部分:3 dB 90°相移定向耦合器和并聯的低噪聲放大器。本文中首先介紹LNA相關理論,然后通過安捷倫公司的ADS仿真軟件進行電路仿真,仿真結果滿足設計要求,達到了低噪聲系數和良好地駐波比要求。此文也為后面電路的設計和調試提供了理論支持。

    標簽: 54143 ATF 平衡式 低噪聲放大器

    上傳時間: 2013-11-02

    上傳用戶:410805624

  • 模塊電源功能性參數指標及測試方法

      模塊電源的電氣性能是通過一系列測試來呈現的,下列為一般的功能性測試項目,詳細說明如下: 電源調整率(Line Regulation) 負載調整率(Load Regulation) 綜合調整率(Conmine Regulation) 輸出漣波及雜訊(Ripple & Noise) 輸入功率及效率(Input Power, Efficiency) 動態負載或暫態負載(Dynamic or Transient Response) 起動(Set-Up)及保持(Hold-Up)時間 常規功能(Functions)測試 1. 電源調整率   電源調整率的定義為電源供應器于輸入電壓變化時提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,分別于低輸入電壓(Min),正常輸入電壓(Normal),及高輸入電壓(Max)下測量并記錄其輸出電壓值。 電源調整率通常以一正常之固定負載(Nominal Load)下,由輸入電壓變化所造成其輸出電壓偏差率(deviation)的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal) 2. 負載調整率   負載調整率的定義為開關電源于輸出負載電流變化時,提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,測量正常負載下之輸出電壓值,再分別于輕載(Min)、重載(Max)負載下,測量并記錄其輸出電壓值(分別為Vo(max)與Vo(min)),負載調整率通常以正常之固定輸入電壓下,由負載電流變化所造成其輸出電壓偏差率的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal)    3. 綜合調整率   綜合調整率的定義為電源供應器于輸入電壓與輸出負載電流變化時,提供其穩定輸出電壓的能力。這是電源調整率與負載調整率的綜合,此項測試系為上述電源調整率與負載調整率的綜合,可提供對電源供應器于改變輸入電壓與負載狀況下更正確的性能驗證。 綜合調整率用下列方式表示:于輸入電壓與輸出負載電流變化下,其輸出電壓之偏差量須于規定之上下限電壓范圍內(即輸出電壓之上下限絕對值以內)或某一百分比界限內。 4. 輸出雜訊   輸出雜訊(PARD)系指于輸入電壓與輸出負載電流均不變的情況下,其平均直流輸出電壓上的周期性與隨機性偏差量的電壓值。輸出雜訊是表示在經過穩壓及濾波后的直流輸出電壓上所有不需要的交流和噪聲部份(包含低頻之50/60Hz電源倍頻信號、高于20 KHz之高頻切換信號及其諧波,再與其它之隨機性信號所組成)),通常以mVp-p峰對峰值電壓為單位來表示。   一般的開關電源的規格均以輸出直流輸出電壓的1%以內為輸出雜訊之規格,其頻寬為20Hz到20MHz。電源實際工作時最惡劣的狀況(如輸出負載電流最大、輸入電源電壓最低等),若電源供應器在惡劣環境狀況下,其輸出直流電壓加上雜訊后之輸出瞬時電壓,仍能夠維持穩定的輸出電壓不超過輸出高低電壓界限情形,否則將可能會導致電源電壓超過或低于邏輯電路(如TTL電路)之承受電源電壓而誤動作,進一步造成死機現象。   同時測量電路必須有良好的隔離處理及阻抗匹配,為避免導線上產生不必要的干擾、振鈴和駐波,一般都采用雙同軸電纜并以50Ω于其端點上,并使用差動式量測方法(可避免地回路之雜訊電流),來獲得正確的測量結果。 5. 輸入功率與效率   電源供應器的輸入功率之定義為以下之公式:   True Power = Pav(watt) = Vrms x Arms x Power Factor 即為對一周期內其輸入電壓與電流乘積之積分值,需注意的是Watt≠VrmsArms而是Watt=VrmsArmsxP.F.,其中P.F.為功率因素(Power Factor),通常無功率因素校正電路電源供應器的功率因素在0.6~0.7左右,其功率因素為1~0之間。   電源供應器的效率之定義為為輸出直流功率之總和與輸入功率之比值。效率提供對電源供應器正確工作的驗證,若效率超過規定范圍,即表示設計或零件材料上有問題,效率太低時會導致散熱增加而影響其使用壽命。 6. 動態負載或暫態負載   一個定電壓輸出的電源,于設計中具備反饋控制回路,能夠將其輸出電壓連續不斷地維持穩定的輸出電壓。由于實際上反饋控制回路有一定的頻寬,因此限制了電源供應器對負載電流變化時的反應。若控制回路輸入與輸出之相移于增益(Unity Gain)為1時,超過180度,則電源供應器之輸出便會呈現不穩定、失控或振蕩之現象。實際上,電源供應器工作時的負載電流也是動態變化的,而不是始終維持不變(例如硬盤、軟驅、CPU或RAM動作等),因此動態負載測試對電源供應器而言是極為重要的。可編程序電子負載可用來模擬電源供應器實際工作時最惡劣的負載情況,如負載電流迅速上升、下降之斜率、周期等,若電源供應器在惡劣負載狀況下,仍能夠維持穩定的輸出電壓不產生過高激(Overshoot)或過低(Undershoot)情形,否則會導致電源之輸出電壓超過負載組件(如TTL電路其輸出瞬時電壓應介于4.75V至5.25V之間,才不致引起TTL邏輯電路之誤動作)之承受電源電壓而誤動作,進一步造成死機現象。 7. 啟動時間與保持時間   啟動時間為電源供應器從輸入接上電源起到其輸出電壓上升到穩壓范圍內為止的時間,以一輸出為5V的電源供應器為例,啟動時間為從電源開機起到輸出電壓達到4.75V為止的時間。   保持時間為電源供應器從輸入切斷電源起到其輸出電壓下降到穩壓范圍外為止的時間,以一輸出為5V的電源供應器為例,保持時間為從關機起到輸出電壓低于4.75V為止的時間,一般值為17ms或20ms以上,以避免電力公司供電中于少了半周或一周之狀況下而受影響。    8. 其它 在電源具備一些特定保護功能的前提下,還需要進行保護功能測試,如過電壓保護(OVP)測試、短路保護測試、過功保護等

    標簽: 模塊電源 參數 指標 測試方法

    上傳時間: 2013-10-22

    上傳用戶:zouxinwang

主站蜘蛛池模板: 嘉义市| 县级市| 中宁县| 盘锦市| 新泰市| 洮南市| 抚宁县| 礼泉县| 多伦县| 蒲城县| 留坝县| 上林县| 延长县| 九台市| 玉山县| 利津县| 辽源市| 淳化县| 临夏县| 盐亭县| 九台市| 石家庄市| 武威市| 秭归县| 衡水市| 盐边县| 崇礼县| 临漳县| 柳州市| 正蓝旗| 凤山市| 扎鲁特旗| 柘荣县| 阳原县| 荔浦县| 四平市| 黄龙县| 尼勒克县| 华阴市| 聂荣县| 政和县|