當今電子技術的發展日新月異,尤其是深亞微米工藝在IC設計中的應用,使得芯片的集成規模愈來愈大,速度愈來愈高,從而使得如何處理高速信號問題成為設計的關鍵因素之一。隨著電子系統中邏輯和系統時鐘頻率的迅速提高和信號邊沿不斷變陡,印刷電路板(PCB)的線跡互連和板層特性對系統電氣性能的影響也越發重要。對于低頻設計線跡互連和板層的影響可以不考慮;當頻率超過50MHz時,互連關系和板層特性的影響不容忽視,必須對傳輸線效應加以考慮,在評定系統性能時也必須考慮印刷電路板板材的電參數。因此,高速系統的設計必須面對互連延遲引起的時序問題以及串擾、傳輸線效應等信號完整性(SI)問題。本文主要對互連延遲所引起的時序問題進行探討。
標簽: SDRAM DSP 信號傳輸 延時
上傳時間: 2013-12-18
上傳用戶:如果你也聽說
基于fpga的高速數據采集卡設計制作
標簽: Nios USB 接口 高速數據
上傳時間: 2014-12-28
上傳用戶:cx111111
FPGA與ARM EPI通信,控制16路步進電機和12路DC馬達 VHDL編寫的,,,,,
標簽: FPGA VHDL ARM EPI
上傳時間: 2013-10-21
上傳用戶:zhyfjj
在激光測距系統中,微弱回波信號的檢測處理一直是一個難題。本文主要討論了激光測距接收系統的實現方法,這種測距方法既適用于短距離的測量又適用于長距離的測量。首先介紹了脈沖式激光測距的原理,在此原理的基礎上,結合FPGA的高速信號處理能力,設計了高精度激光測距接收系統,并設計了回波信號接收與計數電路模塊。
標簽: FPGA 激光測距 回波信號 高速采集
上傳時間: 2013-10-19
上傳用戶:dxxx
FIFO的verilog代碼
標簽: verilog FIFO 代碼
上傳時間: 2013-11-22
上傳用戶:不懂夜的黑
FIFO
標簽: FIFO
上傳時間: 2013-11-08
上傳用戶:wgh_kf
FIFO設計,有代碼,可以自己照著操作下哈
上傳時間: 2013-11-12
上傳用戶:sammi
設計工程師通常在FPGA上實現FIFO(先進先出寄存器)的時候,都會使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對性變差,某些情況下會變得不方便或者將增加硬件成本。此時,需要進行自行FIFO設計。本文提供了一種基于信元的FIFO設計方法以供設計者在適當的時候選用。這種方法也適合于不定長包的處理。
標簽: FPGA FIFO 信元 設計方法
上傳時間: 2014-01-13
上傳用戶:mengmeng444425
文章詳細介紹了一種以Xilinx 公司生產的CPLD 器件XC9536 為核心來產生電機繞組參考電流, 進而實現具有繞組電流補償功能的兩相混合式步進電動機10 細分和50 細分運行方式的方法。實踐證明, 該方法可以有效地提高兩相混合式步進電動機系統的運行效果。
標簽: CPLD 器件 中的應用 步進電動
上傳時間: 2013-11-15
上傳用戶:lnnn30
為解決目前高速信號處理中的數據傳輸速度瓶頸以及傳輸距離的問題,設計并實現了一種基于FPGA 的高速數據傳輸系統,本系統借助Altera Cyclone III FPGA 的LVDS I/O 通道產生LVDS 信號,穩定地完成了數據的高速、遠距離傳輸。系統所需的8B/10B 編解碼、數據時鐘恢復(CDR)、串/并行轉換電路、誤碼率計算模塊均在FPGA 內利用VHDL 語言設計實現,大大降低了系統互聯的復雜度和成本,提高了系統集成度和穩定性。
標簽: FPGA 高速傳輸
上傳時間: 2013-10-30
上傳用戶:zhishenglu
蟲蟲下載站版權所有 京ICP備2021023401號-1