The NCA9511 is a hot-swappable I2C bus buffer that supports I/O card insertion into a live backplane without corruption of the data and CLock buses.
上傳時間: 2021-01-26
上傳用戶:
詳細介紹電磁兼容原理,設計,及解決問題的方法原理
標簽: 電磁兼容
上傳時間: 2021-10-18
上傳用戶:
歐母龍PLC例程PLC控制器源碼255個合集:1600T俄羅斯壓力機.rar200噸壓機程序 omron 的機子C系列的.rar3MK136舊磨床現程序.rar3電機延時控制啟停.rar5V編碼器信號如何接入CP1H高數計數案例.rar6路搶答器源碼.rar902002 OMRON.rarASCII Generic Protocol Macro Object Code.zipASCII Generic Protocol Macro.zipC3電樞異物吸引.rarCalendar Calculation.zipcarbon.rarCompact Flash Memory Write.zipCounter Multiplex.zipcp1h 高速計數觸發中斷注意點.rarcp1h-x40用在非標飲料線上的程序,有注解.rarCP1H與愛默生溫控模塊的通訊程序.rarCP1L and CP1H EasyModbus FB.zipCPM1A編寫的贊揚15T立式注塑機.rarCPM2A Interupt High Speed Counting Sample.zipCPM2A自身時鐘六個時間段觸發程序.rarCQM1 Host Link Master.zipCQM1H 21的例子程序,有溫度壓力等PID控制。.rarCQMaster.swp.zipCS CJ CP NSJ password set.zipCS1 C Mode Hostlink.zipCS1-CJ1 Floating Point to Fixed Point Conversion for HMI.zipcub.rarCX-Programmer Ver.5 Introduction Guide R120-E1-01..zipCX-Programmer Ver.5 Introduction to Function Blocks Guide R121-E1-01.zipC_Mode_Hostlink.zipDeviceNet Explicit Message Example.zipdieban.rarEasy to use Modbus RTU Master for CP1L CP1H CJ1 CJ2 CS1.zipExample of Using Daylight Saving FB's.zipExample Scale Meter Protocol.zipFB Calculate Day Of Week.zipFB Day light savings function block.zipFB Extract Time Date into SecMin Hr Day Mth Yr.zipFB Scale with parameters.zipGKF1250離心機CXP.rargkf1250離心機cxpgkf離心機omron.rarJH21-200程序.rarLED液壓機.rarlogging+ filewrite.ziplpr-des.rarModbus Protocol Macro Object Code.zipModbus Protocol Macro.zipModbus RTU Sample Code CJ1-SCB.rarModbus TCP Client using FB's.zipOmron CS1 Sequencer.zipOMRON E6CP絕對值編碼器使用實例。編碼器為8位格雷碼輸出.rarOmron Modbus Slave Ladder.zipOmron Plc 變頻一帶三例程.rarOMRON PLC編程示范.raromron--MOV傳送指令.raromron-cs1g-h-cpu42日本機的程序.rarOmron_CJ2_to_AB_EIP_Tag_Datalink_Example.rarOMRON接駁臺.rarOMRON控制2伺服.rarOMRON溫度,壓力模擬量輸入程序.rarOMRON照明設備程序.raromron的PLC案例程序.rarOMRON程序舉例.rarOMRON程序舉例2.rarOMRON紙病分析系統-PLC程序(CJ1G).zipomron脈沖輸出到驅動器的程序.rarPCB 沉銅線程序.rarPID溫度控制的PLC程序設計實例.rarPinstamp.zipPLC CLock adjustment with screen.zipPLC錳鋼程序cpm2a.zipPolls and Writes setpoints to E5CK Process Controller - E5CK.swp.zipPRO9連拉.rarProcess states sequence logics.zipQuadrature Input for Standard CPM1A DC Inputs.zipRandom Number Generator.zipScaling in CJ1 CS1 PLC's.zipSMS - GSM PLC Communications.zipsony 公司 某機臺控制程序.rarStepNext.cpt.zipSTUP Example.zipTemplate for Step-Step Next Sequence.zipToggle Button.zipTracking product on conveyor.zipTXD-RXD Quickstart Programs.zipTXD-RXD Serial Port Handling.zipUseable timer.zipV600-E5CK.zipV700-V720 RFID Protocol Macro.zipVB與OMRON PLC通訊源碼.rarWoodwood Controler Example Protocol Program.zipYH32-315油壓機程序.rar一個CJ1M的程序.rar一個OMRON程序,帶位置控制模塊.rar一個生產線上潤滑控制的小程序.rar一些簡單的cpm1a程序.rar一控三恒壓供水程序.rar三層提升機歐姆龍CQM1H程序.rar三菱400噸和200號沖床程序.rar上海產自動模切機飛達部程序.zip上海獅印全自動啤機程序.rar東芝壓鑄機梯形圖.rar兩步法吹瓶機.rar鄉林剪臺.rar買書的隨書樣例.rar井研磨邊機.rar交通燈注釋全.rar今機立式注塑機程序.rar伺服電機正反轉控制.rar位置控制(旋轉編碼器與PLC).rar充磁機程序.rar先啟后停 后啟先停 事例.rar沖床程序.rar分揀線主機一個CJ1M的分揀線程序下掛CP1H.rar利慧利樂灌裝機程序.rar刮水器停止位置檢查程序.rar力泰翻胚機程序.rar北人04印刷機程序.rar北人LQD10騎馬裝訂程序.rar半自動吹瓶機的程.rar南京印刷機.zip卡板程式.rar壓制機程序(帶解釋,注釋).rar壓力機控制程序.rar原創液壓機程序帶注釋歐姆龍PLC加信捷文本.rar原點搜索程序.rar雙翻分揀機.rar雙邊機.rar反滲透整套PLC控制.rar臺灣產染色機歐姆龍PLC帶3只IO擴展控制程序.rar臺灣大拉無板.rar啤酒廠酒瓶美容機.rar四川綿陽建豐熱磨工段.rar在用設備程序.rar垂直涂布.rar外端子設計數值.rar大型熱電廠 PLC程序(帶注解).rar大搖動超聲波清洗機.rar大連75密練注釋程序.rar安呼12級.rar富佳扶梯程序.rar對齊度編程!!.rar小車控制程序.rar小車送料”例程.rar廣東鍛壓氣壓沖床程序(80T)有詳細注解.rar廣告牌燈箱.rar微電機刷簧自動組裝程序.rar微粉磚自動送料帶OMRON CQM2A+擴展程序帶注釋.rar意大利進口皮革壓花.rar扎鋼機程序.rar打包機.rar拔蓋機.rar撥碼控制.rar擋磚磨邊機(新1).rar捷豹空壓機控制程序.rar接木機.rar控制程序例子.rar推掛.rar攻絲機2(新).rar料位顯示.rar旋轉門控制程序1.rar無協議.rar無心磨床(OMRON系統,帶機械手有詳細注解).rar無線膠裝機歐姆龍程序.zip日本人編的程序 拋光研磨.rar日本成型磨床控制程序(附注釋)歐姆龍CPM1A.rar板坯定厚.rar樣例,有注釋.rar模擬量試驗.rar歐姆龍CJ1M鉻化機程序帶注釋.rar歐姆龍CP1H例程.rar歐姆龍CPM1A的PLC.rar歐姆龍CPM2AH PLC和歐姆龍NTZ觸摸屏編寫的超聲波清洗機程序..rar歐姆龍CPM2AH Host Link通訊程序(發布源碼).rar
上傳時間: 2021-10-22
上傳用戶:
FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實驗 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 實驗簡介在前面的實驗中我們練習了 SD 卡讀寫,VGA 視頻顯示等例程,本實驗將 SD 卡里的 BMP 圖片讀出,寫入到外部存儲器,再通過 VGA、LCD 等顯示。本實驗如果通過液晶屏顯示,需要有液晶屏模塊。2 實驗原理在前面的實驗中我們在 VGA、LCD 上顯示的是彩條,是 FPGA 內部產生的數據,本實驗將彩條替換為 SD 內的 BMP 圖片數據,但是 SD 卡讀取速度遠遠不能滿足顯示速度的要求,只能先寫入外部高速 RAM,再讀出后給視頻時序模塊顯示module top( input clk, input rst_n, input key1, output [5:0] seg_sel, output [7:0] seg_data, output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sd_ncs, //SD card chip select (SPI mode) output sd_dclk, //SD card CLock output sd_mosi, //SD card controller data output input sd_miso, //SD card controller data input output sdram_clk, //sdram CLock output sdram_cke, //sdram CLock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24
標簽: fpga
上傳時間: 2021-10-27
上傳用戶:
300個C51單片機設計proteus仿真源碼軟件源碼:100000秒以內的計時程序10秒的秒表12864LCD圖形滾動演示128X64LED160128LCD圖文演示1602字符液晶滾動演示程序1602液晶顯示的DS1302實時時鐘16×16點陣(滾動顯示)16×16點陣2(滾動顯示)2io5鍵盤模擬音量數碼管顯示2×20串行字符液晶演示32x16漢字44行列鍵盤485全雙工通信4×4鍵盤矩陣控制條形LED顯示4個獨立式按鍵控制LED開關4個獨立式按鍵控制LED移位4只數碼管滾動顯示0~3555可調PWM發生器555的應用6264擴展內存6個16×16點陣74HC154譯碼器應用74HC59574HC595串入并出芯片應用74LS138譯碼器應用74LS148擴展中斷8051雙機通信簡例8255并行口擴展實例89C51PWM8x8LED漢字顯示8x8點陣做的貪吃蛇游戲8×8LED點陣屏顯示數字8只數碼管同時顯示不同字符8只數碼管顯示多個不同字符8只數碼管滾動顯示8~F8只數碼管滾動顯示單個數字8只數碼管滾動顯示數字串8只數碼管閃爍顯示8通道自動溫度檢測系統仿真(含原程序)ADC0808 PWM實驗ADC0809模數轉換與顯示ADC0832模數轉換與顯示AT89C51對直流電動機的驅動AVR_UartBCD譯碼數碼管顯示數字c51 可預設電壓的數控電源(功能強大)CLockConterCPU控制的獨立式鍵盤掃描實驗da、ad。液晶,傳遞函數模型綜合應用的實例DIY51式數控電源DS1621溫度傳感器實驗ds18b20DS18B20溫度傳感器實驗DS18B20溫度檢測及其液晶顯示HorseLightI2CIIC-24C04與數碼管IIC-24C04與蜂鳴器INT0與INT1中斷計數INT0中斷3位計數INT0及INT1中斷計數INT0和INT1控制條形LEDINT1中斷5位計數IO并行口直接驅動單個數碼管K1-K4 分組控制LEDK1-K4 控制LED移位K1-K4 控制數碼管加減演示K1-K4 控制數碼管移位顯示K1-K4 鍵狀態顯示key_lcdks0108 液晶12864LCD頻率計仿真LED代碼查詢V1[1].1LED模擬交通燈LED閃爍M16_AN_CompareM16_EEPROMM16_HorseMAX7221控制數碼管動態顯示my16key_cNT0中斷控制LEDNT0中斷計數NumberDisplayP3口流水燈PCF8574PCF8583+LCD1602PCF8591模數與數模轉換實驗proteus ADDC的練習程序PWMPWMLEDPWM控制LED的亮度仿真程序PWM控制馬達的方法PWM波輸出(可調)PWM電機正反轉pwm程序實例PWM調溫RAM擴展練習sscom32串口調試TIMER0與TIMER1控制條形LEDTIMER0控制LED二進制計數TIMER0控制單只LED閃爍TIMER0控制四只LED滾動閃爍TIMER0控制流水燈ULN2803usart_t《lcd1602仿真實例》一個數控直流穩壓電源一個步進電機的仿真一步一步教你51_PC串口通信萬能邏輯電路實驗三機通訊串口仿真mcu_pc串口方式1串行數據轉換為并行數據交通燈從左到右的流水燈光藕隔離驅動電機內部函數intrins.h應用舉例凈水控制器仿真電路剛做好的十個字的led屏模擬有程序包含單片機寄存器的頭文件單只按鍵控制單只數碼管滾動顯示單只數碼管循環顯示0-9單只數碼管循環顯示0~F單片機與PC機串口通訊仿真單片機之間雙向通信單片機向PC發送數據單片機向主機發送字符串單片機接收PC發出的數據單片機控制的電動自行車驅動系統單片機數據發送程序發一個用定時器做的PWM基于1602+ds12b80+ds1302+音樂+電子書+流水燈的多功能電子表基于ADC0832的數字電壓表基于AT24C02的多機通信基于AT89C51+MAX7219的頻率計 附帶proteus仿真電路圖 實際硬件電路測試通過基于DS1302的日歷時鐘基于yjwpm測試過的DS18B20仿真實例多功能電子鐘多點溫度測量多路開關狀態指示大屏幕仿真子電路做的一個H型電機驅動電路字符串函數string.h應用舉例字符函數ctype.h應用舉例宏定義應用舉例定時器中斷控制的獨立式鍵盤掃描實驗定時器控制交通指示燈定時器控制數碼動態顯示定時器控制數碼管動管顯示對I2C總線上掛接多個AT24C0
上傳時間: 2021-10-27
上傳用戶:wangshoupeng199
74HC595 A4950 MAX3232 ULN2003AD STM32F207VCT6 AD集成封裝庫,原理圖庫器件型號列表:Library Component Count : 53Name Description----------------------------------------------------------------------------------------------------1N4148 High Conductance Fast Diode1N4448 High Conductance Fast Diode1N914 High Conductance Fast Diode1N914A High Conductance Fast Diode1N914B High Conductance Fast Diode1N916 High Conductance Fast Diode1N916A High Conductance Fast Diode1N916B High Conductance Fast Diode2N3904 NPN General Purpose Amplifier74ALS86 74HC595 8M貼片晶振 A4950 直流電機驅動AO4805CAP CapacitorCAP SMD CapacitorCON2 ConnectorCON2*10 ConnectorCON2*12P ConnectorCON2*7 ConnectorCON2*9 ConnectorCON3 ConnectorCON4 ConnectorCON5 ConnectorCON7 ConnectorCap Pol 極性電解電容DIODE DiodeFUSE1 FuseFUSE2 FuseINDUCTOR2 IRF7351PbF N-MOSJS1-12V-FLED MAX487 MAX809RD R0.125 Less than 1/4 Watt Power Resistor.RES2 RGRPI*4 Res1 ResistorSGM8955XN5G/TR 測量放大器SM712 SN74LV4052AD SP3232ESST25VF016B-50-4I-S2AFI2C Real-Time CLock.STM32F107VTC6 STM32F107VTC6SW DIP-4 編碼開關SW-PB SwitchTPS54302 45UA靜態電流 3ATVS SMBJ30CAULN2003 XC6214XTAL Crystal OscillatorPCB封裝庫列表:Component Count : 40Component Name-----------------------------------------------4G模塊-外置7D181K0603-LED0603C0603R0805C12061210181232255569-2*1P直針5569-2*2P直針AT-26CAP-D8DO-214AANHSOP-8J-SPDT-5JTAGL
上傳時間: 2021-11-15
上傳用戶:ttalli
FPGA讀取OV5640攝像頭數據并通過VGA或LCD屏顯示輸出的Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, output cmos_scl, //cmos i2c CLock inout cmos_sda, //cmos i2c data input cmos_vsync, //cmos vsync input cmos_href, //cmos hsync refrence,data valid input cmos_pclk, //cmos pxiel CLock output cmos_xclk, //cmos externl CLock input [7:0] cmos_db, //cmos data output cmos_rst_n, //cmos reset output cmos_pwdn, //cmos power down output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sdram_clk, //sdram CLock output sdram_cke, //sdram CLock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);
上傳時間: 2021-12-18
上傳用戶:
基于FPGA設計的字符VGA LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明,通過字符轉換工具將字符轉換為 8 進制 mif 文件存放到單端口的 ROM IP 核中,再從ROM 中把轉換后的數據讀取出來顯示到 VGA 上,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue );wire video_clk;wire video_hs;wire video_vs;wire video_de;wire[7:0] video_r;wire[7:0] video_g;wire[7:0] video_b;wire osd_hs;wire osd_vs;wire osd_de;wire[7:0] osd_r;wire[7:0] osd_g;wire[7:0] osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r = osd_r[7:3]; //discard low bit dataassign vga_out_g = osd_g[7:2]; //discard low bit dataassign vga_out_b = osd_b[7:3]; //discard low bit data//generate video pixel CLockvideo_pll video_pll_m0( .inclk0 (clk ), .c0 (video_clk ));color_bar color_bar_m0( .clk (video_clk ), .rst (~rst_n ), .hs (video_hs ), .vs (video_vs ), .de (video_de ), .rgb_r (video_r ), .rgb_g (video_g ), .rgb_b (video_b ));osd_display osd_display_m0( .rst_n (rst_n ), .pclk (video_clk ), .i_hs (video_hs ), .i_vs (video_vs ), .i_de (video_de ), .i_data ({video_r,video_g,video_b} ), .o_hs (osd_hs ), .o_vs (osd_vs ), .o_de (osd_de ), .o_data ({osd_r,osd_g,osd_b} ));endmodule
上傳時間: 2021-12-18
上傳用戶:
基于FPGA設計的sdram讀寫測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,DRAM選用海力士公司的 HY57V2562 型號,容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數據寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號都是時鐘信號。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input clk,input rst_n,output[1:0] led,output sdram_clk, //sdram CLockoutput sdram_cke, //sdram CLock enableoutput sdram_cs_n, //sdram chip selectoutput sdram_we_n, //sdram write enableoutput sdram_cas_n, //sdram column address strobeoutput sdram_ras_n, //sdram row address strobeoutput[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank addressoutput[12:0] sdram_addr, //sdram addressinout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24 ; //external memory user interface address widthparameter BUSRT_BITS = 10 ; //external memory user interface burst widthparameter BURST_SIZE = 128 ; //burst sizewire wr_burst_data_req; // from external memory controller,write data request ,before data 1 CLockwire wr_burst_finish; // from external memory controller,burst write finish
標簽: fpga sdram verilog quartus
上傳時間: 2021-12-18
上傳用戶:
基于FPGA設計的vga顯示測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue );wire video_clk;wire video_hs;wire video_vs;wire video_de;wire[7:0] video_r;wire[7:0] video_g;wire[7:0] video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r = video_r[7:3]; //discard low bit dataassign vga_out_g = video_g[7:2]; //discard low bit dataassign vga_out_b = video_b[7:3]; //discard low bit data//generate video pixel CLockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule
標簽: fpga vga顯示 verilog quartus
上傳時間: 2021-12-19
上傳用戶:kingwide