亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Cyclone

  • 基于FPGA DSP架構的高速通信接口設計與實現

    本文采用 altera 公司Cyclone 系列芯片ep1c12 實現了與ts101/ts201 兩種芯片的鏈路口的雙工通信,并給出了具體的設計實現方法。其中ts101 的設計已經成功應用于某信號處理機中。

    標簽: FPGA DSP 架構 接口設計

    上傳時間: 2014-01-12

    上傳用戶:ZJX5201314

  • Rainbow Blaster 使用手冊v1.0

    一、Rainbow Blaster 的特性Rainbow Blaster全面兼容Altera的USB Blaster下載電纜,通過計算機的USB接口可對Altera的FPGA/CPLD以及配置芯片進行編程、調試等操作。支持的Altera FPGA/CPLD器件如下:l Stratix II、Stratix GX及Stratix系列l Cyclone II及Cyclone系列l APEX II 及APEX 20K系列l ACEX 1Kl Mercuryl FLEX 10K、FLEX 10KE和FLEX 10KA全系列l Excaliburl MAX 3000、MAX 7000和MAX II全系列支持的配置芯片如下:l EPC2, EPC4, EPC8, EPC16, EPC1441l EPCS1, EPCS4, EPCS16,EPCS64支持的目標板IO電壓:l 1.5V、1.8V、2.5V、3.3V、5V二、Rainbow Blaster工作需求1.軟件需求:l Windows 2000 和XP 操作系統。l 需要安裝QuartusII4.0 及以上版本。l Quartus II Programmer (編程或配置操作需要)l Quartus II SignalTap II Logic Analyzer (邏輯分析操作需要)2. 電源需求:l 從USB 電纜的PC 端提供直流5.0V;l 從目標板下載接口提供直流1.5V 至5.0V。三、硬件連接請按如下步驟順序操作:1. 關掉目標板電源。2. 將USB 電纜一端(大口)接到PC 或筆記本電腦上的USB 接口,另一端(小口)接到Rainbow Blaster。3. 將Rainbow Blaster 的10PIN Female(母頭)接頭按照方向指示連接到目標

    標簽: Rainbow Blaster 1.0 使用手冊

    上傳時間: 2013-10-15

    上傳用戶:yd19890720

  • 10pin jtag接口定義

    10pin jtag接口定義 表1 Rainbow Blaster 的10PIN 母頭接口定義引AS 模式 PS 模式 JTAG 模式腳 信號名 描述 信號名 描述 信號名 描述1 DCLK 時鐘信號 DCLK 時鐘信號 TCK 時鐘信號2 GND 信號地 GND 信號地 GND 信號地3 CONF_DONE 配置完畢 CONF_DONE 配置完畢 TDO 數據來自于器件4 VCC(TRGT) 目標電源 VCC(TRGT) 目標電源 VCC(TRGT) 目標電源5 nCONFIG 配置控制 nCONFIG 配置控制 TMS JTAG 狀態機控制6 nCE Cyclone 芯片使能/ /7 DATAOUT AS 數據輸出 nSTATUS 配置狀態 /8 nCS 串行配置器件芯片使能/ /9 ASDI AS 數據輸入 DATA0 數據到器件 TDI 數據到器件10 GND 信號地 GND 信號地 GND 信號地

    標簽: jtag pin 10 接口定義

    上傳時間: 2014-04-02

    上傳用戶:lina2343

  • 一種在FPGA上實現的FIR濾波器的資源優化算法

    在數字濾波器中,FIR濾波器是一種結構簡單且總是穩定的濾波器,同時也只有FIR濾波器擁有線性相位的特性。傳統的直接型濾波器運算速度過慢,而改進型的DA結構的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達到運算速度以及邏輯資源節約的整體優化。本文提出了一種基于RAG算法的FIR濾波器,與傳統的基于DA算法的濾波器結構的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結構,減少了邏輯資源的消耗和硬件實現面積,提高了計算速度。本文設計的16階FIR濾波器用VerilogHDL進行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實驗表明基于RAG算法的FIR濾波器達到了邏輯資源的節約和運算速度的提高的整體優化效果。

    標簽: FPGA FIR 濾波器 優化算法

    上傳時間: 2014-12-28

    上傳用戶:feilinhan

  • 采用低成本FPGA實現高效的低功耗PCIe接口

      白皮書:采用低成本FPGA實現高效的低功耗PCIe接口   了解一個基于DDR3存儲器控制器的真實PCI Express® (PCIe®) Gen1x4參考設計演示高效的Cyclone V FPGA怎樣降低系統總成本,同時實現性能和功耗目標。點擊馬上下載!

    標簽: FPGA PCIe 低功耗 接口

    上傳時間: 2013-11-16

    上傳用戶:huangld

  • 基于FPGA的多功能LCD顯示控制器設計

    通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設計.所設計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數配置便可以驅動LCD1602/LCD12864模塊實現字符或圖形的實時顯示,并且該多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的驗證.

    標簽: FPGA LCD 多功能 顯示控制器

    上傳時間: 2014-06-23

    上傳用戶:hasan2015

  • 采用基于FPGA 的方法縮短高級醫療內窺鏡系統的開發時間

      電子發燒友網核心提示:醫療內窺鏡的市場發展帶來了各種挑戰,例如,要求增強功能,更高的精度,更好的處理性能,以及更小的體積等。本文介紹Altera高級醫療內窺鏡系統解決方案,它使用了1080p視頻設計工作臺、DSP 構建模塊、參考設計,以及 Stratix® V、Cyclone® V 和 Arria® V FPGA 等。通過下文介紹,資深專家向您支招,教你懂得如何通過采用基于FPGA的方法來縮短高級醫療內窺鏡系統的開發時間。   引言   對內窺鏡檢查的需求在不斷增長,同時還需要不斷改進檢查過程,增強醫療設備的功能。全球競爭不斷加劇,導致各種新功能的出現,新市場的變化也非???,開發周期越來越短,工程團隊必須集中精力提高核心競爭力,加強系統知識。工程師需要靈活的硬件平臺和支持各種平臺的工作臺工具,使他們能夠針對新標準或者標準的變化而對產品進行更新。此外,設計團隊必須更高效的進行開發工作。Altera® 1080p 視頻設計工作臺和28-nm FPGA提供了靈活的系統方法來滿足當前以及不斷發展的功能需求。   不斷增長的全球需求   很多因素導致對內窺鏡檢查的需求越來越強。今后數十年內,世界60歲以上的人口數量將會大幅度增長,對醫療衛生服務的需求也會隨之增長。而且,胃腸道患病人口在不斷增加,需要進行檢查和治療。越來越多的醫生采用內窺鏡檢查方法。很多政府報銷政策鼓勵非置入式治療,這有利于患者更快的恢復,從而降低了治療總成本,患者的體驗會更好。   很多國家增加了在醫療基礎設施上的投入,特別是加大了醫療設備的采購。反過來,這些新市場需求也擴大了對下一代內窺鏡系統的需求。設計團隊體驗到需求的不斷增長,而全球競爭導致他們推遲其產品發布計劃。

    標簽: FPGA 內窺鏡

    上傳時間: 2014-12-28

    上傳用戶:huxiao341000

  • Altera 28nm FPGA芯片精彩剖析

    電子發燒友網訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優勢,未來的前景勢必無法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優勢、型號差異以及典型應用等介紹,電子發燒友網小編將帶領大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設計選擇相應的Altera 28nm FPGA 芯片。  

    標簽: Altera FPGA 28 nm

    上傳時間: 2013-11-21

    上傳用戶:ZZJ886

  • ALTERA公司器件介紹匯總

      本資料是關于Altera公司基本器件的主要介紹(主要特性、優勢、適用配置器件、型號、引腳、下載電纜、軟件等)   目 錄   1、 MAX7000系列器件   2、 MAX3000A系列器件   3、 MAX II 系列器件   4、 Cyclone系列器件   5、 Cyclone II系列器件   6、 Stratix系列器件   7、 Stratix GX系列器件   8、 Stratix II系列器件   9、 HardCopy II結構化ASIC   10、其它系列器件   11、配置器件   12、下載電纜   13、開發軟件   14、IP CORE   15、Nios II嵌入式處理器   16、ALTERA開發板   17、ALTERA電源選擇

    標簽: ALTERA 器件

    上傳時間: 2013-10-16

    上傳用戶:文993

  • AN522: Implementing Bus LVDS

    This application note describes how to implement the Bus LVDS (BLVDS) interface in the supported Altera ® device families for high-performance multipoint applications. This application note also shows the performance analysis of a multipoint application with the Cyclone III BLVDS example.

    標簽: Implementing LVDS 522 Bus

    上傳時間: 2013-11-10

    上傳用戶:frank1234

主站蜘蛛池模板: 哈巴河县| 句容市| 青铜峡市| 新竹县| 定安县| 桦南县| 镇江市| 石嘴山市| 韩城市| 都安| 巢湖市| 洪湖市| 青河县| 古田县| 昌吉市| 晴隆县| 灯塔市| 西华县| 玉树县| 台中县| 伊宁市| 罗田县| 正阳县| 澳门| 巫溪县| 宣威市| 余干县| 汉川市| 武城县| 古交市| 兴仁县| 临夏县| 友谊县| 寿阳县| 富阳市| 额敏县| 增城市| 铁力市| 文成县| 卢龙县| 庆阳市|