智能機器小車主要完成尋跡功能,由機械結構和控制單元兩個部分組成。機械結構是一個由底盤、前后輔助輪、控制板支架、傳感器支架、左右驅動輪、步進電機等組成。控制單元部分主要由主要包含傳感器及其調理電路、步進電機及驅動電路、控制器三個部分。本設計的核心為控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。CPLD芯片的設計主要在MAX+PLUsⅡ10.0環境下利用VHDL語言編程實現。驅動步進電機電路主要利用ULN2803作為驅動芯片。
標簽: 智能機
上傳時間: 2015-09-07
上傳用戶:cjf0304
The Linux Network Administrator s Guide, Third Edition updates a classic Linux title from O Reilly. This refreshed resource takes an in-depth look at everything you need to know to join a network. Topics covered include all of the essential networking software that comes with the Linux operating system, PLUs information on a host of cutting-edge services including wireless hubs, spam filtering, and more
標簽: Linux Administrator Edition Network
上傳時間: 2015-09-19
上傳用戶:
本源碼是高速并行乘法器的設計源碼,開發軟件為MAX+PLUs.輸入為兩個帶符號的二進制數
上傳時間: 2015-10-18
上傳用戶:sunjet
面向對象的設計的培訓教才,對學習C PLUs PLUs 有幫助。
標簽: 面向對象的設計
上傳時間: 2015-10-19
上傳用戶:釣鰲牧馬
UCOS/II for ICCAVR - The version of UCOS/II is 2.04 - the original port was done by Ole Saether for the IAR compiler. Jens E. Holtegaard ported one version using ICCAVR. Joerg Meyer did another port (using Jens port as a start?). This is basically Joerg s port PLUs a little bit of changes and documentation by me. - YOU MUST DOWNLOAD THE MAIN PART OF THE UCOS/II FROM THE UCOS/II WEBSITE http://www.ucos-ii.com . The supplied project file assumes the portable source is in the ..\source directory. - Joerg has written couple document showing the stack frames etc. but it is in German :-) They are included in this directory. - The Timer2 overflow interrupt is used for Timer Tick. If you want to change that, modify os_cpu_c.c and os_cpu_a.s - I have tested this using ATMega103 with and without external RAM using AVR Studio simulator. See test1.c test program. Both Code Compressed (PRO) and STD versions have been tested.
標簽: UCOS original Saether version
上傳時間: 2015-11-14
上傳用戶:ippler8
摘 要:以上海地區的出租車計費器為例,利用Verilog HDL語言設計了出租車計費器,使其具有時間 顯示、計費以及模擬出租車啟動、停止、復位等功能,并設置了動態掃描電路顯示車費和對應時間,顯示 了硬件描述語言Verilog—HDL設計數字邏輯電路的優越性。源程序經MAX+PLUs Ⅱ軟件調試、優 化,下載到EPF1OK10TC144—3芯片中,可應用于實際的出租車收費系統。 關鍵詞:Verilog HDL;電子自動化設計;硬件描述語言;MAX+PLUsⅡ
上傳時間: 2014-12-06
上傳用戶:bakdesec
所需軟件列表:(本配置以下列軟件版本完成) 1、 APACHE_2.0.47-win32-x86-no_ssl (Apache web服務器) 2、 PHP-4.3.3-Win32 (PHP語言解析器) 3、 MySQL-4.0.12-win (MySQL數據庫) 4、 j2sdk-1_4_2-windows-i586 (JAVA 語言環境) 5、 Jakarta-Tomcat-5.0.9 (Tomcat JSP解析服務器) 6、 Resin-3.0.3 (Resin JSP解析服務器) 7、 mod_jk_1.2.5_2.0.47.dll (整合Apache+Tomcat的PLUs) 8、 mm.mysql-2.0.4-bin.jar (JSP訪問連接MySQL文件)
上傳時間: 2014-01-11
上傳用戶:koulian
On Sunday, April 27, 2003, Fresno will celebrate Earth Day in downtown Fresno at Courthouse Park. The event will begin at noon. This year we will include music, speakers, and vendors, PLUs activities for children. Fresno Earth Day is recognized as the only Earth Day festival that happens in Fresno, and the largest in the Central Valley. The Fresno Earth Day Committee is a small group of environmental activists hoping to broaden the appeal of a better planet and environment. We are a non-profit organization whose fiscal fiduciary is the Fresno Center for Nonviolence.
標簽: Fresno Courthouse celebrate downtown
上傳時間: 2016-02-24
上傳用戶:cursor
本書系統地介紹了一種硬件描述語言,即VHDL語言設計數字邏輯電路和數字系統的新方法。這是電子電路設計方法上一次革命性的變化,也是邁向21世紀的電子工程師所必須掌握的專門知識。本書共分12章,第l章---第8章主要介紹VHDL語言的基本知識和使用VHDL語言設計簡單邏輯電路的基本方法;第9章和第10章分別以定時器和接口電路設計為例,詳述了用VHDL語言設計復雜電路的步驟和過程;第11章簡單介紹了VHDL語言93版和87版的主要區別;第12章介紹了MAX+PLUs II的使用說明。 本書以數字邏輯電路設計為主線,用對比手法來說明數字邏輯電路的電原理圖和VHDL語言程序之間的對應關系,并列舉了眾多的實例。另外,還對設計中的有關技術,如仿真、綜合等作了相應說明。本書簡明扼要,易讀易懂。它可作為大學本科和研究生的教科書,也可以作為一般從事電子電路設計工程師的自學參考書。
標簽: 硬件描述語言
上傳時間: 2014-01-11
上傳用戶:sz_hjbf
框架作為一種大粒度的重用技術在桌面軟件開發中得到了廣泛應用,而在嵌入式開發領域,目前還沒有一套完整的標準框架可供使本文以通信領域的嵌入式軟件開發為例,介紹使用C++語言,在ARM平臺Nucleus PLUs操作系統下實現嵌入式開發框架EFC的方法和應用實例。
標簽: 軟件開發
上傳時間: 2013-12-22
上傳用戶:chens000