用verilog實現rs232通信async_transmitter.v
資源簡介:用verilog實現rs232通信async_transmitter.v
上傳時間: 2013-12-17
上傳用戶:咔樂塢
資源簡介:用FPGA實現rs232通信,此代碼是用VHDL語言編寫,非常有用的好東東啊
上傳時間: 2013-08-21
上傳用戶:爺的氣質
資源簡介:用verilog實現rs232 receiveri
上傳時間: 2013-12-23
上傳用戶:bjgaofei
資源簡介:用FPGA實現rs232通信,此代碼是用VHDL語言編寫,非常有用的好東東啊
上傳時間: 2016-07-04
上傳用戶:xiaodu1124
資源簡介:用verilog實現的串口異步通信,適用于rs232
上傳時間: 2016-03-31
上傳用戶:tb_6877751
資源簡介:用VB實現rs232接口通信,能和單片機通信的上位機程序。
上傳時間: 2014-11-08
上傳用戶:zhuyibin
資源簡介:用32位NiosII處理器實現rs232通信,可以給初學者一個借鑒。
上傳時間: 2013-12-18
上傳用戶:aeiouetla
資源簡介:用verilog實現的epp與sram通信的程序
上傳時間: 2014-11-02
上傳用戶:a673761058
資源簡介:用verilog實現的以太網接口!!!!!!!!!!!!!!!!!!
上傳時間: 2013-07-13
上傳用戶:LSPSL
資源簡介:用verilog實現的串口收發數據程序,已經調試通過
上傳時間: 2013-08-21
上傳用戶:lixinxiang
資源簡介:用verilog實現基于FPGA的通用分頻器
上傳時間: 2013-08-30
上傳用戶:xingyuewubian
資源簡介:用verilog實現8255芯片功能
上傳時間: 2013-10-31
上傳用戶:sunjet
資源簡介:用delphi5實現SOAP通信
上傳時間: 2013-12-14
上傳用戶:tedo811
資源簡介:用verilog實現濾波器的功能,通過軟件綜合仿真,在利用FPGA實現
上傳時間: 2013-12-14
上傳用戶:lanhuaying
資源簡介:用verilog實現的四乘四鍵盤程序,在Quartus II上編譯通過并成功
上傳時間: 2015-05-13
上傳用戶:ruan2570406
資源簡介:此代碼是用verilog實現的以太網接口,在此基礎上做修改,可以作為一般的以太網接口程序開發.
上傳時間: 2014-01-20
上傳用戶:zhichenglu
資源簡介:用verilog實現單片機計數器 用verilog實現單片機計數器
上傳時間: 2013-12-21
上傳用戶:h886166
資源簡介:用verilog實現基于FPGA的通用分頻器
上傳時間: 2015-08-20
上傳用戶:songrui
資源簡介:用java實現Socket通信程序名稱:socket_communicate 運行環境:Win XP;Jbuilder 7 注意事項:
上傳時間: 2014-01-01
上傳用戶:huangld
資源簡介:這是我下的一個用verilog實現的除法代碼
上傳時間: 2015-10-01
上傳用戶:zhuoying119
資源簡介:iic implementation,用verilog實現了IIC標準協議的功能
上傳時間: 2015-10-19
上傳用戶:vodssv
資源簡介:TMS320C6713用EDMA實現UART通信
上傳時間: 2015-10-24
上傳用戶:trepb001
資源簡介:這是一個用verilog實現的除法器代碼。
上傳時間: 2013-12-28
上傳用戶:wmwai1314
資源簡介:用VHDL實現的通信滑碼處理,線路為2.3Mbps,通信終端為2Mbps
上傳時間: 2015-10-25
上傳用戶:s363994250
資源簡介:用verilog實現QPSK中的差分,擾碼,串并,解差分,解擾碼,解串并,用MUXPLUS2進行仿真
上傳時間: 2013-12-14
上傳用戶:nairui21
資源簡介:用verilog實現了一個數字秒表的設計
上傳時間: 2015-11-15
上傳用戶:小眼睛LSL
資源簡介:用verilog實現了IIC接口與EEPROM存儲器的接口設計,非常實用
上傳時間: 2016-01-24
上傳用戶:邶刖
資源簡介:用verilog實現國內第一個商用密碼算法SMS4的加密和解密。
上傳時間: 2014-01-27
上傳用戶:zhouchang199
資源簡介:用verilog實現的電子日歷程序,在Quartus II上編譯通過并成功實現
上傳時間: 2014-01-08
上傳用戶:fhzm5658
資源簡介:用verilog實現的記時器程序,在Quartus II上編譯通過并成功運行
上傳時間: 2013-12-17
上傳用戶:GHF