利用VHDL語言實現8位到32位的雙向數據轉換
資源簡介:利用VHDL語言實現8位到32位的雙向數據轉換
上傳時間: 2014-01-26
上傳用戶:www240697738
資源簡介:介紹了基于Altera 公司的CPLD 芯片FL EX10 K,以及利用VHDL 語言實現多位二進 制碼轉換成8421BCD 碼的原理、設計思路和軟件實現。
上傳時間: 2016-11-03
上傳用戶:manking0408
資源簡介:利用VHDL語言實現單片簡易自動量程數字頻率計
上傳時間: 2013-12-26
上傳用戶:GHF
資源簡介:利用VHDL語言實現單穩觸發電路,穩態時間為系統時鐘的整數倍。
上傳時間: 2015-06-01
上傳用戶:wang0123456789
資源簡介:在EDA開發軟件QuartusII上利用VHDL語言實現DDS信號發生器,芯片是Altera公司的
上傳時間: 2015-11-03
上傳用戶:Breathe0125
資源簡介:利用VHDL語言實現FPGA的PWM輸出波形,占空比可控
上傳時間: 2016-06-16
上傳用戶:lunshaomo
資源簡介:本程序利用VHDL語言實現拔河游戲機的功能
上傳時間: 2014-11-27
上傳用戶:Pzj
資源簡介:用VHDL語言實現8-3線編碼器,16-4線編碼器
上傳時間: 2016-10-21
上傳用戶:阿四AIR
資源簡介:此文件主要是利用VHDL語言實現五路呼叫器
上傳時間: 2013-12-17
上傳用戶:Andy123456
資源簡介:用VHDL語言實現DDS直接數字頻率合成器的設計,采用正弦RAM表,可實現頻率可控的正弦數字信號,編譯、仿真通過。
上傳時間: 2014-01-04
上傳用戶:蟲蟲蟲蟲蟲蟲
資源簡介:VHDL語言實現了IS-95標準中的48階成型濾波器。工作速率80Mbps。接收發送端均可使用。
上傳時間: 2015-11-19
上傳用戶:大三三
資源簡介:利用C語言實現MSP430單片機對TLC5491A/D的數據采集
上傳時間: 2014-12-02
上傳用戶:ggwz258
資源簡介:用VHDL語言實現A8255并口擴展芯片的功能
上傳時間: 2014-06-08
上傳用戶:ANRAN
資源簡介:此RS232通信協議用VHDL語言實現,基于Altium Designer公司的Protel DXP開發平臺。本人是基于Nanaboard開發板編寫的程序,其他用戶只需要對配置文件進行修改即可用于其他電路板。
上傳時間: 2016-09-20
上傳用戶:王楚楚
資源簡介:VHDL語言實現PWM信號,非常方便的使用
上傳時間: 2016-10-03
上傳用戶:ommshaggar
資源簡介:ALU算術邏輯單元的簡單實現,利用VHDL語言編寫,可進行加法,減法,以及位的左右移動,只需一個時鐘脈沖
上傳時間: 2014-01-05
上傳用戶:franktu
資源簡介:利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用...
上傳時間: 2014-01-02
上傳用戶:LIKE
資源簡介:利用VHDL 語言設計出租車計費系統, 使其實現計費以及預置和模擬汽車啟動、停止、暫停等功能, 并設計動態掃描電路顯示車費數目, 突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點。此程序通過下載到特定芯片后, 可應用于實際的出租車計費系統...
上傳時間: 2017-05-22
上傳用戶:變形金剛
資源簡介:利用VHDL語言編寫的一個crc功能模塊,可下載到FPGA實現功能
上傳時間: 2013-09-03
上傳用戶:王慶才
資源簡介:VHDL語言實現的16位快速乘法器
上傳時間: 2013-11-30
上傳用戶:yd19890720
資源簡介:實現得失一個交通燈。利用VHDL語言
上傳時間: 2015-03-29
上傳用戶:天誠24
資源簡介:該文件可用VHDL語言實現時鐘8倍頻,運行環境可在maxplus2和ise的仿真軟件上
上傳時間: 2015-04-28
上傳用戶:gaome
資源簡介:4bit ALU 利用VHDL語言編寫的4位ALU 開發環境是在windows下
上傳時間: 2015-05-04
上傳用戶:litianchu
資源簡介:16位1024點FFT的VHDL語言實現
上傳時間: 2013-11-29
上傳用戶:鳳臨西北
資源簡介:1024點8位FFT的VHDL語言實現方式,大家可以參考一下。
上傳時間: 2015-06-09
上傳用戶:lijinchuan
資源簡介:利用VHDL語言編寫的一個crc功能模塊,可下載到FPGA實現功能
上傳時間: 2015-07-04
上傳用戶:CSUSheep
資源簡介:介紹怎樣利用VHDL語言來實現一個多周期的處理器核心
上傳時間: 2013-12-20
上傳用戶:tianyi223
資源簡介:本文介紹了兩種分頻系數為整數或半整數的可控分頻器的設計方法。其中之一可以實現50%的奇數分頻。利用VHDL語言編程,并用QUARTERS||4.0進行仿真,用 FPGA 芯片實現。 關鍵詞:半整數,可控分頻器,VHDL, FPGA
上傳時間: 2015-11-27
上傳用戶:tyler
資源簡介:由VHDL 語言實現的D觸發器利用的是QUARTUES環境已經得到驗證
上傳時間: 2014-01-02
上傳用戶:水中浮云
資源簡介:由VHDL 語言實現的數控分頻 利用的是QUARTUES環境已經得到驗證
上傳時間: 2014-01-12
上傳用戶:teddysha