使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器
資源簡(jiǎn)介:使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器
上傳時(shí)間: 2013-08-08
上傳用戶:litianchu
資源簡(jiǎn)介:使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器
上傳時(shí)間: 2014-01-02
上傳用戶:changeboy
資源簡(jiǎn)介:基于FPGA的SDRAM控制器Verilog代碼,開發(fā)環(huán)境為Quartus6.1,控制SDRAM實(shí)現(xiàn)對(duì)同一片地址先寫后讀。
上傳時(shí)間: 2013-12-20
上傳用戶:xieguodong1234
資源簡(jiǎn)介:基于FPGA的SDRAM控制器的設(shè)計(jì)和實(shí)現(xiàn),還比較好勒.
上傳時(shí)間: 2016-05-08
上傳用戶:jqy_china
資源簡(jiǎn)介:該文檔為基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-23
上傳用戶:
資源簡(jiǎn)介:用Verilog實(shí)現(xiàn)基于FPGA的通用分頻器
上傳時(shí)間: 2013-08-30
上傳用戶:xingyuewubian
資源簡(jiǎn)介:這個(gè)是一個(gè)基于FPGA的SDRAM控制器系統(tǒng),實(shí)現(xiàn)對(duì)SDRAM的讀寫操作,用來實(shí)現(xiàn)時(shí)序的控制
上傳時(shí)間: 2014-01-20
上傳用戶:yuzsu
資源簡(jiǎn)介:用Verilog實(shí)現(xiàn)基于FPGA的通用分頻器
上傳時(shí)間: 2015-08-20
上傳用戶:songrui
資源簡(jiǎn)介:在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是SDRAM卻具有復(fù)雜的時(shí)序,為了降低成本,所...
上傳時(shí)間: 2013-07-19
上傳用戶:dct灬fdc
資源簡(jiǎn)介:在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是SDRAM卻具有復(fù)雜的時(shí)序,為了降低成本,所...
上傳時(shí)間: 2013-07-11
上傳用戶:hasan2015
資源簡(jiǎn)介:Verilog編寫基于FPGA的DDS實(shí)現(xiàn)
上傳時(shí)間: 2013-08-19
上傳用戶:neu_liyan
資源簡(jiǎn)介:Verilog編寫基于FPGA的示波器核心實(shí)現(xiàn)
上傳時(shí)間: 2013-08-19
上傳用戶:huql11633
資源簡(jiǎn)介:根據(jù)無人機(jī)系統(tǒng)的控制特點(diǎn),提出了一種基于FPGA的無人機(jī)控制器設(shè)計(jì)方案,并完成了該方案的軟硬件設(shè)計(jì)。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡(jiǎn)化了控制器硬件結(jié)構(gòu)。實(shí)際應(yīng)用表明,該無人機(jī)控制器具有指令群...
上傳時(shí)間: 2013-11-24
上傳用戶:南國(guó)時(shí)代
資源簡(jiǎn)介:根據(jù)無人機(jī)系統(tǒng)的控制特點(diǎn),提出了一種基于FPGA的無人機(jī)控制器設(shè)計(jì)方案,并完成了該方案的軟硬件設(shè)計(jì)。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡(jiǎn)化了控制器硬件結(jié)構(gòu)。實(shí)際應(yīng)用表明,該無人機(jī)控制器具有指令群...
上傳時(shí)間: 2013-10-30
上傳用戶:jiahao131
資源簡(jiǎn)介:基于FPGA的SD控制器實(shí)現(xiàn).目前實(shí)現(xiàn)讀操作功能,可作參考.
上傳時(shí)間: 2013-12-23
上傳用戶:dyctj
資源簡(jiǎn)介:Verilog編寫基于FPGA的DDS實(shí)現(xiàn)
上傳時(shí)間: 2013-12-20
上傳用戶:ruan2570406
資源簡(jiǎn)介:Verilog編寫基于FPGA的示波器核心實(shí)現(xiàn)
上傳時(shí)間: 2014-01-26
上傳用戶:sqq
資源簡(jiǎn)介:基于FPGA的SPI控制器.doc,包括FPGA實(shí)現(xiàn)地源代碼和協(xié)議的基本介紹
上傳時(shí)間: 2017-02-06
上傳用戶:cazjing
資源簡(jiǎn)介:基于FPGA的SPI控制器.doc,包括FPGA實(shí)現(xiàn)地源代碼和協(xié)議的基本介紹
上傳時(shí)間: 2014-03-06
上傳用戶:han_zh
資源簡(jiǎn)介:該文檔為基于FPGA的DDR3SDRAM控制器設(shè)計(jì)及實(shí)現(xiàn)簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
上傳時(shí)間: 2021-11-08
上傳用戶:
資源簡(jiǎn)介:該文檔為基于FPGA的FLASH控制器系統(tǒng)設(shè)計(jì)及實(shí)現(xiàn)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-23
上傳用戶:
資源簡(jiǎn)介:該文檔為基于FPGA的DDR3SDRAM控制器設(shè)計(jì)及實(shí)現(xiàn)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-03-31
上傳用戶:zhanglei193
資源簡(jiǎn)介:Verilog編寫基于FPGA的DDS實(shí)現(xiàn)。適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
上傳時(shí)間: 2022-05-18
上傳用戶:zhaiyawei
資源簡(jiǎn)介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為...
上傳時(shí)間: 2013-06-12
上傳用戶:mqien
資源簡(jiǎn)介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為...
上傳時(shí)間: 2013-04-24
上傳用戶:rockjablew
資源簡(jiǎn)介:基于FPGA的智能控制器設(shè)計(jì)及測(cè)試方法研究
上傳時(shí)間: 2013-08-08
上傳用戶:aa7821634
資源簡(jiǎn)介:基于FPGA的PID控制器設(shè)計(jì)研究,適合用FPGA開發(fā)控制系統(tǒng)的專業(yè)人員參考
上傳時(shí)間: 2013-08-15
上傳用戶:xlcky
資源簡(jiǎn)介:Verilog編寫基于FPGA的鑒相器模塊
上傳時(shí)間: 2013-08-19
上傳用戶:18752787361
資源簡(jiǎn)介:原版的外文書,基于FPGA的SDRAM設(shè)計(jì),相信大家都會(huì)感興趣!
上傳時(shí)間: 2013-08-19
上傳用戶:heart_2007
資源簡(jiǎn)介:利用Verilog_HDL實(shí)現(xiàn)基于FPGA的分頻方法
上傳時(shí)間: 2013-10-18
上傳用戶:feitian920