用復雜可編程邏輯器件(CPLD)實現的數字鐘控系統
資源簡介:用復雜可編程邏輯器件(CPLD)實現的數字鐘控系統
上傳時間: 2015-06-02
上傳用戶:xymbian
資源簡介:]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/ O(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容, 同時擁有速度快,功耗低,價格便宜,使用靈活等特點
上傳時間: 2016-11-07
上傳用戶:
資源簡介:FPGACPLD結構分析 pga的EDA設計方法 fpga中的微程序設計 復雜可編程邏輯器件CPLD專題講座(Ⅴ)──CPLD的應用和實現數字邏 一種使用fpga設計的DRAM控制器 用CPLD器件實現24位同步計數器的設計
上傳時間: 2017-07-20
上傳用戶:ikemada
資源簡介:本設計的基本要求是以復雜可編程邏輯器件CPLD為基礎,通過在EDA系統軟件ispDesignExpert System 環境下進行數字系統設計,熟練掌握該環境下的功能仿真,時間仿真,管腳鎖定和芯片下載。 本系統基本上比較全面的模擬了計數式數字頻率計,廣泛應用于工業、民用...
上傳時間: 2015-01-11
上傳用戶:王慶才
資源簡介:基于復雜可編程邏輯器件(CPLD)的120MHz高速A_D采集卡的設計
上傳時間: 2014-01-04
上傳用戶:jhksyghr
資源簡介:基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器
上傳時間: 2013-12-24
上傳用戶:baiom
資源簡介:摘要:介紹了基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序
上傳時間: 2015-10-28
上傳用戶:wqxstar
資源簡介:LCD 因其輕薄短小,低功耗,無輻射,平面 直角顯示,以及影像穩定等特點,當今應用非常 廣泛。CPLD(復雜可編程邏輯器件) 是一種具有 豐富可編程功能引腳的可編程邏輯器件,不僅可 實現常規的邏輯器件功能,還可以實現復雜而獨 特的時序邏輯功能。并且具有ISP (...
上傳時間: 2016-09-25
上傳用戶:lanhuaying
資源簡介:LCD 因其輕薄短小,低功耗,無輻射,平面直角顯示,以及影像穩定等特點,當今應用非常廣泛。CPLD(復雜可編程邏輯器件) 是一種具有豐富可編程功能引腳的可編程邏輯器件,不僅可實現常規的邏輯器件功能,還可以實現復雜而獨特的時序邏輯功能。并且具有ISP (在線可編\\r...
上傳時間: 2013-08-16
上傳用戶:zhliu007
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:嵌入式系統外圍接口電路的復雜可編程邏輯器件實現
上傳時間: 2013-08-31
上傳用戶:zhouli
資源簡介:嵌入式系統外圍接口電路的復雜可編程邏輯器件實現
上傳時間: 2015-09-25
上傳用戶:kr770906
資源簡介:簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、...
上傳時間: 2016-03-20
上傳用戶:qq521
資源簡介:復雜可編程邏輯器件的初步介紹,通過一系列的簡單例子,幫助讀者熟悉開發環境和開發語言。
上傳時間: 2013-08-06
上傳用戶:silenthink
資源簡介:設計了一種基于CPLD(復雜可編程邏輯器件)的低頻數字相位測量儀
上傳時間: 2013-08-11
上傳用戶:a155166
資源簡介:可編程邏輯器件CPLD與單片機雙向通信的源程序
上傳時間: 2013-08-28
上傳用戶:梧桐
資源簡介:可編程邏輯器件CPLD與單片機雙向通信的源程序
上傳時間: 2015-12-11
上傳用戶:bruce
資源簡介:設計了一種基于CPLD(復雜可編程邏輯器件)的低頻數字相位測量儀
上傳時間: 2017-05-24
上傳用戶:kiklkook
資源簡介:復雜可編程邏輯器件的初步介紹,通過一系列的簡單例子,幫助讀者熟悉開發環境和開發語言。
上傳時間: 2017-08-19
上傳用戶:源碼3
資源簡介:本代碼可做為可編程邏輯器件ATF16V8B參考的例子,實現了各種 與或非邏輯
上傳時間: 2014-01-01
上傳用戶:z754970244
資源簡介:可編程邏輯器件FPGA(現場可編程門陣列)和CPLD(復雜可編程邏輯器件)越來越多的應用于數字信號處理領域,與傳統的ASIC(專用集成電路)和DSP(數字信號處理器)相比,基于FPGA和CPLD實現的數字信號處理系統具有更高的實時性和可嵌入性,能夠方便地實現系統的集成與...
上傳時間: 2013-07-18
上傳用戶:wpt
資源簡介:手把手教你用可編程邏輯器件實現脈寬調制,簡單容易,一學就會~(轉載的)
上傳時間: 2013-08-15
上傳用戶:taox
資源簡介:用可編程邏輯器件實現PWM波形即PWM波形發生器
上傳時間: 2015-12-15
上傳用戶:x4587
資源簡介:手把手教你用可編程邏輯器件實現脈寬調制,簡單容易,一學就會~(轉載的)
上傳時間: 2013-12-27
上傳用戶:王者A
資源簡介:基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。
上傳時間: 2013-08-09
上傳用戶:yd19890720
資源簡介:以兩片由TI 公司生產的數字信號處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進行邏輯控 制,采用現場可編程門陣列FPGA 作圖像的預處理和進行雙數字信號處理器(DSP) 之間的通訊,實現了實時相關的圖像 處理。此系統實時性好,可直接利用數字圖像的灰度特征...
上傳時間: 2016-05-11
上傳用戶:kytqcool
資源簡介:介紹MT9V011 CMOS數字圖像傳感器在一個基于低端ARM7處理器和CPLD(可編程邏輯器件)的嵌入式系統中的應用。通過一片CPLD讀取MT9V011采集的圖像并緩存到存儲器以備后續的處理。利用PC平臺驗證了圖像采集功能。給出了一個在低端嵌入式系統中增加圖像采集功能的實...
上傳時間: 2016-08-24
上傳用戶:上善若水
資源簡介:基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。
上傳時間: 2013-12-26
上傳用戶:JIUSHICHEN
資源簡介:這是可編程邏輯器件(CPLD)初學者的入門級文章,僅供參考。
上傳時間: 2013-09-06
上傳用戶:dudu121
資源簡介:摘 要:本文以日本東芝公司的線陣CCD器件TCD1206SUP為例,在研究了線陣CCD器件工作原理和驅動電路波形的基礎上,介紹了采用圖形式層次設計方法,用復雜可編程邏輯器件(CPLD)設計線陣CCD驅動脈沖的實現方法。用一片EPM7064設計出TCD1206SUP正常工作所需的驅動波形...
上傳時間: 2013-11-04
上傳用戶:75119158